RIP

#### Istruzioni di accesso alla memoria

- Che cosa accade quando
  - Le variabili utilizzate in un programma sono maggiori del numero di registri a disposizione
  - Si utilizzano strutture dati complesse (vettori, liste, ecc)
- I dati sono salvati in memoria centrale
- La memoria centrale può essere astratta come un grande vettore monodimensionale
- Nell'esempio, la quarta cella di memoria ha valore 1010
  - M[2] = 1010



- La ALU può leggere e scrivere solo dai registri
- L'accesso alla memoria è più lento rispetto a quello dei registri
- Il compilatore si occupa di individuare la strategia più efficiente per le operazioni di caricamento e salvataggio dei dati tra registri e memoria
- Variabili utilizzate più di frequente devono rimanere il più possibile salvate nei registri



- L'istruzione load copia un dato dalla memoria ad un registro
- L'indirizzo del dato in memoria viene specificato da:
  - Indirizzo base (contenuto in un registro)
  - Scostamento o offset (compreso tra -2048 e +2047)
- L'istruzione 1d (load doubleword) carica una parola doppia dalla memoria in un registro





52

- L'istruzione ld (load doubleword) carica una parola doppia dalla memoria in un registro
- Le celle dell'array possono essere memorizzate con differenti orientamenti





- L'istruzione store copia un dato da un registro alla memoria
- L'indirizzo di destinazione in memoria viene specificato da:
  - Indirizzo base (contenuto in un registro)
  - Scostamento o offset (compreso tra -2048 e +2047)
- L'istruzione sd (store doubleword) salva una parola doppia in memoria









# Istruzioni di accesso a byte, half-word e word

- Per accedere al singolo byte sono a disposizione
  - (Utile per le stringhe di caratteri ASCII)
  - 1b x5, 0(x6) "load byte"
  - sb x5, 0(x6) "store byte"
- Per accedere alla half-word (16 bit) ci sono
  - (Utile per le stringhe di caratteri UNICODE, es. in Java)
  - 1h x5, 0 (x6) **load half-word**"
  - sh x5, 0(x6) "store half-word"
- Per accedere alla word (32 bit) ci sono
  - $1 \times x5$ , 0(x6) "load word"
  - $\checkmark$ sw x5, 0(x6) "store word"

Nota: in fase di caricamento (load), dovendo porre la quantità da 8/16/32 bit in 64 bit, viene automaticamente effettuata **l'estensione del segno**. Se ciò non si vuole, si devono usare lbu (al posto di lb) e lhu (al posto di lh) e lwu (al posto di lw) ed estensione con 0

# Restrizioni sull'allineamento degli indirizzi

- La memoria è classicamente indirizzata "al byte"
- Quindi, le istruzioni di load e store usano indirizzi al byte, però
  - lw, lwu e sw trasferiscono 32 bit
  - 1h, 1hu e sh trasferiscono 16 bit
  - solo 1b, 1bu, sb trasferiscono 8 bit
- È conveniente pertanto che l'indirizzo sia opportunamente allineato...
  - per lw, lwu, sw dovrebbe essere allineato ad un multiplo di 4
  - per lh, lhu, sh dovrebbe essere allineato ad un multiplo di 2
- Esempi di dati ALLINEATI e NON ALLINEATI "alla word"



Nota: se si specifica un indirizzo non allineato rispetto a quanto l'istruzione desidera, il RISC-V impiegherà un tempo per l'accesso al dato maggiore

• Un esempio con variabili a 32 bit

int g,h,f;
int v[10];
...
g = h + v[3]
v[6] = g - f

Linguaggio C

**⇒**/

RISC-V assembler



RISC-V Instruction Set

59

• Un esempio con variabili a 32 bit



#### estro

#### Istruzioni di accesso alla memoria





Linguaggio C RISC-V assembler



• Un esempio con variabili a 8 bit





#### Operandi immediati e costanti

- In più della metà delle operazioni aritmetiche, uno degli operandi è una costante (benchmark SPEC CPU2006)
- I valori delle costanti solitamente sono molto piccoli
  - a = a + 1
  - b = b + 5
- Es: l'operazione b = b + 5 può essere rappresentata con due istruzioni assembler

b = b + 5

Linguaggio C

b 
$$\rightarrow$$
 x5

ld x9, indirizzoCostante5(x3)

add x5, x5, x9

RISC-V assembler

# Operandi immediati e costanti

- Alternativa: istruzioni aritmetiche in cui uno degli operandi è una costante
- L'istruzione di somma immediata è chiamata addi (add immediate)

$$b = b + 5$$
Linguaggio C

 $b \rightarrow x5$ 

RISC-V assembler

- La costante può assumere valori tra -2048 e +2047
- La sottrazione immediata non esiste: si usano le costanti con valore negativo



# Il linguaggio macchina

- Il linguaggio assembler fornisce una rappresentazione human readable delle istruzioni RISC-V
  - Il calcolatore può eseguire solo istruzioni rappresentate come sequenze di bit (formato binario)
  - RISC-V definisce diversi formati di istruzioni che consentono di codificare in binario ogni istruzione assembler
  - Ogni istruzione RISC-V richiede esattamente 32 bit per la sua rappresentazione in linguaggio macchina
    - La semplicità favorisce la regolarità
  - Una sequenza di istruzioni in linguaggio macchina viene chiamata codice macchina

# Formato di tipo R (registro)

| 31    |       |       |       |       |       |  |  |
|-------|-------|-------|-------|-------|-------|--|--|
| funz7 | rs2   | rs1   | funz3 | rd    | codop |  |  |
| 7 bit | 5 bit | 5 bit | 3 bit | 5 bit | 7 bit |  |  |

• Permette di codificare le istruzioni add, sub, and, or, xor,

•••

- codop: codice operativo dell'istruzione
- rd: registro di destinazione
- rs1: registro che contiene il primo operando sorgente
- rs2: registro che contiene il secondo operando sorgente
- funz3, funz7: codici operativi aggiuntivi

# Formato di tipo R (registro)



- Per specificare uno dei 32 registri sono necessari 5 bit
- codop + func7 + func3 indicano l'istruzione rappresentata

# Formato di tipo R (registro)



- Per specificare uno dei 32 registri sono necessari 5 bit
- codop + func7 + func3 indicano l'istruzione rappresentata

# Formato di tipo I (immediato)



- Permette di codificare le istruzioni che richiedono il caricamento dalla memoria o una costante, come load, addi, andi, ori, ...
- Sono presenti 12 bit perché con 5 bit l'intervallo di rappresentazione per costanti e (soprattutto) offset sarebbe stato troppo ridotto
- Il campo immediato
  - Rappresentato in complemento a due
  - Valori possibili: da -2048 a +2047

#### Formato di tipo I (immediato)

Esempi





#### Formato di tipo S

| 31               |       |       |       |                |       |  |
|------------------|-------|-------|-------|----------------|-------|--|
| Immediato [11:5] | rs2   | rs1   | funz3 | Immediato[4:0] | codop |  |
| 7 bit            | 5 bit | 5 bit | 3 bit | 5 bit          | 7 bit |  |

- Permette di codificare le istruzioni che richiedono il salvataggio in memoria o una costante, come store
- Il campo immediato (offset) viene diviso in due parti per mantenere i due campi rs1 e rs2 nella stessa posizione rispetto alle istruzioni di tipo R
- Il campo immediato
  - Rappresentato in complemento a due
  - Valori possibili: da -2048 a +2047

# Formato di tipo S

• Esempio





# Manuale di riferimento RISC-V

• Il libro di testo contiene tutti i dettagli sulla codifica in linguaggio macchina delle istruzioni assembler

mhenohica

| 1                                                      |     |                  |       |              |             |  |
|--------------------------------------------------------|-----|------------------|-------|--------------|-------------|--|
| ISTRUZIONI ORDINATE NUMERICAMENTE PER CODICE OPERATIVO |     |                  |       |              |             |  |
| Mnemonico                                              | FMT | Codice operativo | Funz3 | Funz7 o cost | Esadecimale |  |
| lb                                                     | 1   | 0000011          | 000   |              | 03/0        |  |
| lh                                                     | 1   | 0000011          | 001   |              | 03/1        |  |
| lw                                                     | 1   | 0000011          | 010   |              | 03/2        |  |
| ld                                                     | 1   | 0000011          | 011   |              | 03/3        |  |
| lbu                                                    | 1   | 0000011          | 100   |              | 03/4        |  |
| lhu                                                    | 1   | 0000011          | 101   |              | 03/5        |  |
| lwu                                                    | 1   | 0000011          | 110   |              | 03/6        |  |
| fence                                                  | 1   | 0001111          | 000   |              | 0F/0        |  |
| fence.i                                                | 1   | 0001111          | 001   |              | 0F/1        |  |
| addi                                                   | 1   | 0010011          | 000   |              | 13/0        |  |
| silli                                                  | - 1 | 0010011          | 001   | 0000000      | 13/1/00     |  |
| slti                                                   | 1   | 0010011          | 010   |              | 13/2        |  |
| sltiu                                                  | 1   | 0010011          | 011   |              | 13/3        |  |
| xori                                                   | 1   | 0010011          | 100   |              | 13/4        |  |
| srli                                                   | 1   | 0010011          | 101   | 0000000      | 13/5/00     |  |
| srai                                                   | 1   | 0010011          | 101   | 0100000      | 13/5/20     |  |
| ori                                                    | 1   | 0010011          | 110   |              | 13/6        |  |
| andi                                                   | 1   | 0010011          | 111   |              | 13/7        |  |
| auipc                                                  | U   | 0010111          |       |              | 17          |  |
| addiw                                                  | 1   | 0011011          | 000   |              | 1B/0        |  |
| slliw                                                  | 1   | 0011011          | 001   | 0000000      | 1B/1/00     |  |
| srliw                                                  | 1   | 0011011          | 101   | 0000000      | 1B/5/00     |  |
| sraiw                                                  | 1   | 0011011          | 101   | 0100000      | 1B/5/20     |  |
| sb                                                     | S   | 0100011          | 000   |              | 23/0        |  |
| sh                                                     | S   | 0100011          | 001   |              | 23/1        |  |
| SW                                                     | S   | 0100011          | 010   |              | 23/2        |  |
| sd                                                     | S   | 0100011          | 011   |              | 23/3        |  |
| add                                                    | R   | 0110011          | 000   | 0000000      | 33/0/00     |  |
| sub                                                    | R   | 0110011          | 000   | 0100000      | 33/0/20     |  |
| sll                                                    | R   | 0110011          | 001   | 0000000      | 33/1/00     |  |
| slt                                                    | R   | 0110011          | 010   | 0000000      | 33/2/00     |  |

#### Shift logico

• A sinistra



$$x9 = x22 << x19$$

• A destra



$$x9 = x22 >> x19$$
  
 $x9 = x22 >> x19$ 

$$srli x9, x22, 5$$
  
 $x9 = x22 >> 5$ 

#### Shift aritmetico

#### • A destra



$$x9, x22, x19$$
  
 $x9 = x22 >> x19$ 

$$x9, x22, 5$$
  
 $x9 = x22 >> 5$ 

- A sinistra
  - Non esiste perché non ha senso: identico a sll

#### Un esempio

```
addi XIX XOS
                                                                 base+offset
long d,i,j;
long v[10];
                                                                 base+offset
j = 5;
                                addi xe? ×17 2
add xe ×e x18
ld x7 0(xe)
v[i+d]=v[j+2];
                                                                               v[0]
                                                                     base
    Linguaggio C
                                                                              2 (byte 16)
                                                                              1 (byte 8)
                                 RISC-V assembler
                                                                              0 (byte 0)
                                  299 X6 X12 X15
                                                                     64 bit
                                  Sd X7 0/X6
                                 RISC-V Instruction Set
```

Memoria

#### Un esempio



- Le istruzioni assembler sll e srl e sra si rappresentano in linguaggio macchina con il formato R
- Le istruzioni assembler slli e srli e srai si rappresentano in linguaggio macchina con il formato I (vengono utilizzati i 6 bit meno significativi del campo immediato per codificare la costante, gli altri sono posti a zero)
- Lo shift a sinistra di i posizioni calcola una moltiplicazione per 2i
- Lo shift a destra aritmetico di i posizioni calcola una divisione intera per 2<sup>i</sup>

#### AND

and 
$$x9, x22, x19$$
  
 $x9 = x22 \& x19$ 

andi 
$$x9, x22, 5$$
  
 $x9 = x22 \& 5$ 

#### • OR

or 
$$x9, x22, x19$$
  
 $x9 = x22 \mid x19$ 

ori 
$$x9, x22, 5$$
  
 $x9 = x22 | 5$ 

#### XOR

$$xor x9, x22, x19$$
  
 $x9 = x22 \oplus x19$ 

$$x9 = x22 \oplus 5$$

#### NOT

Pseudoistruzione not 
$$x5$$
,  $x6$ 

$$x5 = \overline{x6}$$

- Le istruzioni assembler and e or e xor si rappresentano in linguaggio macchina con il formato  ${\mathbb R}$
- Le istruzioni assembler andi e ori e xori si rappresentano in linguaggio macchina con il formato I

- L'istruzione and permette di selezionare alcuni bit del primo operando indicandoli all'interno di una maschera (secondo operando)
- Esempio (su 32 bit, per esigenze di spazio)

and x5, x6, x7

6 | 00100100 00010101 00001011 10100110 | Sorgente

7 00000100 00000110 00000010 00010010 Maschera

x5 | 00000100 00000100 00000010 | Risultato

- L'istruzione or permette di ricopiare il primo operando, settando ad uno anche i bit che sono specificati nella maschera indicata come secondo operando
- Esempio (su 32 bit, per esigenze di spazio)

or x5, x6, x7