Tesi di Laurea

Matteo Dalle Vedove

 $10~{\rm agosto}~2021$ 

### Preambolo

Spesso nell'utilizzo comune di dispositivi digitali si da per scontato il funzionamento intrinseco degli stessi, pensando che il computer ragiona solo con valori binari  $\theta$  ed 1, tensione alta e tensione bassa. Spesso si dimentica però che, come ogni oggetto, anche i componenti che costituiscono i nostri device tecnologici sono, in origine, dei componenti analogici.

Lo scopo di questo documento è dunque quello di studiare come dei dispositivi analogici, in particolari i  $transistor\ MOS$ , possono essere utilizzati in ambito digitale, evidenziandone dunque i limiti fisici e dinamici legati alla loro implementazione. L'obiettivo sarà dunque quello di descrivere i principali circuiti che sono posti alla base di ogni calcolatore digitale, come le porte logiche, fino ad arrivare all'analisi di circuiti come il sommatore e moltiplicatore binario in tecnologia c-MOS.

L'approccio utilizzato per analizzare il problema sarà più di tipo simulativo: gli schematici sono realizzati tramite il software open source XSchem [2], mentre le simulazioni vengono effettuate mediante l'utilizzo del simulatore ngspice [4]. Per rendere tutto l'approccio il più reale ed applicativo possibile verranno utilizzati i modelli spice rilasciati pubblicamente mediante il progetto open source google-skywater PDK [1].

# Indice

| Preambolo |                                  |         |                               |  |  |  |   |  |
|-----------|----------------------------------|---------|-------------------------------|--|--|--|---|--|
| 1         | Introduzione all'approccio SPICE |         |                               |  |  |  | 1 |  |
|           | 1.1                              |         | metri di simulazione          |  |  |  | 2 |  |
|           | 1.2                              | Proces  | ess Design Kit: skywater      |  |  |  | 2 |  |
|           | 1.3                              | Porte   | e logiche in tecnologia c-MOS |  |  |  | 4 |  |
|           |                                  | 1.3.1   | NOT gate                      |  |  |  | 4 |  |
|           |                                  | 1.3.2   | AND gate                      |  |  |  | 4 |  |
|           |                                  | 1.3.3   | OR gate                       |  |  |  | 4 |  |
|           |                                  | 1.3.4   | NOR gate                      |  |  |  | 4 |  |
|           |                                  | 1.3.5   | NAND gate                     |  |  |  | 4 |  |
|           | 1.4                              | Eleme   | enti di memoria               |  |  |  | 4 |  |
|           |                                  | 1.4.1   | SR latch                      |  |  |  | 4 |  |
|           |                                  | 1.4.2   | RAM dinamica                  |  |  |  | 4 |  |
|           |                                  | 1.4.3   | RAM statica                   |  |  |  | 4 |  |
|           | 1.5                              | Circui  | iiti logici                   |  |  |  | 4 |  |
|           |                                  | 1.5.1   | Sommatore                     |  |  |  | 4 |  |
|           |                                  | 1.5.2   | Moltiplicatore                |  |  |  | 4 |  |
| Sc        | hem                              | atici   |                               |  |  |  | 5 |  |
| Bi        | bliog                            | rafia e | e sitografia                  |  |  |  | 7 |  |

### Capitolo 1

## Introduzione all'approccio SPICE

A livello accademico è stato descritto il principio di funzionamento dei MOSFET, ossia dei transistor che utilizzano l'effetto di carico che si instaura tra uno substrato semiconduttivo e un metallo ossidato per movimentare delle cariche elettriche. In base al drogaggio dei terminali di source e drain, complementare a quello di bulk, è possibile suddividere i transitori in due famiglie: gli n-MOS (drogaggio di tipo n) e i p-MOS (drogaggio di tipo p). In particolare la relazione statica che lega la corrente che scorre tra i terminali di drain e source è funzione sia della differenza di tensione  $V_{gs}$  tra gate e source, ma anche alla differenza di tensione  $V_{ds}$  tra drain e source:

$$I = K_n \frac{W}{L} \left[ (V_{gs} - V_{tn}) V_{ds} - \frac{V_{ds}^2}{2} \right]$$
 (1.1)

In questa relazione è possibile osservare la presenza di 3 parametri fondamentali a determinare il comportamento del transistor: la conducibilità intrinseca  $K_n$ , proprietà caratteristica del semiconduttore utilizzato per il bulk, e le dimensioni caratteristiche W (larghezza) e L (lunghezza) del canale conduttivo. Nella caratteristica statica fondamentale è anche la tensione di soglia  $V_{tn}$  dipendente sia dalla costituzione del transistor, sia dalla differenza di tensione  $V_{bs}$  tra bulk e source.

Il modello presentato in equazione 1.1 è in realtà una versione approssimata della caratteristica di trasferimento reale di un transistor MOS e trascura molti fenomeni elettromagnetici che nella realtà dovrebbero essere considerati; esso può essere utile a livello didattico per concepire il funzionamento di alcuni circuiti semplici, tuttavia per problemi più complessi un approccio analitico approssimato può portare a risultati fuorvianti.

Un approccio simulativo è infatti più indicato per poter analizzare le prestazioni di circuiti più complessi in quanto a prova di errori (una volta che ci si è assicurati di aver implementato correttamente gli schematici) e permette di considerare effetti elettro-magnetici che analiticamente sarebbe difficile da studiare.

In ambito elettronico per effettuare delle simulazioni numeriche di circuiti si utilizzano i software cosiddetti SPICE (acronimo di Simulation Program with Integrated Circuit Emphasis); in particolare tra le numerose soluzioni disponibili sul mercato nel proseguimento del seguente testo verrà utilizzato il software gratuito XScheme [2] per la realizzazione degli schematici che verranno simulati tramite l'applicativo ngspice [4].

#### 1.1 Parametri di simulazione

Per poter effettuare delle simulazioni è necessario fornire al software una raccolta con le informazioni da utilizzare per modellare il transistor, ossia è necessario specificare tutti i parametri che possono essere sia geometrici, ma anche legati alle proprietà dei materiali.

Facendo diretto riferimento ai parametri presenti nell'equazione 1.1 per un transistor è necessario in primo luogo indicare la conducibilità intrinseca Kp  $[A/V^2]$ , la lunghezza L [m] e la larghezza W [m] del canale conduttivo. Altri parametri geometrici che possono essere utilizzati per migliorare l'analisi è indicare sia perimetro che area per il terminale di drain (parametri PD [m] e AD  $[m^2]$ ) e il terminale source (parametri PS e AS).

Come parametri funzionali per il calcolo della caratteristica statica dei MOSFET si menziona la tensione di soglia, modellata tramite il parametro Vto [V]. L'effetto body, dovuto alla differenza di tensione tra bulk e source, richiede invece di specificare il relativo coefficiente Gamma  $[V^{0.5}]$  e il coefficiente superficiale Phi [V]. Come ultimo parametro di un transistor si menziona il coefficiente di modulazione di lunghezza di canale Lambda  $[V^{-1}]$ .

|           |           | famiglia di transistor |                    |  |
|-----------|-----------|------------------------|--------------------|--|
| parametro | unità     | n-MOS                  | p-MOS              |  |
| K         | $[A/V^2]$ | $50 \cdot 10^{-6}$     | $20 \cdot 10^{-6}$ |  |
| W         | [m]       | $50 \cdot 10^{-6}$     | $20 \cdot 10^{-6}$ |  |
| L         | [m]       | $50 \cdot 10^{-6}$     | $20 \cdot 10^{-6}$ |  |

Tabella 1.1: parametri di simulazioni utilizzati nel seguente documenti; i dati sono basati su transistor ALTRE INFORMAZIONI

Un componente reale, in condizioni sia statiche, presenta delle perdite di corrente sia tra drain e source, sia tra gate e source, nel cosiddetto fenomeno della current leakage (perdita di corrente) associato alle correnti parassite. Analizzando invece il comportamento dinamico del circuito è possibile osservare che i MOSFET presentano un'inerzia alla trasmissione di carica (rispetto ad ogni coppia di terminali): tali effetti di capacità parassite possono essere modellate tramite l'inserimento nello schematico di capacità equivalenti.

Nella pratica le relazioni che determinano correnti e capacità parassite sono complesse (equazioni fortemente non lineari) e dipendenti da molti parametri dei transistor stessi: non esiste dunque un modello univoco che può essere utilizzato per la simulazione dei circuiti (ad un livello di complessità simil-realistico), ma in generale ogni produttore mette a disposizione dei progettisti i loro modelli spice che possono dunque essere inclusi negli schematici per effettuare delle simulazioni più interessanti.

### 1.2 Process Design Kit: skywater

Il  $Process\ Design\ Kit$ , spesso abbreviato dall'acronimo PDK, è una suite di librerie e applicativi che permettono una progettazione corretta di un circuito integrato. In questi kit sono contenuti infatti tutti i modelli spice (sia dal modello lineare più semplice, sia a modelli del  $4^\circ$  ordine più complessi) che possono essere utilizzati per le simulazioni, oltre che a una serie di informazioni che vincolano la progettazione per permettere di ottenere un prodotto che sia effettivamente utilizzabile nel mondo reale. Per esempio, oltre a tutte le informazioni riguardanti ingombri fisici, i PDK contengono le proprietà per simulare con maggior precisione le correnti e capacità parassite che si generano nel prodotto finito.

skywater PDK [1], come dice il nome stesso, è dunque un PDK rilasciato pubblicamente frutto della collaborazione di Google con la fondazione Skywater; questo progetto, per come

riportato dal team di sviluppo del PDK stesso, è ancora in fase sperimentale e dunque può non essere perfettamente accurato, tuttavia si osserva che lo stesso progetto deriva direttamente da PDK utilizzati da anni a livello professionale.

L'idea alla base di questo progetto open source è quella di permettere a tutte le persone di progettare e prototipare circuiti integrati, permettendo la realizzazione pratica sfruttando il processo produttivo a 130nm fornito da SkyWater Technology foundry [3].

Sfruttando la suite di software composta da XSchem, ngspice e skywater PDK è possibile realizzare degli schematici e dei circuiti che si avvicinano il più possibile a dei circuiti reali.

#### Contenuti del PDK

La libreria skywater mette a disposizione sostanzialmente 2 categorie di modelli spice per la simulazione:

- le *primitive cells*, abbreviate PR, ossia i modelli associati ai mosfet (sia a 4 pin, sia a 3 pin con bulk collegato a massa), ma anche per altri componenti passivi che possono essere integrati su chip quali svariati tipi di resistenze (in funzione della potenza dissipabile), di capacità MIM (*metal-insulator-metal*), diodi e diodi varicap;
- la digital standard cells, abbreviate SC, sono invece già dei circuiti combinatori che sfruttano l'interconnessione delle celle primitive per realizzare porte logiche (and, or, not...) e altri circuiti combinatori (latch).

Nella libreria sono presenti diverse varianti di transistori caratterizzati sia principalmente dalle differenze di tensioni ammissibili tra le coppie di terminali dei componenti (si trovano componenti che funzionano per tensioni  $V_{gs}$ ,  $V_{ds}$  di valori 1.8V, 3.3V, 5.0V, 20V). La libreria delle standard cells derivanti dalle celle primitive sono divise in diverse famiglie caratterizzate dagli appellativi:

- high density (HD) e high density low leakage (HDLL), ossia porte logiche la cui caratteristica è di avere ingombri su chip più bassi (pari a  $0.46 \times 2.72 \mu m$ ) in modo da aumentare la densità di integrazione su scheda; la seconda tipologia, come si evince dal nome, è caratterizzata inoltra da una bassa dispersione di corrente elettrica. La tensione di alimentazione è posta a 1.8V;
- le celle a bassa tensione (alimentazione < 2.0V) sono classificate in base alla velocità di commutazione dei gate secondo gli appellativi low speed (LS), medium speed (MS) e high speed (HS); in questa categoria è possibile rilevare anche le celle a basso consumo di potenza (categoria low power LP). L'ingombro su scheda di queste celle elementari è pari a  $0.48 \times 3.33 \mu m$ ;
- high voltage (HVL) sono invece delle celle con tensione di alimentazione pari a 5.0V con ingombro su scheda di  $0.48 \times 4.07 \mu m$ .

https://skywater-pdk.readthedocs.io/en/latest/rules/device-details.html#nmos-esd-fet

- 1.3 Porte logiche in tecnologia c-MOS
- 1.3.1 NOT gate
- 1.3.2 AND gate
- 1.3.3 OR gate
- 1.3.4 NOR gate
- 1.3.5 NAND gate
- 1.4 Elementi di memoria
- 1.4.1 SR latch
- 1.4.2 RAM dinamica
- 1.4.3 RAM statica
- 1.5 Circuiti logici
- 1.5.1 Sommatore
- 1.5.2 Moltiplicatore

## Schematici

6 SCHEMATICI

## Bibliografia e sitografia

- [1] SkyWater Technology Foundry Google. Google Skywater PDK. URL: https://github.com/google/skywater-pdk.
- [2] Stefan Frederik Schippers. XSchem. URL: https://github.com/StefanSchippers/xschem.
- [3] Sky Water Technology foundry. URL: https://www.skywatertechnology.com/.
- [4] ngspice team U.C. Berkley CAD Group. ngspice. URL: http://ngspice.sourceforge.net/.