

# IOSERDES

KEK IPNS E-sys 本多良太郎





## ILOGIC (リソース) De-serializer, ISERDES (Primitive)

1本の信号線から複数ビットのデータを取り出す (Data In)

## **Physical layer**

- 入出力の物理的な性質を 決定する
  - 終端抵抗(入力)
  - 入力同相電位
  - 出力電位
  - etc...

# 

Logical layerを使用しない場合IOBから 直接ファブリックへ信号線が繋がる

\*ODELAYはHPバンクにのみ存在

OLOGIC (リソース)

Serializer, OSERDES (Primitive)

複数ビットのデータを1ビット列の信号に変換する(Data Out)

### Single data rate (SDR)

クロックエッジの立ち上がり(立下り)だけを利用する

### **Double data rate (DDR)**

• クロックの両エッジを使う



# IOタイル







# Serial-to-Parallel (ISERDES)





## この章で目指すスキル



実際の回路基板を使いつつ進めます。

#### **IOSERDES**

- OSERDESを実装して10-bitのデータを200 MHzのDDR (400 Mbps)で送信する。
  - 送信するのは簡単。
- ISERDESで送信したデータを受信して10-bitのデータを復元する。
  - BUFIOとBUFRの使い方を学ぶ。
  - データに対してslow clockが位相差を持ってしまうのでビットスリップでデータシフトをする。

#### **IDELAY**

- データとfast clock間のタイミングがいつも丁度いいとは限らない。
- データ側に数十psの遅延を与えて調整するブロック。
- IDELAYを使って遅延を与えた時に何が起きるのかを自分の目で確かめる。

#### **IDELAYCTRL**

初心者殺しなのではまるポイントを学ぶ。



# OSERDESで送ってISERDESで受け取る





8-bit DDR IOSERDES



1つのIOSERDESプリミティブで処理 できるビット数は8-bitまで。 それ以上はカスケードが必要。

パラレルデータは CLKDIVに同期 (slow clock)

図 3-3: ISERDESE2 ポートの Q1-Q8 出力のビット順序 UG471

#### ビットオーダーが逆転する

IPカタログで生成するときは送信側で ひっくり返してくれる。 手実装するときは自分でひっくり返す。 パラレルデータは CLKDIVに同期

CLKDIV\_RXは CLK\_RXから作る

#### どうやって実装する?

最初はIPカタログで作ってみる。 どういうHDLが生成されたか確認して、 ゆくゆくは手実装も出来るようになるとよい。



# 現実的なFW構成



## 10-bitのデータをSERDESを使って送信する場合

2つカスケードして14-bitまで拡張可能。





# 現実的なFW構成

# Electronics System Group

## 10-bitのデータをSERDESを使って送信する場合





# 現実的なFW構成

# Electronics System Group

## 10-bitのデータをSERDESを使って送信する場合





# IDELAYを図で書くと



## **IDELAY**

クロックエッジに対して 相対タイミングを変更するのが IDELAY



IDELAYではクロックに対して遅 延を与える事も可能



# Bit slipを図で書くと



## Bit slip



| Bitslip<br>Operations<br>Executed | Output<br>Pattern (8:1) |   |
|-----------------------------------|-------------------------|---|
| Initial                           | 10010011                | - |
| 1                                 | 00100111                |   |
| 2                                 | 01001110                |   |
| 3                                 | 10011100                |   |
| 4                                 | 00111001                |   |
| 5                                 | 01110010                |   |
| 6                                 | 11100100                |   |
| 7                                 | 11001001                |   |

Bitslip Operation in DDR Mode

| Bitslip<br>Operations<br>Executed | Output<br>Pattern (8:1) |          |
|-----------------------------------|-------------------------|----------|
| Initial                           | 00100111                | <b>-</b> |
| 1                                 | 10010011                | 1        |
| 2                                 | 10011100                | 1        |
| 3                                 | 01001110                | 1        |
| 4                                 | 01110010                | 1        |
| 5                                 | 00111001                | 1        |
| 6                                 | 11001001                | ]        |
| 7                                 | 11100100                | ┝─┤      |

ug471\_c3\_11\_012211

図 3-11: Bitslip の処理例

SDRとDDRモードとでbitslipの動作が異なり、 DDRモードの場合は少し複雑。



# なぜbitslipが必要か?



例えば ADCは8-bit data (b1110'0011)を送信しているが…

分周比に応じた位相が出る slow clockの位相がデータの切れ目と 一致していないかもしれない





データが変な場所で切れてしまった 正しい位相を得るまでbitslipを繰り返す



## 例題 EX2

- 1. OSERDESを使って8-bitの固定パターンデータを800 Mbpsで出力。
- 2. 基板外でケーブルを使ってループバックを作る。
- 3. ISERDESで受信。受け取ったビットパターンが正しいか確認する。

## 演習手順書 EX2







# まずOSERDESを生成する



## IP catalog





# まずOSERDESを生成する







# まずOSERDESを生成する



# このようになっていますか?





# 次にISERDESをIDEALY無しで生成してみる









# 次にISERDESをIDEALY無しで生成してみる



## このようになっていますか?





# HDL上で配線する

Electronics System Group

- clk\_in
  - 400 MHz (グローバルクロック)
- clk div in
  - 100 MHz (グローバルクロック)
- data out from device
  - 8-bit data. 100 MHz clockに同期。
  - 定数:b1010'0011 を与える
- clk\_reset
  - Active high. プッシュボタンを配線.
- io\_reset
  - Active high. プッシュボタンを配線.
- diff\_clk\_in
  - トップレベルポートに直結。
- data\_in\_from\_pins\_p/n
  - トップレベルポートに直結。
- clk\_reset
  - open
- io\_reset
  - Active high. プッシュボタンを配線.
- bitslip
  - ・ VIOのprobe\_outで制御する
  - VIOはリージョナルクロックで駆動



- diff\_clk\_to\_pins
  - トップレベルポートに直結。
- data\_out\_to\_pins\_p/n
  - トップレベルポートに直結。



- data\_in\_to\_device
  - 8-bit data出力
  - ILAへ接続。
  - リージョナルクロックに同期



ISERDESはbitslipがHIGHの間毎クロックビットシフトを行う。 VIOのボタンを押したときにone-shot pulseが出るようにしてください。





# できましたか?

VIOのボタンを押すたびに1回ビットスリップが 発生していればOK。

受信データのビットパターンが送信パターンに 一致するまでビットシフトしてみましょう。





ここから発展演習用のスライド 初日は一旦スキップ















| Component Name         | my_iserdes        |            |            |          |
|------------------------|-------------------|------------|------------|----------|
| Data Bus Setup         | Clock Setup       | Data And C | lock Delay | Summary  |
| Data Delay             |                   |            |            |          |
| Delay Insert           | ed Into Input Dat | a Routing  |            |          |
| Delay Ty               | pe Variable loa   | idable 🗸   | ]          |          |
| Tap valu               | e <b>0</b>        |            | Range: 03  | 1        |
| Clock Delay Inse       | rted Into Clock R |            |            |          |
| Delay Type Tap Setting |                   | <b>~</b>   | - 31]      |          |
| rap octaing            | •                 | Į0         | 0.1]       |          |
| ✓ Include DELA         | YCTRL             |            | — IDE      | ELAY素子を材 |

IDELAYは32段階 (tap)でディレイ調整が可能

- Fixed: 固定値の遅延を与える。
- Variable: CEとINC信号を使って1つずつ上げ下げする。
- Variable loadable: Tap値を動的に指定する。

今回はvariable loadableでやってみます。



IDELAY素子を校正するためのIDELAYCTRLをIP内に含める

IDELAYCTRLの基準クロックはBUFGかBUFHで駆動されている必要がある。 今回はMMCM側でBUFG指定するのでチェックを外す。



指定するとIDELAY通過時のジッタが低減されるらしい。 限界速度付近で通信させるときはONした方が無難そう。



data\_in\_from\_pins\_p[0:0]
data\_in\_from\_pins\_n[0:0]
clk\_in
clk\_div\_in
io\_reset
in\_delay\_reset
in\_delay\_tap\_in[4:0]
in\_delay\_data\_ce[0:0]
in\_delay\_data\_inc[0:0]
ref\_clock
bitslip[0:0]
data\_in\_to\_device[7:0]

in\_delay\_data\_inc[0:0]

新しいポートが追加されたが機能があまり想像できない物がある… IPあるあるなので生成されたHDLコードを読み解いて何に配線されているかを調べる。



ウィザードで生成した実装用のコード IPカタログは様々な専用ブロックの実装 例を与えるものだと思えばよい。



```
data_in_from_pins_p[0:0]
data_in_from_pins_n[0:0]
clk_in
clk_div_in
io_reset
in_delay_reset
in_delay_tap_in[4:0]
in_delay_data_ce[0:0]
in_delay_data_inc[0:0]
ref_clock
bitslip[0:0]
data_in_to_device[7:0]

data_in_to_device[7:0]
```

```
(* IODELAY GROUP = "my iserdes group" *)
IDELAYE2
  # (
    .CINVCTRL SEL
                             ("FALSE"),
                                                                   // TRUE, FALSE
    .DELAY SRC
                             ("IDATAIN"),
                                                                   // IDATAIN, DATAIN
    .HIGH PERFORMANCE MODE
                            ("FALSE"),
    .IDELAY TYPE
                             ("VAR LOAD"),
    .IDELAY VALUE
                             (0),
    .REFCLK FREQUENCY
                             (200.0),
    .PIPE SEL
                             ("FALSE"),
    .SIGNAL PATTERN
                             ("DATA"))
                                                                   // CLOCK, DATA
  idelaye2 bus
    . DATAOUT
                             (data in from pins delay[pin count]),
                             (1'b0),
    .DATAIN
                                                                   // Data from FPGA logic
                             (clk div in),
                             (in delay ce[pin count]), //(in delay data ce),
                             (in delay inc dec[pin count]), //in delay data inc),
                             (data in from pins int [pin count]), // Driven by IOB
    .IDATAIN
     LD
                             (in delay reset),
    REGRST
                             (io reset),
    .LDPIPEEN
                             (1'b0).
     CNTVALUEIN
                             (in delay tap in int[pin count]), //in delay tap in),
     CNTVALUEOUT
                             (in delay tap out int[pin count]), //in delay tap out),
                             (1'b0)
    .CINVCTRL
   );
```

tronics

em Group

```
(* IODELAY_GROUP = "my_iserdes_group" *)
IDELAYCTRL

delayctrl (
    .RDY (delay_locked),
    .REFCLK (ref_clock),
    .RST (io_reset));
```





```
idelaye2 bus
  .DATAOUT
                           (data in from pins delay[pin count]),
  .DATAIN
                           (1'b0),
                                                                  // Data from FPGA logic
                           (clk div in)
                           (in delay ce[pin count]), //(in delay data ce),
  INC
                           (in delay inc dec[pin count]), //in delay data inc),
  .IDATAIN
                           (data in from pins int [pin count]), // Driven by IOB
  LD
                           (in delay reset),
  REGRST
                           (io reset),
                           (1.60).
  LDPIPEEN
  CNTVALUEIN
                           (in delay tap in int[pin count]), //in delay tap in),
                           (in delay tap out int[pin count]), //in delay tap out)
  CNTVALUEOUT
  .CINVCTRL
                           (1'b0)
 );
```

CEとINCはクロック(C)の同期入力。

- CEがHIGHの時INCがHIGHであればタップが1つ進む。
- CEがHIGHの時INCがLOWであればタップが1つ戻る。

#### モジュール ロード - LD

VARIABLE モードの場合、IDELAY のロード ポート LD は、IDELAY\_VALUE 属性で設定した値をロードします。IDELAY\_VALUE 属性のデフォルト値は 0 です。デフォルト値を使用する場合、LD ポートは ILDELAY 用の非同期リセットとして機能します。LD は入力クロック信号 (C) に同期したアクティブ High の信号です。

VAR\_LOAD モードの場合、IDELAY のロード ポート LD は、CNTVALUEIN 属性で設定した値をロードします。CNTVALUEIN[4:0] に現れる値が新しいタップ値となります。VAR\_LOAD\_PIPE モードの場合、IDELAY のロード ポート LD は、パイプライン レジスタにある値をロードします。パイプライン レジスタに現れる値が新しいタップ値となります。



図 2-13: VAR\_LOAD モードの IDELAY のタイミング図

UG471





- RDY: 校正が出来ている事を示す。
- REFCLK: 校正用の基準クロック。
  - →入れるべき周波数が分からない

#### Input/Output Delay Switching Characteristics

**DS182** 

Table 29: Input/Output Delay Switching Characteristics

|                              |                                                       | Speed Grade |         |        |                  |        | T      |       |
|------------------------------|-------------------------------------------------------|-------------|---------|--------|------------------|--------|--------|-------|
| Symbol                       | Description                                           | 1.0V        |         |        |                  | 0.95V  | 0.9V   | Units |
|                              |                                                       | -3          | -2/-2LE | -1     | -1M/-1LM/<br>-1Q | -2LI   | -2LE   |       |
| IDELAYCTRL                   |                                                       |             |         |        |                  |        |        |       |
| T <sub>DLYCCO_RDY</sub>      | Reset to Ready for IDELAYCTRL                         | 3.22        | 3.22    | 3.22   | 3.22             | 3.22   | 3.22   | μs    |
| F <sub>IDELAYCTRL_REF</sub>  | Attribute<br>REFCLK frequency = 200.00 <sup>(1)</sup> | 200.00      | 200.00  | 200.00 | 200.00           | 200.00 | 200.00 | MHz   |
|                              | Attribute<br>REFCLK frequency = 300.00 <sup>(1)</sup> | 300.00      | 300.00  | N/A    | N/A              | 300.00 | N/A    | MHz   |
|                              | Attribute<br>REFCLK frequency = 400.00 <sup>(1)</sup> | 400.00      | 400.00  | N/A    | N/A              | 400.00 | N/A    | MHz   |
| IDELAYCTRL_REF<br>_PRECISION | REFCLK precision                                      | ±10         | ±10     | ±10    | ±10              | ±10    | ±10    | MHz   |
| T <sub>IDELAYCTRL_RPW</sub>  | Minimum Reset pulse width                             | 52.00       | 52.00   | 52.00  | 52.00            | 52.00  | 52.00  | ns    |

動作可能な周波数が スピードグレードによって異なる!

ソースコードを移植するときは注意しましょう。

#### Notes:





# 余談



```
(* IODELAY GROUP = "my iserdes group" *)
IDELAYE2
 # (
                                                                   // TRUE, FALSE
                            ("FALSE"),
    .DELAY SRC
                            ("IDATAIN"),
    .HIGH PERFORMANCE MODE
                            ("FALSE"),
    .IDELAY TYPE
                            ("VAR LOAD"),
    .IDELAY VALUE
                            (0),
    .REFCLK FREQUENCY
                            (200.0),
    .PIPE SEL
                            ("FALSE"),
    .SIGNAL PATTERN
                            ("DATA"))
```

| REFCLK_FREQUENCY | Real: 190 to 210,<br>290 to 310, or 390 to 410 | 200 | Sets the tap value (in MHz) used by the                                              |
|------------------|------------------------------------------------|-----|--------------------------------------------------------------------------------------|
|                  | 290 to 310, or 390 to 410                      |     | timing analyzer for static timing analysis.  The ranges of 290.0 to 310.0 and 390 to |
|                  |                                                |     | 410 are not available in all speed grades.                                           |
|                  |                                                |     | See the 7 series FPGA data sheets.                                                   |

UG471

書いてあることが矛盾していて良く分からない。 想像ではこの属性値は静的タイミング解析に利用するようなので、300や 400を書いても解析結果には反映されません、という意味であると思われる。







まとめるとこの例題では次のようにするのが良さそうだ。

- in\_delay\_reset
  - VIOのprobe\_outを使ってone-shot pulseを入れる。
  - bitslipの機能は残しておこう。
- in\_delay\_tap\_in
  - VIOから与える
- in\_delay\_data\_ce/inc
  - 利用しない。
- ref\_clock
  - BUFG経由の200 MHzクロック。
- in\_delay\_tap\_out
  - ILAへ接続
- delay locked
  - Open

先ほどのソースコードを改造して実装してみましょう。





## できましたか?

800 Mbpsなので1-bitあたり1.25 ns. IDELAYは78 ps/tapで32 tapsなので2.5 ns. すなわち32 tapsの中で1度くらいは正しくないタイミングになる(実際には正しくなさそうなtap範囲)

実際にやってみて、どうなりました?



# **IDELAYCTRL**



# IDELAYCTRLは全てバンクのIOカラム**1つ**存在し IDELAYとODELAYを校正します。



ug471\_c2\_14\_021914



# **IDELAYCTRL**



先ほど作ったIPを使ってこれから意図的にエラーを出します。

• my\_iserdesをもう1つ実装し同一バンクのIOピンへ配線する。

ポイント

• このIPは各バンクに1つしかないIDELAYCTRLを内蔵している。

これは私の方でやってみます。



## IDELAYCTRL



未使用のIOカラムの中に用途不明なIDELAYCTRLが生成されたがエラーにはならなかった。 (未使用領域が減ってくるとエラーになる可能性がある)

今度は確実にエラーを出してみます。

• my\_iserdes1のio\_resetをmy\_iserdes0とは別の信号にします。



IPからIDELAYCTRLを抜けばよいのでは? 答: それだとトラブルが潜在しています。

IODELAY\_GROUPという制約がこのトラブルの鍵を握っています



# IODELAY GROUP



IODELAY\_GROUPはIDELAYCTRLとIDELAY, ODELAY素子を関連付け、 校正の対応関係を与える制約。

## Verilog-HDL

### **VHDL**

```
-- IODELAY_GROUP -- attribute IODELAY_GROUP : string;
```

```
-- ISerDes implementation ------
gen_idelayctrl : if genIDELAYCTRL = TRUE generate
  attribute IODELAY_GROUP of IDELAYCTRL_inst : label is kIoDelayGroup;
begin
  IDELAYCTRL_inst : IDELAYCTRL
  port map (
    RDY => ready_ctrl,
    REFCLK => clkIdelayRef,
    RST => rst
  );

rst_all <= rst or (not ready_ctrl);
end generate;</pre>
```

対応関係を与える制約なので正しくグループ名を付けないといけないが、 IPで生成すると後から変更することが出来ない。

#### 余談

私はコード内制約が可能な物はXDCではなくHDLで制約を与えてしまいます。 デバイスとコードが束縛されれてしまうので、再利用の点では悪い設計です。



## IODELAY GROUP



- 同一グループ名で機能が同じであると思われるIDELAYCTRL-IODELAYの組み合わせが複数ある場合、IDELAYCTRLの複製を行いVivadoが開発者が意図したであろう形に実装してくれる。
  - 先ほど見たように同一バンク内に無理やり2つIDELAYCTRLを実装しようとしても、なんとかしてくれる。
  - ただし、潜在的エラーのリスクを抱える事になる。
- 意図的に出したエラーではRST信号を変えることで、同一機能IDELAYCTRLで無いよう見せてVivadoの対処を阻害した。

#### 完全な対処法

- 正しくIODELAY GROUPをプログラマが記述する事。
- IPを利用すると名前を変えて別のIPにしない限り同一IODELAY\_GROUPになってしまう。
  - ADCのデータをSERDESで受けるだけのようなファームウェアでは、VivadoによるIDELAYCTRLの複製に期待してもよい。
  - 複数の外部機器とIOSERDESを利用して通信を行う複雑なファームウェアでは、IPのHDLコードを参考にしつつ手動実装の方が柔軟性が高い。

