

# Multi-Gigabit transceiver

KEK IPNS E-sys 本多良太郎



## おさらい

# Electronics System Group

## GT channel ⇔ 高速シリアル通信のPHY (物理層を駆動するデバイス)

PCS (Physical Coding Sublayer) 物理符号化副層

- 主にバイナリ/シンボル変換を行う (8b10b encode/decodeなど)
- PMA (Physical Medium Attachment) sublayer 物理媒体接続副層
- 主にシリアル/パラレル変換を行う

GTチャンネルの大まかなブロック図 (多くの機能を省略して書いてます)



\*GTREFCLKはTXのラインレートを 決定するために使う

\*SIPO: Serial In Parallel Out \*PISO: Parallel In Serial Out

\***CDR**: Clock Data Recovery データのビット列からクロックを取り出す (復元) するための回路

GTチャンネルはPHYであるため 通信の最下層の機能しか提供しない。

実際の通信には
EthernetならEthernetのルールに従ったフレームを
AuroraならAuroraのルールに従ったフレームを
組んで流す必要がある。
(ふつうはIPを使う)

# この章で学ぶもの



## GT quad (物理層)

- Transmitterとreceiverの内部構造(ここはさらっと)
- クロック関係
  - GTREFCLKとline rateの関係
    - CPLL & QPLL
  - PCS用のクロックとユーザークロックの関係性
  - Elastic bufferの役割とclock correctionの動作

## Xilinx Aurora 8b10b (通信プロトコル)

- AXI-4 stream
- このコアで何が出来てどう使うか。
- 実際に実装してみる(発展課題 H2)



## 用語



## GT(P, X, Y, H)E2 channel

• 1つtransmitterと1つのreceiverの組が格納されたブロック。

## GT(P...) Quad

- 4つのチャンネルをまとめた1グループ。
- FPGAのバンクに相当する。
- 1つのクアッドは2つのGTREFCLK入力を有する。

### GT(P...) Common

クアッド内のチャンネルに共通のクロックを供給するための ブロック。OPLLが配置されている。

## GT(P, X, Y, H)E2 Column

トランシーバリソースが配置されている列



Figure 1-1: GTX Transceiver Inside Kintex-7 XC7K325T FPGA

Electronics

**Sys**tem Group

## 用語



#### Line rate

- PMAが信号線に流すビットレート。bit-per-second (bps)で書く。
  - ユーザーが送信したいデータの送信レートではない
- Transfer-per-second (T/s)で書くことがあるが、同一。
- Line rateが1.25 Gbpsで8b10b変換を利用している場合、信号線には10-bitシンボルが1.25 Gbpsのレートで流れている。8-bitバイナリのレートは1.0 Gbps。
  - シリアル通信では通信のプロトコルに従いフレームを組むので、ユーザーが送りたいデータ (フレームのペイロード)でみると更に下がる。

#### Lane

• 通信の伝送路。Full-duplex (全二重) のばあいTXとRX両方合わせて1つのレーン。



# GTXE2 channel内部 (transmitter)



XCLKはGTの基準クロック(GTREFCLK) から生成される。

TXUSRCLK(2)はユーザー回路のクロック。 GTの基準クロックとは独立である可能性がある。 (USRCLKとUSRCLK2の違いは後程)



#### 8B/10B encoder

10ビットシンボルを与える。

#### TX gearbox

64b66bなど8b10b以外の変換を行う。

#### 上流の回路からのデータ入力

IPでAuroraやEthernet用のコアを生成る とここには通信プロトコルをつかさどる 回路がつながる。

ユーザー回路が直接つながることはないはず。

### ラインレートを決めるクロック

(クロック関係回路は独立に存在) GT基準クロックをもとに伝送路を駆動するクロック。 XCLKもデフォルトではここから分岐する。

### Phase Adjust FIFO: TX buffer

2つのクロック間の位相差を吸収するバッファ。 このバッファをバイパスするのは高度な利用法であり この演習では対象外。



# GTXE2 channel内部 (receiver)



RX側にもXCLKとRXUSRCLKの2種類のドメインが存在する。



### **Clock Data Recovery (CDR)**

受信信号からクロックを復元しデータを分離する。 復元されるクロックの周波数はTX側の基準クロック に依存している。

XCLKもデフォルトではここから分岐する。

#### RX elastic buffer

2つのクロック間の位相差だけでなく微妙な周波数差を吸収するためのバッファ。

XCLKとRXUSRCLKは同一でない事が前提になっている。



## GTREFCLKとline rateの関係

# Electronics System Group

GTXE2\_CHANNEL GTREFCLK0 GTREFCLK1 GTXE2\_CHANNEL

### ポイント

- RX側はCDR回路によってクロックを復元するのでラインレートを決めるのはTX側。
- GTREFCLKは伝送路を駆動するクロックの元になるクロック。



#### GTREFCLKはクアッド内の

- Channel PLL (CPLL)
- Quad PLL (QPLL) に入力される。

縦方向のクロックラインにより こう言う事も可能 ただしクロックソースとなるク アッドから上下1つず、合計3ク アッドまでしか駆動できない。



FPGA中級トレーニングコース



# GTREFCLKとline rateの関係 (CPLL)



#### **Channel PLL**

- 各channel内に存在するPLL。
- CPLLのおかげでチャンネル毎にラインレートを決定できる。
- CPLLの設定はIPを生成する際にウィザードが行ってくれ、それを変更することは普通は無い。
  - IPが設定したパラメータを手動で変更するのはアドバンスな利用 (発展課題で取り扱います)。





Table 2-8: CPLL Divider Settings

| Factor | Attribute              | Valid Settings                |
|--------|------------------------|-------------------------------|
| M      | CPLL_REFCLK_DIV        | 1, 2                          |
| N2     | CPLL_FBDIV             | 1, 2, 3, 4, 5                 |
| N1     | CPLL_FBDIV_45          | 4,5                           |
| D      | RXOUT_DIV<br>TXOUT_DIV | 1, 2, 4, 8, 16 <sup>(1)</sup> |

1. TX/RXOUT\_DIV = 16 is not supported when using CPLL.



UG476\_c2\_05\_101810

# GTREFCLKとline rateの関係 (CPLL)



通信規格毎に推奨のGTREFCLK周波数とCPLLの設定が決まっている。 以下は一例。

Table 2-11: CPLL Divider Settings for Common Protocols

| Line Rate |                                   |                                                                         | REFCLK<br>(Typical)                                                                                                                                                            | Using Typical REFCLK<br>Frequency                                                                                                                                                                                                                                                                                                                                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|-----------|-----------------------------------|-------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [GD/S]    | [100/200/320/400]                 | [GHZ]                                                                   | [MHz]                                                                                                                                                                          | N1                                                                                                                                                                                                                                                                                                                                                                                      | N2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | D                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | М                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| 1.25      | 20b                               | 2.5                                                                     | 125                                                                                                                                                                            | 5                                                                                                                                                                                                                                                                                                                                                                                       | 4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| 6.25      | 20b                               | 3.125                                                                   | 312.5                                                                                                                                                                          | 5                                                                                                                                                                                                                                                                                                                                                                                       | 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| 5         | 20b                               | 2.5                                                                     | 250                                                                                                                                                                            | 5                                                                                                                                                                                                                                                                                                                                                                                       | 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| 3.125     | 20b                               | 3.125                                                                   | 156.25                                                                                                                                                                         | 5                                                                                                                                                                                                                                                                                                                                                                                       | 4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| 2.5       | 20b                               | 2.5                                                                     | 125                                                                                                                                                                            | 5                                                                                                                                                                                                                                                                                                                                                                                       | 4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| 1.25      | 20b                               | 2.5                                                                     | 125                                                                                                                                                                            | 5                                                                                                                                                                                                                                                                                                                                                                                       | 4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|           | 1.25<br>6.25<br>5<br>3.125<br>2.5 | [Gb/s] [16b/20b/32b/40b]  1.25 20b  6.25 20b  5 20b  3.125 20b  2.5 20b | [Gb/s]     [16b/20b/32b/40b]     [GHz]       1.25     20b     2.5       6.25     20b     3.125       5     20b     2.5       3.125     20b     3.125       2.5     20b     2.5 | Line Hate [Gb/s]         Internal Data Width [16b/20b/32b/40b]         PLL Frequency [GHz]         (Typical) [MHz]           1.25         20b         2.5         125           6.25         20b         3.125         312.5           5         20b         2.5         250           3.125         20b         3.125         156.25           2.5         20b         2.5         125 | Line Rate [Gb/s]         Internal Data Width [16b/20b/32b/40b]         PLL Frequency [GHz]         (Typical) [MHz]         N1           1.25         20b         2.5         125         5           6.25         20b         3.125         312.5         5           5         20b         2.5         250         5           3.125         20b         3.125         156.25         5           2.5         20b         2.5         125         5           2.5         20b         2.5         125         5 | Line Rate [Gb/s]         Internal Data Width [16b/20b/32b/40b]         PLL Frequency [GHz]         (Typical) [MHz]         Frequency [MHz]         Frequency [MHz]         N1         N2           1.25         20b         2.5         125         5         4           6.25         20b         3.125         312.5         5         2           5         20b         2.5         250         5         2           3.125         20b         3.125         156.25         5         4           2.5         20b         2.5         125         5         4 | Line Rate [Gb/s]         Internal Data Width [16b/20b/32b/40b]         PLL Frequency [GHz]         (Typical) [MHz]         Frequency           1.25         20b         2.5         125         5         4         4           6.25         20b         3.125         312.5         5         2         1           5         20b         2.5         250         5         2         1           3.125         20b         3.125         156.25         5         4         2           2.5         20b         2.5         125         5         4         2           2.5         20b         2.5         125         5         4         2 |

UG476

ラインレート 6.25 Gb/sまでしか表に無い。GTXは10 Gb/s以上までサポートしているはず。より高ラインレートを実現するには**QPLL**を利用する。

UG476より

The CPLL in the GTX transceiver has a nominal operating range between **1.6 GHz to 3.3 GHz**. The CPLL in the GTH transceiver has a nominal operating range between **1.6 GHz to 5.16 GHz**.



# GTREFCLKとline rateの関係 (QPLL)

# Electronics System Group

## **Quad PLL**

- GT quadにつき1つ存在するPLL。GTXE2 commonでラップする。
- トランシーバで6.6 Gbpsを超えるラインレートを出す場合に利用する。
- クアッドにつき1つなのでチャンネル毎にラインレートを変える用途には使えない。



Table 2-12: QPLL Nominal Operating Range

| Transceiver | Frequency (GHz) |          |  |  |
|-------------|-----------------|----------|--|--|
| GTX         | Lower Band      | 5.93-8.0 |  |  |
| GIX         | Upper Band      | 9.8–12.5 |  |  |
| GTH         | 8.0–13.1        |          |  |  |

$$f_{PLLClkout} = f_{PLLClkin} \times \frac{N}{M \times 2}$$
 Equation 2-3

$$f_{LineRate} = \frac{f_{PLLClkout} \times 2}{D}$$
 Equation 2-4

Table 2-13: QPLL Divider Settings

| Factor | Attribute                      | Valid Settings                                      |
|--------|--------------------------------|-----------------------------------------------------|
| M      | QPLL_REFCLK_DIV                | 1, 2, 3, 4                                          |
| N      | QPLL_FBDIV<br>QPLL_FBDIV_RATIO | 16, 20, 32, 40, 64, 66, 80, 100<br>(see Table 2-16) |
| D      | RXOUT_DIV<br>TXOUT_DIV         | 1, 2, 4, 8, 16                                      |

CPLLと同様にパラメタを手動で設定することは 普通はしない。



# GTREFCLKとline rateの関係 (QPLL)



10 Gbps付近の高速通信規格で利用する。

Table 2-17: QPLL Divider Settings for Common Protocols

| Inter                     |                     | Internal Data |                           | QPLL 5   | DEE01 14                     | Using Typical REFCLK Frequency             |                  |       |                            |
|---------------------------|---------------------|---------------|---------------------------|----------|------------------------------|--------------------------------------------|------------------|-------|----------------------------|
| Standard                  | Line Rate<br>[Gb/s] | Width         | PLL<br>Frequency<br>[GHz] | [[Inner/ | REFCLK<br>(Typical)<br>[MHz] | N<br>(QPLL_FBDIV,<br>QPLL_FBDIV_<br>RATIO) | RXOUT_DIV<br>(D) | / (D) | M<br>(QPLL_<br>REFCLK_DIV) |
| 10GBASE-R<br>(156.25 MHz) | 10.3125             | 32b           | 10.3125                   | Upper    | 156.25                       | 66                                         | 1                | 1     | 1                          |
| PCIe Gen3                 | 8                   | 32b           | 8                         | Lower    | 100                          | 80                                         | 1                | 1     | 1                          |





#### UG476に例として描かれている図



# TXSYSCLKSEL[0-1] RXSYSCLKSEL[0-1]

CPLL/QPLLの選択を行う

- [0]: PCS/PMAへの配線
- [1]: TX(RX)OUTCLKへの配線
- [0][1]は同じ数字が入るべき

# **TXOUTCLKSEL RXOUTCLKSEL**

- 後述
- どの信号をTX(RX)OUTCLKとして GTXE2 channelの外に出すかを決める。 重要。

### ポイント

TX(RX)SYSCLKSELは自分が利用したいラインレートから推測できる TX(RX)OUTCLKSELは複数の選択肢があり推測しきれない。 IPで生成したら確認した方がよい。



# Electronics System Group

### Transmitter



Figure 3-28: TX Serial and Parallel Clock Divider

#### ÷D

PISOが指定のライレートになるように設定される。 推奨値はCPLLパラーメータテーブル参照。

#### $\div 2$ or $\div 4$

内部データ幅を決めるTX\_INT\_DATAWIDTHの値によって決まる。

- 0 (2-byte幅): ÷ 2
- 1 (4-tybe幅): ÷4

6.6 Gbps以上のレートでは必ず1が選択される。

#### $\div 4$ or $\div 5$

TX (RX) インターフェースのデータ幅を決めるTX\_DATA\_WIDTHの値によって決まる

- 16, 32, 64-bitなら4
- 20, 40, 80-bitなら5

#### **TXOUTCLKSEL**

- TXOUTCLK信号に何を使うか決める。アプリーケーションに依存。
- 後述のTXUSRCLKのソースであるため回りま わってPCSのクロックになる。



# Electronics System Group

## Transmitter

## GbE用にIPでPCS/PMAを生成した場合



TXOUTCLKの周波数は?

Figure 3-28: TX Serial and Parallel Clock Divider



# Electronics System Group

### Transmitter

Aurora8b10b, ラインレート1.25 Gbps, 2-byteデータ幅用にIPで生成した場合



Figure 3-28: TX Serial and Parallel Clock Divider

#### CPLLパラメータ

- M: 1
- N1: 4
- N2: 4
- D: 4

#### TX\_DATA\_WIDTH

- 20
- TX\_INT\_DATAWIDTH
- (

TXOUTCLKの周波数は?



# Electronics System Group

## Transmitter

## 10GbE用にPCS/PMAを生成した場合



Figure 3-28: TX Serial and Parallel Clock Divider

#### OPLLパラメータ

- M: 1
- N: 66
- D: 1

#### TX\_DATA\_WIDTH

- 32
- TX\_INT\_DATAWIDTH
- 1

TXOUTCLKの周波数は?



# 途中まとめ



GTREFCLKの信号からCPLLかQPLLを利用して 必要なtransmitterのラインレートが得られる。 TXOUTCLKの周波数が定まる。 この時点で分岐前のPCS XCLKの周波数も決まっている。

Transmitterのラインレートが決まったので receiver側の復元クロックの周波数が決まる。 やはりここでもRX側のPCS XCLK周波数も決まっている。

ではPCSのもう一つのクロックドメインであるTX (RX) USRCLKの周波数は?







#### TX(RX)USRCLK

• PCSの内部クロック

#### TX(RX)USRCLK2

• TX (RX) インターフェースクロック

USRCLKの方は一意に周波数が決まる

$$TXUSRCLK\ Rate = \frac{Line\ Rate}{Internal\ Datapath\ Width}$$

式 3-1

すなわちXCLKも同様。 USRCLK2は?

#### 表 3-3: TXUSRCLK2 と TXUSRCLK の周波数関係

| FPGA<br>インターフェイス幅 | TX_DATA_WIDTH | TX_INT_DATAWIDTH | TXUSRCLK2 の周波数                   |
|-------------------|---------------|------------------|----------------------------------|
| 2 バイト             | 16、20         | 0 2-byte         | $F_{TXUSRCLK2} = F_{TXUSRCLK}$   |
| 4 バイト             | 32, 40        | 0                | $F_{TXUSRCLK2} = F_{TXUSRCLK}/2$ |
| 4 バイト             | 32、40         | 1 4-byte         | $F_{TXUSRCLK2} = F_{TXUSRCLK}$   |
| 8 バイト             | 64、80         | 1                | $F_{TXUSRCLK2} = F_{TXUSRCLK}/2$ |

USRCLK2はUSRCLKと同一か 2分周の関係にある





## TX(RX)USRCLKとTX(RX)USRCLK2の関係性(UG476より)

- スキューが小さいクロックリソース (**BUFG および BUFR**) を使用してTXUSRCLK およびTXUSRCLK2を駆動する必要があります。
- TXUSRCLK および TXUSRCLK2 は、トランスミッターの基準クロックを逓倍または分周した周波数クロックにする必要があります。





ここまでの事をまとめるとこのようになる。 すなわちtransmitterではXCLKとTXUSRCLKは同一 複数GTXE2 channelを実装する場合代表のTXOUTCLKを利用すればよい (もちろん同一の通信規格の場合に限る)





UG476\_c3\_33\_120711

BUFG<sup>3</sup>

図 3-3: マルチ レーン - TXOUTCLK を使用して TXUSRCLK2 を駆動 (2 バイトまたは 4 バイト モード)

図 3-5: マルチ レーン - TXOUTCLK を使用して TXUSRCLK2 を駆動 (4 バイトまたは 8 バイト モード)



RXを含めて考えてみる

送受信でラインレートは同様。

プロトコルを司るブロックのクロックもTXとRXで分ける事はないだろう。 そのため、RXUSRCLKとRXUSRCLK2はTXOUTCLKを元にするのが自然だろう。



# GTREFCLKの影響範囲





Elastic bufferの登場

## Elastic buffer & clock correction



Clock correctionはIPが指定した設定を利用し自分で変更することは非推奨。 ブラックボックスでも良いがシリアル通信の基本要素なので動作は知っておきましょう。



## RXUSRCLKの方がXCLKより速い

• バッファはいずれアンダーフローする

## RXUSRCLKの方がXCLKより遅い

• バッファいずれオーバーフローする

## ではどうするか?

TX側が特殊なデータを一定間隔で送信(ユーザーのデータ列に割り込ませる)

- バッファがアンダーフローしそうなら特殊データを複製する
- バッファがオーバーフローしそうなら特殊データを削除する

この動作をclock correctionを呼び、その機能を提供するのがelastic bufferである。 ユーザー回路側では受信データレートが自身のTXラインレートとある範囲内で一致しているように見える。 XilinxはUGにおいて回路間のGT基準クロックを±100 ppm内に揃える、と表現している。



## Elastic buffer & clock correction





Clock correctionはelastic buffer内部のwrite pointer とread pointerの差を一定に保とうとする機能。 すなわち、elastic bufferにはある範囲内のread latencyが存在する。

Trigger回路ではこのlatencyが問題となる場合がある

GTREFCLKを含めてすべてのクロックの同期を取っている実験はRX elastic bufferをバイパスするのが1 つの目的だろう。

逆にlatencyを許容できるのであればclock correction によりある程度の同期性が保たれるため完全なクロック同期は必ずしも必要ではないだろう。



## ここまでのまとめ



(ウィザードでIPを生成するとデフォルトで選択される構成)

- GTREFCLKからTXOUTCLKが生成され各種ユーザークロックはこれがもととなる。
- GTREFCLKの影響範囲は通信先のRX PCSのXCLKまで。
- RX elastic bufferが周波数の違いを吸収しある範囲内で同期がとられる。
- RX elastic bufferにはread latencyが存在する。



# Aurora 8b10bを使ってみる



#### Auroraとは

Aurora 8B/10B は、ザイリンクス トランシーバーを簡単にインプリメントし、軽量ユーザー インターフェイス を提供してその上にシリアル リンクを構築できるようにする LogiCORE IP です。Aurora 8B/10B は、高速シリアル通信向けのスケーラブルで軽量なリンク レイヤー プロトコルです。

Xilinx のウェブページより

PCS/PMAはPHYであるため何かしらプロトコルがないと会話ができない。 Auroraはトランシーバを利用するための軽量でシンプルなプロトコル。 フレーム構造をもったデータとデータストリーミングの両方に対応している。

| コアの概要                                  |          |        |              |             |             |  |
|----------------------------------------|----------|--------|--------------|-------------|-------------|--|
| サポートされ<br>るデバイス<br>ファミリ <sup>(1)</sup> | UltraSca | le アーキ | テクチャ         | 、Zynq-700   | 0、7シリーズ     |  |
| サポートされる<br>ユーザー イン<br>ターフェイス           |          |        |              |             | AXI4-Stream |  |
| リソース(2)                                | LUT      | FF     | DSP ス<br>ライス | ブロック<br>RAM | 最大周波数(3)    |  |
| Config1(3)                             | 342      | 463    | 0            | 0           | 330MHz      |  |

PG046



## Aurora 8b10b core

**E**lectronics **Sys**tem Group



8B/10B

**Encoded Data** 

User Data

AuroraのIP coreは複数のGT channel (lane) を束ねて1つの通信ブロック (channel) を構成することができる。

例: 2-byteデータ幅で動いているlaneを4つ束ねて8-byteの

- ユーザーインターフェースを提供する。
- ⇒ ユーザー回路から見たスループットが向上する。
- ⇒ 単一のトランシーバで到達できないデータレートも可能に。

AuroraのデータバスはAXI4-Streamという オンチップ・バス規格を採用している

Lane n

User Data

Xilinxの他のIPで使われており 覚えて損はない。 Zynq等でプロセッサと会話するときに 特に重要。



図 2-1: Aurora 8B/10B コアのブロック図

## AXI4-stream



AMBA 4.0のAXIインタコネクタ・プロトコル・ファミリに属するバス規格 AMBAは元々ARM用のバス規格であり無償ライセンスで公開されている。

今回はAuroraプロトコルにフレーム構造があるモードについて説明する。 AXI4-Streamにはmaster/slaveの考えがありtvalidを出力する方がmaster。

TXならデータソースのユーザー回路がmaster。 RXならAurora coreがmaster。

| 信号種別   | 説明                                                                                                          |
|--------|-------------------------------------------------------------------------------------------------------------|
| tvalid | MasterからのAXI4-Stream信号が有効である事を示す信号。(Active High)<br>Auroraのデータインターフェースの場合tdataが有効であることを示す。                  |
| tready | Slaveがデータを受信可能であることを示す信号。(Active High) tvalidがhighでこの信号がlowで<br>あった場合masterはデータのストレッチを行う必要がある。<br>TX側にのみ存在。 |
| tlast  | ユーザーデータフレームの終わりを示す。(Active High)                                                                            |
| tkeep  | フレーム中の最後のデータのうち有効なバイトコンテンツを示す。tlastがhighの時だけ有効。<br>TXならbyte write enable, RXならbyte read validと思えばよい。        |
| tdata  | ユーザーデータ                                                                                                     |



# Electronics System Group

### データ送信のタイミングチャート



フレーム送信中のtvalidディアサートはポーズを示す。 フレーム送信の途中だが送信データがアイドル文字に 変更される。

この例ではData0, Data1, Data2の3ワードが ユーザーデータの1セットであり Auroraのフレームにカプセル化される。

フレーム長は任意でありtlastがアサートされるまで Auroraフレームの終端文字は挿入されない。

## データ受信のタイミングチャート



rx\_tvalidがhighの時、tdataが有効である。 ユーザーフレームの終わりにtlastがアサートされる。



## Aurora 8b10b frame



## Auroraのフレームはとてもシンプル。





tlastアサートで挿入される



## Aurora 8b10b core





今説明した部分

Framing modeの時選択できるオプション機能 ユーザーデータを送信中に他の短いメッセージを割り込ませること が出来る。 UFCに書き込んだデータは優先的にlaneに流れる。

Framing modeの時選択できるオプション機能 データ送信中にリクエストのあったタイミングで指定長さアイドル文字を 挿入し受信側のレートをコントロールする機能。 受信側の処理能力が高くない時に利用する。

PCS/PMAの知識があれば正しく記述できるが、 example designにまずは従うのが無難。

Clock correctionの制御を行う。 Coreの外には出てこない。



## Auroraのオプション



## CRC (巡回冗長検査)

• 誤り検出符号の一種。データ送受信時のデータ破損検出。

## スクランブラ・デスクランブラ

- 疑似ランダム系列を用いてデータを乱数に攪拌する(TX側)
- 攪拌されたデータを元に戻す (RX側)
- 特定のビットパターンが連続することにより特定周波数のEMIが強くなることを避ける。
- 8b10bのランニングディスパリティによってDCバランスはとれているが特定パターンを避けられているわけではない。





# ここから発展演習用のスライド 初日は一旦スキップ





## 実装仕様

- AMANEQに刺さっている2つの光モジュールをファイバでつなぎループバックさせる。
- Simplexを選択し、TXのみのコアとRXのみのコアを1つずつ生成する。
  - Back channelにsidebandsを選択しTXとRXを接続する。
  - (Full-duplex core内部で初期化時に起きていることを確認することが出来る)
- TXからはインクリメンタルデータを常時送信する。
- 16-byteをユーザーフレーム単位とし、8クロックごとにtlastをアサートする。

## Aurora coreの条件

• GTREFCLKの周波数: 156.25 MHz

データ幅: 2-byte

• ラインレート: 1.25 Gbps

• INIT CLK: 100 MHz

• DRP CLK: 100 MHz

• UFC, NFC, スクランブル, CRCは無し



GTトランシーバが初めての人は自分一人で実装するのはちょっと難しいと思います。 途中までやってみます。











## まずはTX側



#### INIT clk

- トランシーバリセットが入るとTXOUTCLKが失われてしまう。その間使われるクロック。
- ホットプラグ機能をサポートするために必要。
- トランシーバと独立のクロックソースにつなぐ。
- 今回は発振器に直付けする。

#### DRP clk

- GTX channelの制御ポート。
- 使わずとも通信できる。
- 今回はINIT clkと同じクロックをつないでおく。



## まずはTX側



今回channelあたり1 laneしか実装しないため深く考えなくてよい後から制約でリソース位置の指定は行う。

| Component Nam | e aurora_8b10b_    | tx                                                                                                          |
|---------------|--------------------|-------------------------------------------------------------------------------------------------------------|
| Core Options  | GT Selections      | Shared Logic                                                                                                |
| Shared Logic  |                    |                                                                                                             |
|               |                    | rer quad PLL, transceiver differential refolk buffer, clocking and the core itself or in the example design |
| inclue        | de Shared Logic in | core                                                                                                        |
| • includ      | de Shared Logic in | example design                                                                                              |

AuroraのIP coreをサポートする様々な周辺回路をIP coreに入れてしまうか、 モジュールにして自分で実装するか。 自分でいじれるように後者を選んだ方がよい。





## RX側









Instantiation templateから実装してみましょうと言いたいところですが…出来る気がしますか? 多分無理だと思います。

トランシーバ系のIPはexample designを生成して それを参考にするのがよいでしょう。



Example designのVivadoプロジェクトを生成します。 生成先を指定するとVivadoがもう1つ立ち上がります





## Example designの中身



#### .srcs

- IPのHDLコード。
- Auroraはcoreの全てのコードが生成されブラックボックスが一切ない。
- ソースコードを見ると分かるように、FPGAの専用リソースを使っておらずすべてファブリックで実装できるようになっている。
- 自作のプロトコロルを作る時に参考になるだろう。

### imports

- Example designのソースコード。
- 何やらたくさんあるがsupportと書かれたコードが最も重要。
- supportモジュールに接続されているモジュールが実際動かすのに必要なリソースであり、 それらを探して移植すればよい。
- ある程度自分の回路に合わせてコードの変更は必要。

## 発展課題H2で何をしたらいいのか分からない人へ

- importsの中から何をコピーしてくれば良いかリストしましょう
- 演習手順書H2のブロック図を参照しコピーしたコードのどこを変更するべきか検 討しましょう
- 手順書のブロック図の通りになるようにクロックを配線しましょう
- それでも正解の配線が分からない場合教材ソースコード(答え)を参照しましょう

