

## Laboratorio de Microprocesadores - $86.07\,$

# Registrador de firmas digital

|          | Ing. Guillermo Campiglio |             |  |                          |  |  |  |  |  |  |  |
|----------|--------------------------|-------------|--|--------------------------|--|--|--|--|--|--|--|
| Cua      |                          | 1 er / 2017 |  |                          |  |  |  |  |  |  |  |
| Turno de |                          |             |  |                          |  |  |  |  |  |  |  |
| Jefe de  |                          |             |  |                          |  |  |  |  |  |  |  |
| Ι        | Oocente guía             | :           |  |                          |  |  |  |  |  |  |  |
|          |                          |             |  |                          |  |  |  |  |  |  |  |
| Autores  |                          |             |  | Seguimiento del proyecto |  |  |  |  |  |  |  |
| Nombre   | Apellido                 | Padrón      |  |                          |  |  |  |  |  |  |  |
| Maxim    | Dorogov                  | 95631       |  |                          |  |  |  |  |  |  |  |
| Franco   | Accifonte                | 93799       |  |                          |  |  |  |  |  |  |  |

| Observaciones: |          |        |  |             |   |  |  |  |  |
|----------------|----------|--------|--|-------------|---|--|--|--|--|
|                |          |        |  |             |   |  |  |  |  |
|                |          |        |  |             |   |  |  |  |  |
| <br>           |          |        |  |             |   |  |  |  |  |
| <br>           |          |        |  |             |   |  |  |  |  |
| <br>           |          |        |  |             |   |  |  |  |  |
| <br>           |          |        |  |             |   |  |  |  |  |
| <br>           |          |        |  |             |   |  |  |  |  |
| <br>           |          |        |  |             |   |  |  |  |  |
|                |          |        |  |             |   |  |  |  |  |
|                |          |        |  |             | _ |  |  |  |  |
| Fecha          | de aprob | pación |  | Firma J.T.P |   |  |  |  |  |
|                |          |        |  |             |   |  |  |  |  |

| Coloc          | quio |
|----------------|------|
| Nota final     |      |
| Firma profesor |      |

# ${\rm \acute{I}ndice}$

| 1. | Introducción                                                                                                                                                                                                               | 2                               |
|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------|
| 2. | Desarrollo 2.1. Comunicación con controlador ILI9325D 2.2. Comunicación con ADC 2.3. Conversión de datos 2.4. Envío de datos por puerto serie y recepción por Matlab 2.5. Hardware utilizado 2.5.1. Listado de componentes | 2<br>3<br>4<br>5<br>5<br>6<br>9 |
| 3. | Conclusiones                                                                                                                                                                                                               | 9                               |
| 4. | Apéndices                                                                                                                                                                                                                  | 10                              |
| Α. | Codigo         A.1. Main.asm          A.2. IO.mac          A.3. tft_colors.inc          A.4. tft_macros.mac                                                                                                                | 10<br>10<br>20<br>20<br>21      |
| в. | Caracteristicas del microcontrolador                                                                                                                                                                                       | 23                              |
| С. | Hoja de datos ILI9325D                                                                                                                                                                                                     | 26                              |
| D. | Hoja de datos ADS7843                                                                                                                                                                                                      | 34                              |
| Ε. | Hoja de datos del display                                                                                                                                                                                                  | 40                              |

### 1. Introducción

En el siguiente informe se pretende explicar el proceso de diseño de un programa para un registrador de firma digital a través del microcontrolador Atmega 328P en lenguaje Assembly. Para ello se utilizó un display TFT de 2.4 pulgadas provisto del controlador ILI9325D con una pantalla táctil resistiva. Los datos registrados son transferidos a través de una interfaz serie y procesados por Matlab. Dada la complejidad en el desarrollo del circuito impreso para el display, se optó por adquirir un Shield compatible con ambos controladores, ILI9325D y ADC.

### 2. Desarrollo

Para poder interactuar con el display, es necesario inicializarlo. La rutina de inicialización consta de 51 instrucciones que se envían al controlador del display mediante un bus de 8 bits. Estas instrucciones son palabras de 16 bits, por lo que deben ser enviadas en dos partes.

Una vez inicializado el display, es posible enviarle imágenes para mostrarlas en la pantalla. En esta aplicación enviamos la información píxel a píxel, estos datos se graban en la memoria ram del controlador ILI9325D para mantener en pantalla todos los píxeles a medida que se traza la firma en tiempo real hasta que el dispositivo sea reiniciado para leer una nueva firma. A continuación se muestra el diagrama en bloques del proyecto seguido del diagrama de flujo del programa implementado para el sistema de adquisición de la firma:



Figura 1: Diagrama de flujo del software desarrollado.



Figura 2: Diagrama en bloques del proyecto

Como se explicará mas adelante, se hace uso de prácticamente la totalidad de los puertos del micro-

controlador, con los cual los pines correspondientes a la USART son compartidos por el bus de datos del controlador de la pantalla. Debido a esto se tiene que activar la USART al momento de transmitir y desactivarla una vez finalizada la transmisión.

### 2.1. Comunicación con controlador ILI9325D

El dispositivo usado para controlar la parte gráfica es el ILI9325D. Es un integrado desarrollado para pantallas graficas de hasta 232 mil colores y una resolución de 240x320 pixeles, en cuanto a la comunicación cuenta con 2 modos, SPI y bus paralelo configurable en 8, 9, 16 o 18 bits. Posee además cuatro entradas de control:

RS : Register selectWR: Write enableCS: Chip select

■ RST: Reset

Para nuestra aplicación se descartó el uso de SPI debido a la velocidad de actualización requerida para registrar una firma en tiempo real, por lo cual se opto por un bus de comunicación paralelo de 8bits de datos. Si bien los comandos que el display recibe son palabras de 16bits se programó el sistema de forma tal que sea posible mandar el comando empaquetado en dos bytes. En la figura 3 se muestra un diagrama de bloques simplificado del controlador.

Para comenzar la comunicación con este periférico es necesario inicializarlo y ponerlo en un modo de espera de comandos, para ello se implemento la rutina INIT\_LCD en la cual se inicializa el modulo y se colocan todas las entradas a valores seguros. La rutina consiste en un envió sucesivo de valores al BUS de 8 bits del display los cuales fueron grabados en la memoria de programa del microprocesador y accedidos a través de un puntero



Figura 3: Diagrama en bloques simplificado del ILI9325D

Una vez inicializado el modulo es necesario configurar el área de pantalla sobre la cual se va a trabajar, para ello se implemento la macro SET\_XY\_AREA. Esta macro es llamada por todas las demás macros que utiliza el microprocesador para controlar la pantalla. Luego se llena la pantalla del color deseado con FILL\_SCREEN y se procede a enviar píxel por píxel las coordenadas X e Y recibidas del sensor táctil a la macro DRAW\_PIXEL. Esta ultima se encarga de grabar en la memoria ram del controlador las coordenadas a visualizar y envía los comandos necesarios para mostrar las coordenadas anteriores junto con la ultima en pantalla. Se prefirió el uso de macros en lugar de rutinas debido a la alta velocidad de respuesta requerida para la aplicación y además para no atentar contra la portabilidad del sistema. Todas las macros implementadas relacionadas con el manejo de la pantalla se encuentran en el archivo tft\_macros.mac.

### 2.2. Comunicación con ADC

Para sensar las coordenadas del pixel presionado, es necesario comunicarse con otra parte del display táctil: el conversor analógico-digital ADS7843. Este sistema tiene su propio protocolo de comunicación, con otro juego de ordenes. Las entradas de control disponibles son las siguientes:

■ TCLK : Clock interno del ADC

■ TCS: Chip select del ADC

■ TDIN: Bit de entrada de datos al ADC

■ TDOUT: Bit de salida de datos del ADC

El sensor táctil consiste básicamente de un divisor resistivo doble, como se ve en la figura 4. Cuando se le pide al controlador sensar en la coordenada X, este conecta el terminal X+ a una tensión positiva, el terminal X- a una tensión negativa, y el terminal Y+ a la entrada del conversor.



Figura 4: Operación básica del ADS7843

Para especificar cual coordenada se leerá, se envía por el pin DIN mediante comunicación serie la palabra 0xD0 para leer la coordenada X, o la palabra 0x90 para leer la coordenada Y.

Una vez finalizado el sensado el controlador devuelve, nuevamente por comunicación serie, una palabra de 12 bits variando entre 0x000 y 0xFFF, la cual es separada en parte alta y parte baja y almacenada en dos registros. Este registro es luego convertido en la coordenada correspondiente del pixel seleccionado.

Se muestra en la imagen 5 el tren de pulsos que se envía para iniciar la adquisición, y el tren de pulsos que se recibe tras el sensado.



Figura 5: Comunicación con ADC

#### 2.3. Conversión de datos

A causa de imperfecciones en el film táctil, cuando se toca con el lápiz cerca de los extremos el conversor no devuelve 0x000 o 0xFFF, sino que devuelve valores cercanos. Es necesario tener en cuenta estos valores al hacer la conversión, porque de lo contrario se obtendrá un error importante cuando se grafique el pixel en la pantalla.

Para realizar la conversión, se implementaron las siguientes ecuaciones:

$$Y_{pix} = \frac{Y_{size}}{Y_{top} - Y_{bottom}} (Y_{ADC} - Y_{top})$$

$$X_{pix} = \frac{X_{size}}{X_{right} - X_{left}} (X_{ADC} - X_{left})$$

Donde  $X_{right}$ ,  $X_{left}$ ,  $Y_{top}$  e  $Y_{bottom}$  son constantes de calibración, y  $Y_{ADC}$  y  $X_{ADC}$  es la lectura entregada por el ADC.

Para implementar esto, se halló el valor de las constantes en base 16 y se programó un esquema de producto por punto fijo.

### 2.4. Envío de datos por puerto serie y recepción por Matlab

Mientras la firma es graficada en la pantalla táctil los datos son transferidos a la computadora para ser procesados y almacenados en una base datos, el programa de adquisición se desarrolló en Matlab. Su función es la recibir, validar y almacenar los datos provenientes del microcontrolador, graficarlos y a su vez darle la orden al microcontrolador para comenzar o finalizar la adquisición de la firma. La adquisición se hace a través del protocolo serie, vía USB.

Se configuró la USART del microcontrolador para transmitir datos de 8 bits de largo, con un bit de stop y un bit de inicio a una velocidad de 38400 baudios. Para ello se implementó la rutina la inicialización INIT\_USART, y DISABLE\_USART para interrumpir la comunicación. Para transmitir el dato se implementó la macro DATA\_TX disponible en el archivo IO.mac.

Dado que el modulo utiliza la totalidad de pines del microcontrolador se tuvo que implementar un algoritmo de transmisión que no genere incompatibilidades entre los comandos enviados por el puerto hacia el software de adquisición y lo que puede interpretar el display. Para ello se activa la USART únicamente al momento de transmitir y luego se desactiva antes de pasar al estado de sensado. Dado que la memoria ram de un atmega328P es insuficiente para almacenar los píxeles de una firma se optó por realizar la trasmisión pixel a pixel en tiempo real en paralelo al sensado. A continuación se ilustra una foto con un dibujo en la pantalla táctil y la imagen generada por el software de adquisición.



Figura 6: Foto de un dibujo realizado sobre la pantalla táctil



Figura 7: Imagen recibida por el software de adquisición

### 2.5. Hardware utilizado

El modulo de display a utilizar acepta niveles lógicos de hasta 3.3 V, lo cual es un problema al momento de poner en practica el diseño. Para ello se hizo uso de un modulo que adapta las tensiones de salida de los puertos de la placa de desarrollo Arduino al nivel soportado por el display. El dispositivo adapta las tensiones de salida de 5 V provenientes de los puertos de Atmega 328p a logica de 3.3 V y realiza lo mismo con los datos provenientes del display hacia el microcontrolador mediante cuatro integrados 74HC541PW.

Se decidió usar una plataforma de desarrollo Arduino dada la compatibilidad de diversos módulos o "Shields" disponibles en el mercado. A continuación se muestran las imágenes correspondientes a la conexión realizada entre el microcontrolador, el display y un diagrama esquemático de todo el pryecto.



Figura 8: Diagrama esquemático del adaptador de niveles lógicos



Figura 9: Diagrama esquemático del proyecto

El display táctil se conecta a la bornera referenciada en la figura 9, la cual se interconecta con los cuatro integrados 74 HC 541 PW, las distintas salidas de los mismos van a los pines del microcontrolador referenciados desde A0-A5 y D0-D13.

#### 2.5.1. Listado de componentes

A continuación se listan los módulos de desarrollo adquiridos junto con el costo de cada uno. A su vez se mencionan algunos de los componentes principales que las integran.

| Dispositivo            | Contenido   | Precio |
|------------------------|-------------|--------|
| Display touch TFT 2.4" |             | \$240  |
|                        | ILI3925D    |        |
|                        | ADS7843     |        |
| Shield adaptador       |             | \$220  |
|                        | 74HC541PW   |        |
| Placa de desarrollo    |             | \$150  |
|                        | Atmega328P  |        |
|                        | Atmega 16U2 |        |
| Total                  |             | \$610  |

Tabla 1: Resumen de componentes

### 3. Conclusiones

Se logro implementar con éxito el modulo de registro y el software de adquisición para procesamiento de las firmas. Algunas de las mejoras para implementar a futuro: optimizar la transmisión serie para reducir el delay generado entre que se realiza la firma y su visualización en pantalla, transmitir los datos en forma inalámbrica por medio de bluetooth para mayor comodidad y portabilidad del dispositivo, migrar a una plataforma de 32 bits para manejar pantallas mas grandes con mayor resolución con el fin de desarrollar una tableta gráfica con prestaciones comerciales.

## 4. Apéndices

## A. Codigo

### A.1. Main.asm

```
.include "m328def.inc"
.include "IO.mac"
.include "tft_colors.inc"
.include "tft_macros.mac"
.equ RAM_START = 0x0100
.EQU B_RST = 2
.EQU B_CS = 3
.EQU B_WR = 4
.EQU B_RS = 5
.EQU NUM_COM_VALUES = 50
.EQU NUM_DATA_VALUES = 50
.EQU tft_max_x = 319
.EQU tft_max_y = 239
.DEF com1 = r20
.DEF data = r22
.DEF counter = r21
.DEF c_high = r18
.DEF c_{low} = r17
.EQU PIXEL_COLOR = VGA_WHITE
.DEF pixel_x_high = r3
.DEF pixel_x_low = r2
.DEF pixel_y = r1
.DEF offset = r20
;-----
;----PARTE DE LA LECTURA----
:-----
.def orden = r16
.def resp_high = r17
.def resp_low = r18
.def contador = r19
.def promedio = r20
.def ac_resphx = r21
.def ac_resplx = r22
.def ac_resphy = r23
.def ac_resply = r24
.def temp_memh = r25
.def temp_meml = r26
;Direcciones de memoria RAM
.equ xh_min = RAM_START
.equ xl_min = xh_min+1
.equ xh_max = xh_min+2
.equ xl_max = xh_min+3
.equ yh_min = xh_min+4
.equ yl_min = xh_min+5
.equ yh_max = xh_min+6
.equ yl_max = xh_min+7
```

```
.equ anterior_xh = xh_min+8
.equ anterior_hl = xh_min+9
.equ anterior_y = xh_min+10
;Varianzas aceptables de las mediciones
.equ var_x = 7
.equ var_y = 16
;Puertos
 ;Bits
.equ TB_CLK = 1; A1 \rightarrow PC4
.equ TB_CS = 2 ;D10->PB2
.equ TB_DIN = 0 ;AO->PC5
.equ TB_DOUT= 1 ;D9->PB1
;.equ T_IRQ = 34 ;no mapeado
;.equ T_BUSY= 32 ;no esta mapeado segun el esquematico del shield
.equ TD_CLK = DDRC ;A1->PC4
.equ TD_CS = DDRB ;D10->PB2
.equ TD_DIN = DDRC ;AO->PC5
.equ TD_DOUT= DDRB ;D9->PB1
;.equ T_IRQ = 34 ;no mapeado
;.equ T_BUSY= 32 ;no mapeado
 ;Ports
.equ TP_CLK = PORTC ;A1->PC4
.equ TP_CS = PORTB ;D10->PB2
.equ TP_DIN = PORTC ;AO->PC5
.equ TP_DOUT= PORTB ;D9->PB1
;.equ T_IRQ = 34 ;no mapeado
;.equ T_BUSY= 32 ;no mapeado
 ;Pin del DOUT
.equ TPIN_DOUT = PINB
;-----
;----PARTE DEL PRODUCTO-----
;-----
.def Tconst_conv = r16
.def Tresp_high_x = r12
.def Tresp_low_x = r13
.def Tresp_high_y = r14
.def Tresp_low_y = r15
.def Taux = r21
.def Taux_h = r22
.equ TCAL_X = 0x00378F66; = 0000 0000 0011 0111 1000 1111 0110 0110
.equ TCAL_Y = 0x03C34155; = 0000 0011 1100 0011 0100 0001 0101 0101
 .equ Ttouch_x_left = (TCAL_X>>14) & 0x3FF; = 0000 1101 1110 = 0x0DE = 222
 .equ Ttouch_y_top = (TCAL_Y>>14) & 0x3FFF; = 1111 0000 1101 = 0xF0D = 3853
.equ TCONV_X = 0x11; 0x10
.equ TCONV_Y = 0x17; 0x17
;----Def y equs de la transmicion serie-----
.equ Fosc = 16000000; clock
.equ Baud = 38400; baud
.equ UBRR = (Fosc/(Baud*16))-1
```

PORTS\_CONFIG\_EXIT:ret

```
.cseg
MAIN:
ldi r21,LOW(RAMEND)
OUT SPL, r21
ldi r21, HIGH (RAMEND)
OUT SPH,r21
RCALL PORTS_CONFIG
RCALL INIT_LCD
RCALL INIT_TOUCH
FILL_SCRN VGA_BLACK; Lleno la pantalla de color negro
ACA:
rcall READ_CONVERT ;
ldi offset,240 ; cargo el valor del offset
sub offset, r10
mov r10, offset
DRAW_PIXEL r11,r12,r10
;divido la coordenada X en 2 y guardo el resutado de la division en r12
lsr r11
ror r12
lsr r10
;-----
RCALL INIT_USART
rcall DELAY_5MS
DATA_TX r12
rcall DELAY_5MS
DATA_TX r10
rcall DELAY_5MS
rcall DISABLE_USART
RJMP ACA
PORTS_CONFIG:
LOADIO DDRB, Oxff ;defino el puerto B como salida
LOADIO DDRD, Oxff; defino el puerto D como salida. Va a ser el puerto de escritura al display.
LOADIO DDRC, Oxff; defino el PORTC como salida. Van a ser los bits de control del display.
;%%%%%%%%%%%%%%%%%%inicializo los puertos a valoroes seguros%%%%%%%%%%%%%
LOADIO PORTC, 0x38; inicializo el puerto en un valor seguro
LOADIO PORTB, 0x00
```

```
INIT_USART:
; inicializo la UART para transmitir datos de 8 bits
clr r16
ldi r16,(1<<TXENO)
sts UCSROB, r16
ldi r16, (3<<UCSZ00); set Format Frame 8bit 1bit de stop.
sts UCSROC, r16
; set baud rate
ldi r16,HIGH(UBRR) ;set baud rate (38400bds / 16MHz)
sts UBRROH, r16
ldi r16,low(UBRR)
sts UBRROL, r16
INIT_USART_EXIT: RET
;-----
DISABLE_USART:
ldi r16,(0<<TXENO)
sts UCSROB, r16
DISABLE_USART_EXIT:ret
;-----
INIT_LCD:
SBI PORTC, B_RST
RCALL DELAY_5MS
CBI PORTC, B_RST
RCALL DELAY_15MS
SBI PORTC, B_RST
RCALL DELAY_15MS
CBI PORTC, B_CS
ldi Z1,low(INIT_COM_DATA_VALUES_ILI9325C<<1)</pre>
ldi zh,HIGH(INIT_COM_DATA_VALUES_ILI9325C<<1)</pre>
ldi counter,16
LOOP_INIT_16:
RCALL WRITE_COM_DATA
dec counter
brne LOOP_INIT_16
RCALL DELAY_200MS
RCALL WRITE_COM_DATA
RCALL WRITE_COM_DATA
RCALL DELAY_50MS
RCALL WRITE_COM_DATA
RCALL DELAY_50MS
RCALL WRITE_COM_DATA
RCALL WRITE_COM_DATA
RCALL WRITE_COM_DATA
RCALL DELAY_50MS
```

```
ldi counter,28
LOOP_INIT_28:
RCALL WRITE_COM_DATA
dec counter
brne LOOP_INIT_28
SBI PORTC, B_CS
END_INIT_LCD:RET
WRITE_COM_DATA:
RCALL WRITE_COM
RCALL WRITE_DATA
END_WRITE_COM_DATA: RET
WRITE_COM:
LPM com1,Z+ ;cargo comando a com1 y Z apunta a dat_high
cbi PORTC, B_RS
LOADIO PORTD, 0
cbi PORTC, B_WR
sbi PORTC, B_WR
OUT PORTD, com1
cbi PORTC, B_WR
SBI PORTC, B_WR
END_WRITE_COM: RET
WRITE_DATA:
LPM data, Z+ ; cargo data_high en data y Z apunta a dat_low
sbi PORTC, B_RS
OUT PORTD, data
cbi PORTC, B_WR
SBI PORTC, B_WR
LPM data, Z+ ; cargo data_low en data y Z apunta a com1
OUT PORTD, data
cbi PORTC, B_WR
SBI PORTC, B_WR
END_WRITE_DATA: RET
DELAY_5MS:
      ldi R17, $86
WGL00P0: ldi R18, $C6
WGLOOP1: dec R18
         brne WGLOOP1
         dec R17
         brne WGL00P0
; -----
; delaying 2 cycles:
         nop
         nop
```

END\_DELAY\_5MS: RET

```
DELAY_15MS:
       ; delaying 40239780 cycles:
        ldi R17, $F5
WGL00P15: ldi R18, $E7
WGLOOP13: ldi R19, $EC
WGLOOP14: dec R19
        brne WGLOOP14
        dec R18
        brne WGL00P13
        dec R17
        brne WGLOOP15
; -----
; delaying 360 cycles:
       ldi R17, $78
WGLOOP19: dec R17
       brne WGLOOP19
END_DELAY_15MS: RET
DELAY_50MS:
 ldi R17, $5F
WGL00P6: ldi R18, $17
WGL00P7: ldi R19, $79
WGLOOP8: dec R19
        brne WGLOOP8
        dec R18
        brne WGLOOP7
        dec R17
        brne WGLOOP6
; -----
; delaying 3 cycles:
       ldi R17, $01
WGLOOP9: dec R17
     brne WGLOOP9
; -----
; delaying 2 cycles:
       nop
        nop
END_DELAY_50MS: RET
DELAY_200MS:
 ldi R17, $F1
WGLOOP10: ldi R18, $19
WGLOOP11: ldi R19, $B0
WGLOOP12: dec R19
        brne WGLOOP12
        dec R18
        brne WGLOOP11
        dec R17
       brne WGLOOP10
; -----
; delaying 2 cycles:
        nop
        nop
END_DELAY_200MS: RET
```

INIT\_TOUCH:

```
sbi TD_CLK,TB_CLK
sbi TD_CS,TB_CS
sbi TD_DIN,TB_DIN
cbi TD_DOUT, TB_DOUT
sbi TP_CLK,TB_CLK
sbi TP_DIN,TB_DIN
sbi TP_CS,TB_CS
INIT_TOUCH_EXIT: ret
;-----read_convert
READ_CONVERT:
ldi promedio,16 ;Contador para acumular 8 muestras
ldi ac_resphx,0 ;inicializo los acumuladores en cero
ldi ac_resplx,0
ldi ac_resphy,0
ldi ac_resply,0
ldi temp_memh, 0xFF
; sts xh_min,temp_memh ;inicializo el minimo con 0xFF y el maximo con 0x00
; sts xl_min,temp_memh ;asi el primer dato que reciba se reemplaza
; sts xh_max,ac_resphx
; sts xl_max,ac_resphx
; sts yh_min,temp_memh
; sts yl_min,temp_memh
; sts yh_max,ac_resphx
; sts yl_max,ac_resphx
INICIO_PROMEDIO:
ldi orden,0xD0 ;Leo en X
rcall MAGIA_ADC
;rcall COMP_EXT_X
add ac_resplx,resp_low ;Acumulo para despues promediar
adc ac_resphx,resp_high
ldi orden,0x90 ;Leo en Y
rcall MAGIA_ADC
;rcall COMP_EXT_Y
add ac_resply,resp_low ;Acumulo para despues promediar
adc ac_resphy,resp_high
dec promedio
brne INICIO_PROMEDIO
;sbi TP_CS,TB_CS ;por algun motivo la rutina de C termina la comunicacion aca.
; lds temp_memh,xh_max
; sub ac_resphx,temp_memh ; cargo en un registro auxiliar el high y el low del maximo de x, y se lo r
; lds temp_memh,xl_max
; sbc ac_resplx,temp_memh ;
; lds temp_memh,xh_min ;repito para el valor minimo de x
; sub ac_resphx, temp_memh
; lds temp_memh,xl_min
; sbc ac_resplx,temp_memh ;
; lds temp_memh,yh_max ;Repito para Y
; sub ac_resphy,temp_memh
; lds temp_memh,yl_max
; sbc ac_resply,temp_memh
; lds temp_memh,yh_min
; sub ac_resphy,temp_memh
```

```
; lds temp_memh,yl_min
; sbc ac_resply,temp_memh
ldi promedio,4
DIVIDO_POR_8:
lsr ac_resphx ;Shifteo el acumulador 3 veces a la derecha para dividir por 8
ror ac_resplx ;Esto es, promediar los 8 valores acumulados
lsr ac_resphy
ror ac_resply
dec promedio
brne DIVIDO_POR_8
mov Tresp_high_x,ac_resphx ; Muevo los promedios a los registros que toma como entrada la parte de la
mov Tresp_low_x,ac_resplx
mov Tresp_high_y,ac_resphy
mov Tresp_low_y,ac_resply
rcall CONVERTIR_PIXEL
mov r10,r2
mov r11,r3
mov r12,r4
ret
MAGIA_ADC: ;Rutina para recibir datos del ADC, tren de pulsos de ads784.pdf pagina 8, figura 5
;toma la orden en "orden=r16" y devuelve high y low en resp_high y resp_low
ldi contador,8
cbi TP_CS,TB_CS ;bajo CS para empezar a enviar datos
;-----Envio orden-----
cbi TP_CLK,TB_CLK
ENVIO_ORDEN:
lsl orden ;shifteo a la izquierda la orden para que el mas significativo quede en el carry
brcs SETEO_DIN
cbi TP_DIN,TB_DIN ;si el carry es cero pongo DIN en low
rjmp DIN_SETEADO ;y salto a DIN_SETEADO
SETEO_DIN:
sbi TP_DIN, TB_DIN
DIN_SETEADO: ;DIN ya tiene el dato que corresponde,
cbi TP_CLK,TB_CLK ;ahora tengo que hacer titilar el clock para que el ADC levante el dato
sbi TP_CLK, TB_CLK
dec contador
brne ENVIO_ORDEN
sbi TP_CLK,TB_CLK ;en este punto ya está cargada la orden en el ADC.
cbi TP_CLK,TB_CLK
;-----Recepcion de datos-----
ldi contador,12
ldi resp_high,0x00
ldi resp_low,0x00
RECIBO_DATO:
; lsl resp_low ;shifteo a la izquierda el low de la respuesta para que el msb quede en carry
; rol resp_high ; shifteo a la izquierda, y pongo el carry en el lsb
sbi TP_CLK,TB_CLK
cbi TP_CLK,TB_CLK
sbic TPIN_DOUT, TB_DOUT; Mira el bit de DOUT, si esta en low, no hace nada, sino le suma uno a respue
inc resp_low
lsl resp_low ; shifteo a la izquierda el low de la respuesta para que el msb quede en carry
rol resp_high ;shifteo a la izquierda, y pongo el carry en el lsb
dec contador
brne RECIBO_DATO
;En este punto recibi los 12 bits de lo que devuelve el ADC, pongo el CS en high y listo
sbi TP_CS,TB_CS ;seteo CS para terminar el envio de datos.
```

ldi contador,0xF0 ;Uso el contador como variable auxiliar.

```
and contador, resp_high; si 0xFO and resp_high no es cero, tengo un valor fuera de rango, lo trunco es
breq LEIDO_EN_RANGO
ldi resp_high,0x00
ldi resp_low,0x00
LEIDO_EN_RANGO:
CONVERTIR_PIXEL:;-----
;Esta es la cuenta que tengo que hacer:
; VIEJOS X=(TP_X-Ttouch_x_left)*Tdisp_x_size/(Ttouch_x_right - Ttouch_x_left);
; Y=(TP_Y-Ttouch_y_top) *Tdisp_y_size/(Ttouch_y_bottom - Ttouch_y_top);
; Tdisp_x_size/(Ttouch_x_right - Ttouch_x_left)= (239)/(870-222)=0.368827160=0x0.5E
; Tdisp_y_size/(Ttouch_y_bottom - Ttouch_y_top)=(319)/(341-3853)=-0.090831435=0x0.17
;X=(TP_X - touch_y_top) *(disp_y_size)) /(touch_y_bottom - touch_y_top);
; disp_y_size/(touch_y_bottom-touch_y_top)=319/(341-3853)=-0.090831435=0x0.17
;Y=(TP_Y - touch_x_left)*(-disp_x_size))/(touch_x_right - touch_x_left) + disp_x_size;
; disp_x_size/(touch_x_right-touch_x_left)
;Factores de conversión:
;La defino como positiva e invierto el sentido en que se hace la resta:TP_Y-Ttouch_y_top -> Ttouch_y
;Esta es la funcion que voy a implementar para la coma fija:
; a b , 0
; 0 0 , c
H(ac)|L(ac)+H(cb)|L(cb)|0 >> 16
;Basicamente es el producto entre ab0 y 00c shifteado 16 bits a la derecha.
; Eso es, descarto los dos registros menos significativos
;empiezo por x:
; segun la forma en que estan definidas las constantes, el eje x es el mas chico, que entra en un sol
;le resto el offset Ttouch_x_left
ldi Tconst_conv,TCONV_X
ldi Taux,low(Ttouch_x_left)
neg Taux
ldi Taux_h,0x00
com Taux_h
add Tresp_low_x, Taux
adc Tresp_high_x, Taux_h
;hago el producto
mul Tresp_low_x,Tconst_conv
mov r3,r1
mul Tresp_high_x,Tconst_conv
mov r2,r1
add r3,r0
brcc NO_CARRY_X
inc r2
NO_CARRY_X:
mov r2,r3
;Ahora con y:
```

```
ldi Tconst_conv,TCONV_Y
ldi Taux,low(Ttouch_y_top)
ldi Taux_h,high(Ttouch_y_top)
;tengo que ver si Tresp_low_y es 0x00 para ver si tengo que usar neg o com en Tresp_high_y
mov r30,Tresp_low_y
cpi r30,0x00
breq RLOWY_NULL
;si estoy aca es porque Tresp_low_y no es cero
neg Tresp_low_y
com Tresp_high_y
rjmp RLOWY_NOT_NULL
RLOWY_NULL:
;si estoy aca es porque Tresp_low_y es cero
neg Tresp_high_y
RLOWY_NOT_NULL:
;resto el offset
add Tresp_low_y, Taux
adc Tresp_high_y, Taux_h
;hago el producto
mul Tresp_low_y,Tconst_conv
mov r4,r1
mul Tresp_high_y,Tconst_conv
mov r3,r1
add r4.r0
brcc NO_CARRY_Y
inc r3
NO_CARRY_Y:
ret
COMP_EXT_X:
lds temp_memh,xh_max
lds temp_meml,xl_max
cp resp_low,temp_meml
cpc resp_high, temp_memh
brcs COMP_X_NOT_MAX
sts xh_max,resp_high
sts xl_max,resp_low
COMP_X_NOT_MAX:
lds temp_memh,xh_min
lds temp_meml,xl_min
cp resp_low,temp_meml
cpc resp_high,temp_memh
brcc COMP_X_NOT_MIN
sts xh_min,resp_high
sts xl_min,resp_low
COMP_X_NOT_MIN:
ret
COMP_EXT_Y:
lds temp_memh,yh_max
lds temp_meml,yl_max
cp resp_low,temp_meml
cpc resp_high,temp_memh
brcs COMP_Y_NOT_MAX
sts yh_max,resp_high
sts yl_max,resp_low
COMP_Y_NOT_MAX:
lds temp_memh,yh_min
```

```
lds temp_meml,yl_min
cp resp_low,temp_meml
cpc resp_high,temp_memh
brcc COMP_Y_NOT_MIN
sts yh_min,resp_high
sts yl_min,resp_low
COMP_Y_NOT_MIN:
   ret
;.ORG $200
;la secuencia de valores es : com , dat_h , dat_low
INIT_COM_DATA_VALUES_ILI9325C:
A.2.
     IO.mac
.MACRO LOADIO
ldi r16,01
out @0,r16
.ENDMACRO
.MACRO DATA_TX
CHECK:
; Wait for empty transmit buffer
lds r16,UCSROA
sbrs r16,UDRE0
rjmp CHECK
sts UDRO,00; Put data (r16) into buffer, sends the data
.ENDMACRO
A.3.
     tft_colors.inc
.equ VGA\_BLACK = 0x0000
.equ VGA_WHITE = OxFFFF
.equ VGA\_RED = 0xF800
.equ VGA\_GREEN = 0x0400
.equ VGA\_BLUE = 0x001F
.equ VGA\_SILVER = 0xC618
.equ VGA\_GRAY = 0x8410
.equ VGA\_MAROON = 0x8000
.equ VGA_YELLOW = OxFFEO
.equ VGA_OLIVE = 0x8400
.equ VGA\_LIME = 0x07E0
```

.equ VGA\_AQUA = 0x07FF
.equ VGA\_TEAL = 0x0410
.equ VGA\_NAVY = 0x0010
.equ VGA\_FUCHSIA= 0xF81F

```
.equ VGA_PURPLE = 0x8010
```

#### A.4. tft\_macros.mac

```
.MACRO SET_XY_AREA ;@O x_init_h @1 x_init_l @2 y_init @3 x_final_h @4 x_final_l @5 y_final (y_max =
ldi r30,0x20
ldi r31,0
mov R29,02 ; CARGO Y inicial
WR_COM r30
WR_DATA r31,r29
ldi r30,0x21
mov r31,00 ;CARGO X_h inicial
mov R29,01 ; CARGO X_1 inicial
WR_COM r30
WR_DATA r31,r29
ldi r30,0x50
ldi r31,0
mov R29,02 ; CARGO Y inicial
WR_COM r30
WR_DATA r31,r29
ldi r30,0x52
mov r31,00 ;CARGO X_h inicial
mov R29,01 ; CARGO X_1 inicial
WR_COM r30
WR_DATA r31,r29
ldi r30,0x51
mov r31,05 ; cargo y final
LDI R29,0
WR_COM r30
WR_DATA r29,r31
ldi r30,0x53
mov r31,03 ; cargo x final
mov r29,04
WR_COM r30
WR_DATA r31,r29
ldi r30,0x22
WR_COM r30
.ENDMACRO
.MACRO WR_COM ; recibe un registro de 8 bits en @O
cbi PORTC, B_RS
LOADIO PORTD, O
cbi PORTC, B_WR
sbi PORTC, B_WR
OUT PORTD,@0
cbi PORTC, B_WR
SBI PORTC, B_WR
.ENDMACRO
.MACRO WR_DATA ; recibe un registro en @O data_high y en @1 data_low
sbi PORTC, B_RS
OUT PORTD, @O
```

```
cbi PORTC, B_WR
SBI PORTC, B_WR
OUT PORTD, @1
cbi PORTC, B_WR
SBI PORTC, B_WR
.ENDMACRO
.MACRO DRAW_PIXEL ;@O x_pix_h @1 x_pix_low @2 y_pix
;copio los parametros recibidos a otro registro para mandarlos a otra macro
mov pixel_x_high,@0 ;x_pix_h
mov pixel_x_low,@1 ;x_pix_low
mov pixel_y,@2 ;y_pix
cbi PORTC, B_CS
SET_XY_AREA r3,r2,r1,r3,r2,r1
ldi r16,low(PIXEL_COLOR) ; cargo la parte baja del color con el que lleno el pixel
ldi r17,higH(PIXEL_COLOR) ; cargo la parte alta del color con el que lleno el pixel
WR_DATA r17,r16
sbi PORTC, B_CS
ldi r16,0 ;x_init_h,x_init_low,y_init
ldi r17,high(tft_max_x) ;x_final_h
ldi r18,low(tft_max_x) ;x_final_low
ldi r19,tft_max_y
SET_XY_AREA r16,r16,r16,r17,r18,r19
.ENDMACRO
.MACRO FILL_SCRN ; lleno la pantalla con un color, recibe como parametro un color en RGB565 (word)
ldi r16,0 ;x_init_h,x_init_low,y_init
ldi r19,high(tft_max_x) ;x_final_h
ldi r20,low(tft_max_x);x_final_1
ldi r21,tft_max_y ;y_final
cbi PORTC, B_CS
SET_XY_AREA r16,r16,R16,r19,r20,r21;;@0 x_init_h @1 x_init_l @2 y_init @3 x_final_h @4x_final_l @5
sbi PORTC, B_RS
;para llenar la pantalla necesito repetir un loop 76800 veces, para ello armo 2 loops
;uno de 65535 y otro de 11265
; cargo 65535 en dos registros
ldi r29,$ff
ldi r28,$ff
; cargo 11265 en dos registros
ldi r25,$2c
ldi r24,$01
ldi c_high,HIGH(@0)
ldi c_low,LOW(@0)
START_FILL_1:
out PORTD, c_high
```

```
cbi PORTC, B_WR
sbi PORTC, B_WR
OUT PORTD, c_low
cbi PORTC, B_WR
SBI PORTC, B_WR
sbiw r29:r28,1
brne START_FILL_1
; hasta aca ejecute la rutina 65535 veces, ahora hago un loop de 11265 para completar los 76800
START_FILL_2:
out PORTD, c_high
cbi PORTC, B_WR
sbi PORTC, B_WR
OUT PORTD, c_low
cbi PORTC, B_WR
SBI PORTC, B_WR
sbiw r25:r24,1
brne START_FILL_2
sbi PORTC,B_CS
.ENDMACRO
```

## B. Caracteristicas del microcontrolador



## ATmega328/P

### **DATASHEET COMPLETE**

### Introduction

The Atmel® picoPower® ATmega328/P is a low-power CMOS 8-bit microcontroller based on the AVR® enhanced RISC architecture. By executing powerful instructions in a single clock cycle, the ATmega328/P achieves throughputs close to 1MIPS per MHz. This empowers system designer to optimize the device for power consumption versus processing speed.

### **Feature**

High Performance, Low Power Atmel®AVR® 8-Bit Microcontroller Family

- Advanced RISC Architecture
  - 131 Powerful Instructions
    - Most Single Clock Cycle Execution
    - 32 x 8 General Purpose Working Registers
    - Fully Static Operation
    - Up to 20 MIPS Throughput at 20MHz
    - On-chip 2-cycle Multiplier
- High Endurance Non-volatile Memory Segments
  - 32KBytes of In-System Self-Programmable Flash program Memory
  - 1KBytes EEPROM
  - 2KBytes Internal SRAM
  - Write/Erase Cycles: 10,000 Flash/100,000 EEPROM
  - Data Retention: 20 years at 85°C/100 years at 25°C<sup>(1)</sup>
  - Optional Boot Code Section with Independent Lock Bits
    - In-System Programming by On-chip Boot Program
    - True Read-While-Write Operation
  - Programming Lock for Software Security
- Atmel<sup>®</sup> QTouch<sup>®</sup> Library Support
  - Capacitive Touch Buttons, Sliders and Wheels
  - QTouch and QMatrix<sup>®</sup> Acquisition
  - Up to 64 sense channels

- Peripheral Features
  - Two 8-bit Timer/Counters with Separate Prescaler and Compare Mode
  - One 16-bit Timer/Counter with Separate Prescaler, Compare Mode, and Capture Mode
  - Real Time Counter with Separate Oscillator
  - Six PWM Channels
  - 8-channel 10-bit ADC in TQFP and QFN/MLF package
    - Temperature Measurement
  - 6-channel 10-bit ADC in PDIP Package
    - Temperature Measurement
  - Two Master/Slave SPI Serial Interface
  - One Programmable Serial USART
  - One Byte-oriented 2-wire Serial Interface (Philips I<sup>2</sup>C compatible)
  - Programmable Watchdog Timer with Separate On-chip Oscillator
  - One On-chip Analog Comparator
  - Interrupt and Wake-up on Pin Change
- Special Microcontroller Features
  - Power-on Reset and Programmable Brown-out Detection
  - Internal Calibrated Oscillator
  - External and Internal Interrupt Sources
  - Six Sleep Modes: Idle, ADC Noise Reduction, Power-save, Power-down, Standby, and Extended Standby
- I/O and Packages
  - 23 Programmable I/O Lines
  - 28-pin PDIP, 32-lead TQFP, 28-pad QFN/MLF and 32-pad QFN/MLF
- Operating Voltage:
  - 1.8 5.5V
- Temperature Range:
  - -40°C to 105°C
- Speed Grade:
  - 0 4MHz @ 1.8 5.5V
  - 0 10MHz @ 2.7 5.5V
  - 0 20MHz @ 4.5 5.5V
- Power Consumption at 1MHz, 1.8V, 25°C
  - Active Mode: 0.2mA
  - Power-down Mode: 0.1μA
  - Power-save Mode: 0.75µA (Including 32kHz RTC)



# C. Hoja de datos ILI9325D





Version: 0.28

## 1. Introduction

ILI9325 is a 262,144-color one-chip SoC driver for a-TFT liquid crystal display with resolution of 240RGBx320 dots, comprising a 720-channel source driver, a 320-channel gate driver, 172,800 bytes RAM for graphic data of 240RGBx320 dots, and power supply circuit.

ILI9325 has four kinds of system interfaces which are i80-system MPU interface (8-/9-/16-/18-bit bus width), VSYNC interface (system interface + VSYNC, internal clock, DB[17:0]), serial data transfer interface (SPI) and RGB 6-/16-/18-bit interface (DOTCLK, VSYNC, HSYNC, ENABLE, DB[17:0]).

In RGB interface and VSYNC interface mode, the combined use of high-speed RAM write function and widow address function enables to display a moving picture at a position specified by a user and still pictures in other areas on the screen simultaneously, which makes it possible to transfer display the refresh data only to minimize data transfers and power consumption.

ILI9325 can operate with 1.65V I/O interface voltage, and an incorporated voltage follower circuit to generate voltage levels for driving an LCD. The ILI9325 also supports a function to display in 8 colors and a sleep mode, allowing for precise power control by software and these features make the ILI9325 an ideal LCD driver for medium or small size portable products such as digital cellular phones, smart phone, PDA and PMP where long battery life is a major concern.

## 2. Features

- Single chip solution for a liquid crystal QVGA TFT LCD display
- 240RGBx320-dot resolution capable with real 262,144 display color
- Support MVA (Multi-domain Vertical Alignment) wide view display
- Incorporate 720-channel source driver and 320-channel gate driver
- ◆ Internal 172,800 bytes graphic RAM
- High-speed RAM burst write function
- System interfaces
  - > i80 system interface with 8-/ 9-/16-/18-bit bus width
  - Serial Peripheral Interface (SPI)
  - RGB interface with 6-/16-/18-bit bus width (VSYNC, HSYNC, DOTCLK, ENABLE, DB[17:0])
  - VSYNC interface (System interface + VSYNC)
- Internal oscillator and hardware reset
- Resizing function (×1/2, ×1/4)
- Reversible source/gate driver shift direction
- Window address function to specify a rectangular area for internal GRAM access
- Bit operation function for facilitating graphics data processing
  - Bit-unit write data mask function
  - Pixel-unit logical/conditional write function





Version: 0.28

- Abundant functions for color display control
  - γ-correction function enabling display in 262,144 colors
  - Line-unit vertical scrolling function
- Partial drive function, enabling partially driving an LCD panel at positions specified by user
- ◆ Incorporate step-up circuits for stepping up a liquid crystal drive voltage level up to 6 times (x6)
- Power saving functions
  - > 8-color mode
  - standby mode
  - > sleep mode
- ◆ Low -power consumption architecture
  - Low operating power supplies:
    - IOVcc = 1.65V ~ 3.3 V (interface I/O)
    - Vcc = 2.4V ~ 3.3 V (internal logic)
    - Vci = 2.5V ~ 3.3 V (analog)
- LCD Voltage drive:
  - Source/VCOM power supply voltage
    - DVDH GND = 4.5V ~ 6.0
    - VCL GND = -2.0V ~ -3.0V
    - $VCI VCL \le 6.0V$
  - Gate driver output voltage
    - VGH GND = 10V ~ 20V
    - VGL GND = -5V ~ -15V
    - VGH VGL ≤ 32V
  - VCOM driver output voltage
    - VCOMH = 3.0V ~ (DDVDH-0.5)V
    - VCOML = (VCL+0.5)V ~ 0V
    - VCOMH-VCOML  $\leq 6.0$ V
- a-TFT LCD storage capacitor: Cst only

Page 8 of 111



## 3. Block Diagram



Page 9 of 111





# 4. Pin Descriptions

| Pin Name                           | I/O | Type         | Descriptions                                                                       |                                                    |         |                    |                                     |                    |  |  |
|------------------------------------|-----|--------------|------------------------------------------------------------------------------------|----------------------------------------------------|---------|--------------------|-------------------------------------|--------------------|--|--|
|                                    | 1 1 |              |                                                                                    |                                                    |         | rface              |                                     |                    |  |  |
|                                    |     |              |                                                                                    |                                                    |         | Í                  | n interface mode                    |                    |  |  |
|                                    |     |              | IM3                                                                                | IM2                                                | IM1     | IM0                | MPU-Interface Mode                  | DB Pin in use      |  |  |
|                                    |     |              | 0                                                                                  | 0                                                  | 0       | 0                  | Setting invalid                     |                    |  |  |
|                                    |     |              | 0                                                                                  | 0                                                  | 0       | 1                  | Setting invalid                     |                    |  |  |
|                                    |     |              | 0                                                                                  | 0                                                  | 1       | 0                  | i80-system 16-bit interface         | DB[17:10], DB[8:1] |  |  |
| 10.40                              |     |              | 0                                                                                  | 0                                                  | 1       | 1                  | i80-system 8-bit interface          | DB[17:10]          |  |  |
| IM3,<br>IM2,                       |     |              | 0                                                                                  | 1                                                  | 0       | ID                 | Serial Peripheral Interface (SPI)   | SDI, SDO           |  |  |
| IM1,                               | I   | IOVcc        | 0                                                                                  | 1                                                  | 1       | *                  | Setting invalid                     |                    |  |  |
| IM0/ID                             |     |              | 1                                                                                  | 0                                                  | 0       | 0                  | Setting invalid                     |                    |  |  |
|                                    |     |              | 1                                                                                  | 0                                                  | 0       | 1                  | Setting invalid                     |                    |  |  |
|                                    |     |              | 1                                                                                  | 0                                                  | 1       | 0                  | i80-system 18-bit interface         | DB[17:0]           |  |  |
|                                    |     |              | 1                                                                                  | 0                                                  | 1       | 1                  | i80-system 9-bit interface          | DB[17:9]           |  |  |
|                                    |     |              | 1                                                                                  | 1                                                  | *       | *                  | Setting invalid                     |                    |  |  |
|                                    |     |              |                                                                                    |                                                    |         |                    | neral interface is selected, l      | M0 pin is used for |  |  |
|                                    |     |              | the de                                                                             |                                                    |         |                    | ing.                                |                    |  |  |
|                                    |     | MPU          | A chip                                                                             |                                                    | _       |                    | elected and accessible              |                    |  |  |
| nCS                                | I   | IOVcc        |                                                                                    |                                                    |         |                    | not selected and not access         | ible               |  |  |
|                                    |     |              | _                                                                                  | Fix to the DGND level when not in use.             |         |                    |                                     |                    |  |  |
|                                    |     | MPU<br>IOVcc | A register select signal.                                                          |                                                    |         |                    |                                     |                    |  |  |
| RS                                 | ı   |              | Low: select an index or status register                                            |                                                    |         |                    |                                     |                    |  |  |
|                                    |     |              | High: select a control register Fix to either IOVcc or DGND level when not in use. |                                                    |         |                    |                                     |                    |  |  |
|                                    |     |              | A write strobe signal and enables an operation to write data when the              |                                                    |         |                    |                                     |                    |  |  |
|                                    |     |              |                                                                                    | signal is low.                                     |         |                    |                                     |                    |  |  |
| nWR/SCL                            |     | MPU          | Fix to                                                                             | Fix to either IOVcc or DGND level when not in use. |         |                    |                                     |                    |  |  |
|                                    |     | IOVcc        | SPI M                                                                              | ode.                                               |         |                    |                                     |                    |  |  |
|                                    |     |              |                                                                                    |                                                    | ng clo  | ck sig             | ignal in SPI mode.                  |                    |  |  |
|                                    |     | MPU          | A read strobe signal and enables an operation to read out data when                |                                                    |         |                    |                                     |                    |  |  |
| nRD                                | I   | IOVcc        | the sig                                                                            |                                                    |         | _                  | OND I I I I I I                     |                    |  |  |
|                                    |     |              | A rese                                                                             |                                                    | IUVC    | c or L             | OGND level when not in use.         |                    |  |  |
| nRESET                             |     | MPU          |                                                                                    | •                                                  | e ILI9  | 325 v              | vith a low input. Be sure to e      | execute a power-on |  |  |
|                                    |     | IOVcc        | reset a                                                                            | after s                                            | upply   | ing po             | ower.                               |                    |  |  |
| SDI                                |     | MPU          | SPI in                                                                             |                                                    |         |                    |                                     |                    |  |  |
|                                    |     | IOVcc        | SPI in                                                                             |                                                    |         |                    | the rising edge of the SCL s        | ignal.             |  |  |
|                                    |     | MPU          |                                                                                    |                                                    |         |                    | າ.<br>on the falling edge of the SC | L signal           |  |  |
| SDO                                | 0   | IOVcc        |                                                                                    | 0                                                  | <b></b> |                    | 2 12 12                             |                    |  |  |
| Let SDO as floating when not used. |     |              |                                                                                    |                                                    |         |                    |                                     |                    |  |  |
|                                    |     |              |                                                                                    | -bit p                                             | aralle  | l bi-di            | irectional data bus for MPI         | J system interface |  |  |
|                                    |     |              | mode<br>8-                                                                         | bit I/F                                            | : DRI   | 17·10 <sup>.</sup> | ] is used.                          |                    |  |  |
|                                    |     | MDU          |                                                                                    |                                                    |         |                    | is used.                            |                    |  |  |
| DB[17:0]                           | I/O | MPU<br>IOVcc | 16-                                                                                | bit I/F                                            | : DB[   | 17:10              | ] and DB[8:1] is used.              |                    |  |  |
|                                    |     | 10 000       | 18-                                                                                | bit I/F                                            | : DB[   | 17:0]              | is used.                            |                    |  |  |
|                                    |     |              | 18_hit                                                                             | narall                                             | el hi-c | direction          | onal data bus for RGB inter         | ace operation      |  |  |
|                                    |     |              |                                                                                    |                                                    |         |                    |                                     | ασο σροιατίστι     |  |  |
| 6-bit RGB I/F: DB[17:12] are used. |     |              |                                                                                    |                                                    |         |                    |                                     |                    |  |  |





| Pin Name | I/O                                              | Туре            | Descriptions                                                                                                           |
|----------|--------------------------------------------------|-----------------|------------------------------------------------------------------------------------------------------------------------|
|          |                                                  |                 | 16-bit RGB I/F: DB[17:13] and DB[11:1] are used.                                                                       |
|          |                                                  |                 | 18-bit RGB I/F: DB[17:0] are used.                                                                                     |
|          |                                                  |                 |                                                                                                                        |
|          |                                                  |                 | Unused pins must be fixed to DGND level.                                                                               |
|          |                                                  |                 | Data ENEABLE signal for RGB interface operation.                                                                       |
|          |                                                  | MEN             | Low: Select (access enabled)                                                                                           |
| ENABLE   | ı                                                | MPU<br>IOVcc    | High: Not select (access inhibited)                                                                                    |
|          |                                                  | 10000           | The EPL bit inverts the polarity of the ENABLE signal.                                                                 |
|          |                                                  |                 | Fix to either IOVcc or DGND level when not in use.                                                                     |
|          |                                                  |                 | Dot clock signal for RGB interface operation.                                                                          |
| DOTCLK   | l i                                              | MPU             | DPL = "0": Input data on the rising edge of DOTCLK                                                                     |
| DOTCLK   | '                                                | IOVcc           | DPL = "1": Input data on the falling edge of DOTCLK                                                                    |
|          |                                                  |                 | Fix to the DGND level when not in use                                                                                  |
|          |                                                  |                 | Frame synchronizing signal for RGB interface operation.                                                                |
| VSYNC    | 1                                                | MPU             | VSPL = "0": Active low.                                                                                                |
|          |                                                  | IOVcc           | VSPL = "1": Active high.                                                                                               |
|          | <del>                                     </del> |                 | Fix to the DGND level when not in use.                                                                                 |
|          |                                                  | MDII            | Line synchronizing signal for RGB interface operation.  HSPL = "0": Active low.                                        |
| HSYNC    | I                                                | MPU<br>IOVcc    | HSPL = 0 : Active low.  HSPL = "1": Active high.                                                                       |
|          |                                                  | 10000           | Fix to the DGND level when not in use                                                                                  |
|          |                                                  |                 | Output a frame head pulse signal.                                                                                      |
| FMARK    | 0                                                | MPU             | The FMARK signal is used when writing RAM data in synchronization                                                      |
|          |                                                  | IOVcc           | with frame. Leave the pin open when not in use.                                                                        |
|          | 1                                                |                 | LCD Driving signals                                                                                                    |
|          |                                                  |                 | Source output voltage signals applied to liquid crystal.                                                               |
|          |                                                  | LCD             | To change the shift direction of signal outputs, use the SS bit.                                                       |
| S720~S1  | 0                                                |                 | SS = "0", the data in the RAM address "h00000" is output from S1.                                                      |
| 3720 31  |                                                  |                 | SS = "1", the data in the RAM address "h00000" is output from S720.                                                    |
|          |                                                  |                 | S1, S4, S7, display red (R), S2, S5, S8, display green (G), and                                                        |
|          |                                                  |                 | S3, S6, S9, display blue (B) (SS = 0).                                                                                 |
| 0220 04  | 0                                                | LCD             | Gate line output signals.                                                                                              |
| G320~G1  |                                                  |                 | VGH: the level selecting gate lines                                                                                    |
|          |                                                  | TFT             | VGL: the level not selecting gate lines  A supply voltage to the common electrode of TFT panel.                        |
| VCOM     | 0                                                | common          | VCOM is AC voltage alternating signal between the VCOMH and                                                            |
| VOOIVI   |                                                  | electrode       | VCOML levels.                                                                                                          |
|          |                                                  | Stabilizing     | The high level of VCOM AC voltage. Connect to a stabilizing                                                            |
| VCOMH    | 0                                                | capacitor       | capacitor.                                                                                                             |
| VCOML    | 0                                                | Stabilizing     | The low level of VCOM AC voltage. Adjust the VCOML level with the                                                      |
| V COIVIL |                                                  | capacitor       | VDV bits. Connect to a stabilizing capacitor.                                                                          |
|          |                                                  | GND or          | Reference level for the grayscale voltage generating circuit. The VGS                                                  |
| VGS      | I                                                | external        | level can be changed by connecting to an external resistor.                                                            |
|          |                                                  | resistor        | <u> </u>                                                                                                               |
|          | ı                                                |                 | narge-pump and Regulator Circuit                                                                                       |
| Vci      | I                                                | Power           | A supply voltage to the analog circuit. Connect to an external power                                                   |
|          |                                                  | supply<br>Power | supply of $2.5 \sim 3.3$ V.  GND for the analog side: GND = 0V. In case of COG, connect to                             |
| GND      | 1                                                | supply          | GND for the analog side: GND = 0V. In case of COG, connect to GND on the FPC to prevent noise.                         |
|          |                                                  | Supply          | An internal reference voltage for the step-up circuit1.                                                                |
|          |                                                  |                 | The amplitude between Vci and DGND is determined by the VC[2:0]                                                        |
|          | 0                                                | Stabilizing     | bits.                                                                                                                  |
| Vci1     |                                                  | capacitor       |                                                                                                                        |
| Vci1     |                                                  | capacitor       |                                                                                                                        |
| Vci1     |                                                  | capacitor       | Make sure to set the Vci1 voltage so that the DDVDH, VGH and VGL voltages are set within the respective specification. |





| Pin Name                               | I/O | Type                                  | Descriptions                                                                                                                                                                                                                                                                                                       |
|----------------------------------------|-----|---------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| VGH                                    | ı   | capacitor<br>Stabilizing<br>capacitor | Power supply for the gate driver.                                                                                                                                                                                                                                                                                  |
| VGL                                    | I   | Stabilizing capacitor                 | Power supply for the gate driver.                                                                                                                                                                                                                                                                                  |
| VCL                                    | 0   | Stabilizing capacitor                 | VcomL driver power supply.  VCL = 0.5 ~ –VCI . Place a stabilizing capacitor between GND                                                                                                                                                                                                                           |
| C11+, C11-<br>C12+, C12-               | I/O | Step-up capacitor                     | Capacitor connection pins for the step-up circuit 1.                                                                                                                                                                                                                                                               |
| C13+, C13-<br>C21+, C21-<br>C22+, C22- | I/O | Step-up<br>capacitor                  | Capacitor connection pins for the step-up circuit 2.                                                                                                                                                                                                                                                               |
| VREG10UT                               | I/O | Stabilizing<br>capacitor              | Output voltage generated from the reference voltage.  The voltage level is set with the VRH bits.  VREG1OUT is (1) a source driver grayscale reference voltage, (2)  VcomH level reference voltage, and (3) Vcom amplitude reference voltage. Connect to a stabilizing capacitor. VREG1OUT = 3.0 ~ (DDVDH – 0.5)V. |
|                                        |     |                                       | Power Pads                                                                                                                                                                                                                                                                                                         |
| Vcc                                    | I   | Power supply                          | A supply voltage to the internal logic: Vcc = 2.4~3.3V                                                                                                                                                                                                                                                             |
| IOVcc                                  | I   | Power<br>supply                       | A supply voltage to the interface pins: IM[3:0], nRESET, nCS, nWR, nRD, RS, DB[17:0], VSYNC, HSYNC, DOTCLK, ENABLE, SCL, SDI, SDO. IOVcc = 1.65 ~ 3.3V and Vcc ≥IOVcc. In case of COG, connect to Vcc on the FPC if IOVcc=Vcc, to prevent noise.                                                                   |
| VDDD                                   | 0   | Power                                 | Digital circuit power pad. Connect these pins with the 1uF capacitor.                                                                                                                                                                                                                                              |
| GND                                    | I   | Power supply                          | GND for the analog side: DGND = 0V.                                                                                                                                                                                                                                                                                |
|                                        |     |                                       | Test Pads                                                                                                                                                                                                                                                                                                          |
| DUMMY1~ 15<br>DUMMY20 ~ 27             | -   | -                                     | Dummy pad. Leave these pins as open.                                                                                                                                                                                                                                                                               |
| IOGNDDUM                               | 0   | GND                                   | GND pin.                                                                                                                                                                                                                                                                                                           |
| TESTO1~16                              | 0   | Open                                  | Test pins. Leave them open.                                                                                                                                                                                                                                                                                        |
| TEST1, 2, 3                            | I   | IOGND                                 | Test pins (internal pull low). Connect to GND or leave these pins as open.                                                                                                                                                                                                                                         |
| TS0~8                                  | I   | OPEN                                  | Test pins (internal pull low). Leave them open.                                                                                                                                                                                                                                                                    |

## Liquid crystal power supply specifications Table 1

| No. |                                   | Item    |           | Description                                   |  |  |  |
|-----|-----------------------------------|---------|-----------|-----------------------------------------------|--|--|--|
| 1   | TFT Source Driver                 |         |           | 720 pins (240 x RGB)                          |  |  |  |
| 2   | TFT Gate Driver                   |         |           | 320 pins                                      |  |  |  |
| 3   | TFT Display's Capacitor Structure |         |           | Cst structure only (Common VCOM)              |  |  |  |
|     | Liquid Careta                     | Drivo   | S1 ~ S720 | V0 ~ V63 grayscales                           |  |  |  |
| 4   | Liquid Crysta Output              | l Drive | G1 ~ G320 | VGH - VGL                                     |  |  |  |
|     | Output                            |         | VCOM      | VCOMH - VCOML: Amplitude = electronic volumes |  |  |  |





|    |                           | IOVcc     | 1.65 ~ 3.30V       |
|----|---------------------------|-----------|--------------------|
| 5  | Input Voltage             | Vcc       | 2.40 ~ 3.30V       |
|    |                           | Vci       | 2.50 ~ 3.30V       |
|    |                           | DDVDH     | 4.5V ~ 6.0V        |
|    |                           | VGH       | 10V ~ 20V          |
| 6  | Liquid Crystal Drive      | VGL       | -5V ~ -15V         |
| ľ  | Voltages                  | VCL       | -1.9V ~ -3.0V      |
|    |                           | VGH - VGL | Max. 32V           |
|    |                           | Vci - VCL | Max. 6.0V          |
|    |                           | DDVDH     | Vci1 x2            |
| 7  | Internal Step-up Circuits | VGH       | Vci1 x4, x5, x6    |
| 1' | Internal Step-up Circuits | VGL       | Vci1 x-3, x-4, x-5 |
|    |                           | VCL       | Vci1 x-1           |

# D. Hoja de datos ADS7843





SBAS090B - SEPTEMBER 2000 - REVISED MAY 2002

## **TOUCH SCREEN CONTROLLER**

## **FEATURES**

- 4-WIRE TOUCH SCREEN INTERFACE
- RATIOMETRIC CONVERSION
- SINGLE SUPPLY: 2.7V to 5V
- UP TO 125kHz CONVERSION RATE
- SERIAL INTERFACE
- PROGRAMMABLE 8- OR 12-BIT RESOLUTION
- 2 AUXILIARY ANALOG INPUTS
- FULL POWER-DOWN CONTROL

### **APPLICATIONS**

- PERSONAL DIGITAL ASSISTANTS
- PORTABLE INSTRUMENTS
- POINT-OF-SALES TERMINALS
- PAGERS
- TOUCH SCREEN MONITORS

### DESCRIPTION

The ADS7843 is a 12-bit sampling Analog-to-Digital Converter (ADC) with a synchronous serial interface and low onresistance switches for driving touch screens. Typical power dissipation is 750 $\mu$ W at a 125kHz throughput rate and a +2.7V supply. The reference voltage (V\_REF) can be varied between 1V and +V\_CC, providing a corresponding input voltage range of 0V to V\_REF. The device includes a shutdown mode which reduces typical power dissipation to under 0.5 $\mu$ W. The ADS7843 is specified down to 2.7V operation.

Low power, high speed, and onboard switches make the ADS7843 ideal for battery-operated systems such as personal digital assistants with resistive touch screens and other portable equipment. The ADS7843 is available in an SSOP-16 package and is specified over the -40°C to +85°C temperature range.

US Patent No. 6246394





Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.



### **ABSOLUTE MAXIMUM RATINGS(1)**

| +V <sub>CC</sub> to GND           | -0.3V to +6V                    |
|-----------------------------------|---------------------------------|
| Analog Inputs to GND              | 0.3V to +V <sub>CC</sub> + 0.3V |
| Digital Inputs to GND             | 0.3V to +V <sub>CC</sub> + 0.3V |
| Power Dissipation                 | 250mW                           |
| Maximum Junction Temperature      | +150°C                          |
| Operating Temperature Range       | 40°C to +85°C                   |
| Storage Temperature Range         | 65°C to +150°C                  |
| Lead Temperature (soldering, 10s) | +300°C                          |
|                                   |                                 |

NOTE: (1) Stresses above those listed under "Absolute Maximum Ratings" may cause permanent damage to the device. Exposure to absolute maximum conditions for extended periods may affect device reliability.

# ELECTROSTATIC DISCHARGE SENSITIVITY

This integrated circuit can be damaged by ESD. Texas Instruments recommends that all integrated circuits be handled with appropriate precautions. Failure to observe proper handling and installation procedures can cause damage.

ESD damage can range from subtle performance degradation to complete device failure. Precision integrated circuits may be more susceptible to damage because very small parametric changes could cause the device not to meet its published specifications.

#### PACKAGE/ORDERING INFORMATION

| PRODUCT  | MAXIMUM<br>INTEGRAL<br>LINEARITY<br>ERROR (LSB) | PACKAGE-LEAD | PACKAGE<br>DESIGNATOR <sup>(1)</sup> | SPECIFIED<br>TEMPERATURE<br>RANGE | PACKAGE<br>MARKING   | ORDERING<br>NUMBER       | TRANSPORT<br>MEDIA, QUANTITY      |
|----------|-------------------------------------------------|--------------|--------------------------------------|-----------------------------------|----------------------|--------------------------|-----------------------------------|
| ADS7843E | <u>+2</u>                                       | SSOP-16      | DBQ<br>"                             | -40°C to +85°C                    | ADS7843E<br>ADS7843E | ADS7843E<br>ADS7843E/2K5 | Rails, 100<br>Tape and Reel, 2500 |

NOTES: (1) For the most current specifications and package information, refer to our web site at www.ti.com.

#### **PIN CONFIGURATION**



#### **PIN DESCRIPTION**

| PIN | NAME             | DESCRIPTION                                                                                                                         |  |
|-----|------------------|-------------------------------------------------------------------------------------------------------------------------------------|--|
| 1   | +V <sub>CC</sub> | Power Supply, 2.7V to 5V.                                                                                                           |  |
| 2   | X+               | X+ Position Input. ADC input Channel 1.                                                                                             |  |
| 3   | Y+               | Y+ Position Input. ADC input Channel 2.                                                                                             |  |
| 4   | X-               | X- Position Input                                                                                                                   |  |
| 5   | Y-               | Y- Position Input                                                                                                                   |  |
| 6   | GND              | Ground                                                                                                                              |  |
| 7   | IN3              | Auxiliary Input 1. ADC input Channel 3.                                                                                             |  |
| 8   | IN4              | Auxiliary Input 2. ADC input Channel 4.                                                                                             |  |
| 9   | $V_{REF}$        | Voltage Reference Input                                                                                                             |  |
| 10  | +V <sub>CC</sub> | Power Supply, 2.7V to 5V.                                                                                                           |  |
| 11  | PENIRQ           | Pen Interrupt. Open anode output (requires $10k\Omega$ to $100k\Omega$ pull-up resistor externally).                                |  |
| 12  | DOUT             | Serial Data Output. Data is shifted on the falling edge of DCLK. This output is high impedance when $\overline{\text{CS}}$ is HIGH. |  |
| 13  | BUSY             | Busy Output. This output is high impedance when $\overline{\text{CS}}$ is HIGH.                                                     |  |
| 14  | DIN              | Serial Data Input. If $\overline{\text{CS}}$ is LOW, data is latched on rising edge of DCLK.                                        |  |
| 15  | <del>CS</del>    | Chip Select Input. Controls conversion timing and enables the serial input/output register.                                         |  |
| 16  | DCLK             | External Clock Input. This clock runs the SAR conversion process and synchronizes serial data I/O.                                  |  |



## **ELECTRICAL CHARACTERISTICS**

At  $T_A = -40$  °C to +85 °C, + $V_{CC} = +2.7$ V,  $V_{REF} = +2.5$ V,  $f_{SAMPLE} = 125$ kHz,  $f_{CLK} = 16 \cdot f_{SAMPLE} = 2$ MHz, 12-bit mode, and digital inputs = GND or + $V_{CC}$ , unless otherwise noted.

|                                                                                                                                                          |                                                                                                           | ADS7843E                                                 |                         |                                                   |                                                         |
|----------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------|----------------------------------------------------------|-------------------------|---------------------------------------------------|---------------------------------------------------------|
| PARAMETER                                                                                                                                                | CONDITIONS                                                                                                | MIN                                                      | TYP                     | MAX                                               | UNITS                                                   |
| ANALOG INPUT Full-Scale Input Span Absolute Input Range Capacitance Leakage Current                                                                      | Positive Input – Negative Input<br>Positive Input<br>Negative Input                                       | 0<br>-0.2<br>-0.2                                        | 25<br>0.1               | V <sub>REF</sub><br>+V <sub>CC</sub> +0.2<br>+0.2 | V<br>V<br>V<br>pF<br>μA                                 |
| Resolution No Missing Codes Integral Linearity Error Offset Error Offset Error Match Gain Error Gain Error Match Noise Power-Supply Rejection            |                                                                                                           | 11                                                       | 0.1<br>0.1<br>30<br>70  | ±2<br>±6<br>1.0<br>±4<br>1.0                      | Bits Bits LSB(1) LSB LSB LSB LSB LSB LSB                |
| SAMPLING DYNAMICS Conversion Time Acquisition Time Throughput Rate Multiplexer Settling Time Aperture Delay Aperture Jitter Channel-to-Channel Isolation | V <sub>IN</sub> = 2.5Vp-p at 50kHz                                                                        | 3                                                        | 500<br>30<br>100<br>100 | 12<br>125                                         | Clk Cycles<br>Clk Cycles<br>kHz<br>ns<br>ns<br>ps<br>dB |
| SWITCH DRIVERS On-Resistance Y+, X+ Y-, X-                                                                                                               |                                                                                                           |                                                          | 5<br>6                  |                                                   | Ω<br>Ω                                                  |
| REFERENCE INPUT Range Resistance Input Current                                                                                                           | $\overline{CS}$ = GND or +V <sub>CC</sub><br>$f_{SAMPLE}$ = 12.5kHz<br>$\overline{CS}$ = +V <sub>CC</sub> | 1.0                                                      | 5<br>13<br>2.5<br>0.001 | +V <sub>CC</sub> 40 3                             | V<br>GΩ<br>μΑ<br>μΑ<br>μΑ                               |
| DIGITAL INPUT/OUTPUT  Logic Family  Logic Levels, Except PENIRQ  V <sub>IH</sub> V <sub>IL</sub> V <sub>OH</sub> V <sub>OL</sub>                         | $ I_{IH}  \le +5\mu A$<br>$ I_{IL}  \le +5\mu A$<br>$ I_{OH}  = -250\mu A$<br>$ I_{OL}  = 250\mu A$       | +V <sub>CC</sub> • 0.7<br>-0.3<br>+V <sub>CC</sub> • 0.8 | CMOS                    | +V <sub>CC</sub> +0.3<br>+0.8                     | V<br>V                                                  |
| PENIRQ<br>V <sub>OL</sub><br>Data Format                                                                                                                 | $T_A = 0$ °C to +85°C, 100k $\Omega$ Pull-Up                                                              |                                                          | Straight Binary         | 0.8                                               | V                                                       |
| POWER-SUPPLY REQUIREMENTS +V <sub>CC</sub> Quiescent Current  Power Dissipation                                                                          | Specified Performance $f_{SAMPLE} = 12.5kHz$ Shutdown Mode with $DCLK = DIN = +V_{CC}$ $+V_{CC} = +2.7V$  | 2.7                                                      | 280<br>220              | 3.6<br>650<br>3<br>1.8                            | V<br>μΑ<br>μΑ<br>μΑ                                     |
| TEMPERATURE RANGE Specified Performance                                                                                                                  |                                                                                                           | -40                                                      |                         | +85                                               | °C                                                      |

NOTE: (1) LSB means Least Significant Bit. With  $V_{\text{REF}}$  equal to +2.5V, 1LSB is  $610\mu V.$ 





## TYPICAL CHARACTERISTICS

At  $T_A = +25^{\circ}C$ ,  $+V_{CC} = +2.7V$ ,  $V_{REF} = +2.5V$ ,  $f_{SAMPLE} = 125kHz$ , and  $f_{CLK} = 16 \cdot f_{SAMPLE} = 2MHz$ , unless otherwise noted.















## **TYPICAL CHARACTERISTICS (Cont.)**

At  $T_A = +25^{\circ}\text{C}$ ,  $+V_{CC} = +2.7\text{V}$ ,  $V_{REF} = +2.5\text{V}$ ,  $f_{SAMPLE} = 125\text{kHz}$ , and  $f_{CLK} = 16 \bullet f_{SAMPLE} = 2\text{MHz}$ , unless otherwise noted.















# E. Hoja de datos del display

| CONTENTS                                | PAGE |  |
|-----------------------------------------|------|--|
| 1. Features & Mechanical specifications | 1    |  |
| 2. Dimensional Outline                  | 2    |  |
| 3. Block Diagram                        | 3    |  |
| 4. Pin Description                      | 4~5  |  |
| 5. Absolute Maximum Ratings             | 5    |  |
| 6. Electrical Characteristics           | 5    |  |
| 7. Backlight Specification              | 5    |  |
| 8. Electro-Optical Characteristics      | 6~7  |  |
| 9. Instruction Description              | 8    |  |
| 10. AC Characteristics                  | 8    |  |
| 11. Quality Specification               | 9~17 |  |

# 1. Features & Mechanical Specifications

| Item                  | Contents LCD                             | Unit                    |
|-----------------------|------------------------------------------|-------------------------|
| LCD Type              | TFT Transmissive Normal White            |                         |
| Viewing direction     | 12:00                                    |                         |
| Backlight             | White LED x4 in Parallel                 |                         |
| Interface             | 16bit parallel bus interface             |                         |
| Driver IC             | ILI9325                                  |                         |
| Outline Dimension     | $42.72(W) \times 60.26(H) \times 3.7(T)$ | mm                      |
| Glass area (W×H×T)    | 41.1 ×57.1× 1.44                         | mm                      |
| Active area (W×H)     | 36.72×48.96                              | mm                      |
| Number of Dots        | 240(RGB) × 320                           |                         |
| Pixel pitch (W×H)     | 0.153 × 0.153                            | mm                      |
| Operating Temperature | -20 ~ +70                                | $^{\circ}\! \mathbb{C}$ |
| Storage temperature   | -30 ∼ +80                                | $^{\circ}$              |

# 2. <u>Dimensional Outline</u>



Figure 1. Dimensional outline

# 3. Block Diagram



Figure 2. Block diagram

# 4. Pin Description

| PIN No. | SYMBOL | Function                                             |
|---------|--------|------------------------------------------------------|
| 1       | NC     | NC                                                   |
| 2       | VDD    | Power supply                                         |
| 3       | VDD    | Power supply                                         |
| 4       | CS     | Chip Select input pin. (Active Low)                  |
| 5       | RS     | Data or command select pin. "H": Date, "L": Command. |
| 6       | WR     | Write signal input pin. (Active Low)                 |
| 7       | RD     | Read signal input pin. (Active Low)                  |
| 8       | RESET  | Reset Signal pin ("Low" is enable)                   |
| 9       | DB0    | Data bus                                             |
| 10      | DB1    | Data bus                                             |
| 11      | DB2    | Data bus                                             |
| 12      | DB3    | Data bus                                             |
| 13      | DB4    | Data bus                                             |
| 14      | DB5    | Data bus                                             |
| 15      | DB6    | Data bus                                             |
| 16      | DB7    | Data bus                                             |
| 17      | DB8    | Data bus                                             |
| 18      | DB9    | Data bus                                             |
| 19      | DB10   | Data bus                                             |
| 20      | DB11   | Data bus                                             |
| 21      | DB12   | Data bus                                             |
| 22      | DB13   | Data bus                                             |
| 23      | DB14   | Data bus                                             |
| 24      | DB15   | Data bus                                             |
| 25      | NC     | NC                                                   |
| 26      | Y-     | Touch panel contrl signal pin                        |
| 27      | X-     | Touch panel contrl signal pin                        |
| 28      | Y+     | Touch panel contrl signal pin                        |
| 29      | X+     | Touch panel contrl signal pin                        |
| 30      | LEDA   | Backlight LED Anode.                                 |
| 31      | LEDK1  | Backlight LED Cathode.                               |
| 32      | LEDK2  | Backlight LED Cathode.                               |