#### Дисципліна:

 Системи підтримки прийняття рішень (1к. маг. СМПР)

> Архітектура обчислювальних систем (2-й курс, СА)

Комп'ютерні мережі (2-й курс, СА)

Архітектура обчислювальних систем (2-й курс, ПМ)

Архітектура обчислювальних систем та комп'ютерні мережі (2-й курс, КНІТ)

Архітектура обчислювальних систем та комп'ютерні мережі (2-й курс, заочники) Операційні системи (4-й курс, CA)

Комп'ютерні мережі (5-й курс, заочники) Виробнича практика

Бондарчук Юрій Васильович Архітектура обчислювальних систем (2-й курс) >

# Архітектура обчислювальних систем / Лабораторні / Лабораторна №6

### Лабораторна робота "Імітаційна модель процесора"

- Теоретичні відомості
  - Представлення цілочисельної інформації в процесорах та пам'яті
- Постановка задачі
- Рекомендації щодо виконання роботи
- Варіанти роботи див. в таблиці балів.

## Теоретичні відомості

Структура процесора

Зпрощено будь-який процесор може бути представлений як пристрій, що виконує фіксовану кількість операцій над фіксованим форматом даних.

Операції, будучи обмеженими заданими форматами, називаються **командами**. Послідовність команд утворює програму в кодах конкретного процесора (або **об'єктна програма**).

Команда, як послідовність деяких дій над даними, виконується по *тактам* (*мікропрограма* команди). І, у залежності від формату операндів, кількість тактів може бути різна. Процесор працює з командами та даними, де дані є не просто масивами бітових рядків, а *операндами* команд. Тобто доступ процесора до пам'яті виконується у вигляді звернення (зчитування/запис) до операндів. По суті, нічого іншого процесор не робить. Команда має вигляд:

Код команди 1-й операнд

2-й операнд

**N-й операнд** 

Translate

З максимальною кількістю операндів для команд пов'язується поняття адресності процесора. Типові реалізації: 1-адресні, 2-адресні та 2.5-адресні (коли третій операнд неявний, або один чи декілька операндів задають діапазон фактично задіяних операндів). Найчастіше результат команди заноситься за місцем першого операнда. Таким чином, процесор вирізняє у оперативній пам'яті (ОП) коди і дані, які за формою співпадають між собою (це бітові рядки заданих форматів). Формат операндів закладається у формат команди. Зафіксовану множину команд, їх формати та формати даних відносять до програмної моделі процесора.

Абсолютно повноцінно може виконуватися програма користувача, коли всі операнди є полями в ОП. Але типово у програмах ланцюжки команд готують проміжні результати для наступних за ними команд, тобто частина даних постійно потрібна на протязі деякого сегменту команд, Тому якщо такі дані зберігати в ОП, щоб зразу їх викликати для наступного виразу, недоцільно, бо швидкість роботи процесора перевищу $\varepsilon$  швидкості всіх інших пристроїв, включно із ОП, яка  $\varepsilon$ звичайним пристроєм на магістралі системи. З метою оптимізації переміщення даних процесори завжди мають свою власну невелику пам'ять у вигляді регістрів. Останні, як правило, спеціалізують під конкретні формати даних: 32-бітні цілі, 32/64бітні з плаваючою точкою тощо, і кількісно їх – від десятків до декількох сотень. Також регістрам присвоюється власне ім'я чи номер. Відповідно, компілятори оптимізують код генеруємих програм для максимального використання регістрів. Серед команд є обов'язково команди переміщення даних, зокрема, і занесення даних з ОП у регістри та обміну кодами між регістрами. В одноадресних процесорах для виконання бінарних операцій вводиться, як правило, регістр **акумулятор** для неявного представлення одного з операндів, він же і приймає результат.

Розглянемо основний склад структур представлення внутрішніх даних будь-якого універсального процесора (без реалізації конвейєра команд).

- 1) **Регістри даних**: цілих та адрес, даних з плаваючою точкою. Цілочисельні регістри часто іменують регістрами загального використання.
- 2) **Регістр команди**, яка в даний момент інтерпретується. Містить спочатку саму команду для подальшого розбору, зокрема виділення операндів та приведення їх до потрібного для операції робочого вигляду, бо на рівні команди операнди можуть представлятися:
- явно у команді (літералом);
- номером/ім'ям регістра;
- адресою у ОП;
- косвеною адресою, тобто адресою поля ОП чи регістра, в якому зберігається адреса значення операнда.
  - 3) **Регістр стану**, в якому фіксується бітовими комбінаціями, зокрема:
    - · знак попередньої арифметичної операції (мінус, нуль чи плюс);
    - · виникнення переповнення;
    - втрата значимості (коли у числі з плаваючою точкою при ненульовому порядку мантиса стала нульовою);
    - превілевійовані режими, деякі аварійні ситуації;
    - · ключ захисту пам'яті (маска пам'яті) тощо.
  - 4) **Регістр адреси** поточної чи наступної команди. Може містити у лабораторній поточний номер команди.

### Представлення цілочисельної інформації в процесорах та пам'яті

Для представлення цілих зі знаком є багато кодів, проте найчастіше використовується **прямий** та **доповнюючий** коди. У прямому коді серед N бітів числа виділяється один знаковий біт (0- плюс, 1 –мінус), а інші біти представляють число 2-й системі числення за модулем:

|   | біт N-1 | біт N-2 числа | біт N-3<br>числа | <br>біт 1<br>числа | біт 0 числа |
|---|---------|---------------|------------------|--------------------|-------------|
|   | біт     | (старший)     |                  |                    | (молодший)  |
|   | знаку   |               |                  |                    |             |
| L |         |               |                  |                    |             |

Наприклад, у форматі із 8 бітів число –5 матиме у прямому коді вигляд *10000101*, а +5 таке: *00000101*.

Доповнюючий код був задуманий для того, щоб команду додавання та віднімання реалізувати на апаратному рівні як одну команду, проте на рівні програмної моделі процесора залишається і команда додавання, і віднімання. Побітовий формат числа аналогічний наведеному вище, а біти числа кодуються дещо поіншому.

Додатнє число у доповнюючому коді співпадає з формою прямого коду. Від'ємне ж число будується так:

| Крок | Дія                                                | Коментар                                                                              |
|------|----------------------------------------------------|---------------------------------------------------------------------------------------|
| 1    | Представляємо число у прямому<br>коді і як додатнє | Представимо, наприклад, –5 у<br>доповнюючому коді (знаковий біт<br>– зліва): 00000101 |
| 2    | Інвертуємо всі біти                                | 11111010                                                                              |
| 3    | До отриманого числа додаємо 1                      | 11111010<br>+                                                                         |
|      |                                                    | 00000001 <u>G Translate</u>                                                           |

| 4 | Отримуємо число у<br>доповнюючому коді | 11111011 |
|---|----------------------------------------|----------|
|   |                                        |          |

Наприклад, число −1 у доповнюючому коді у всіх бітах формату буде мати 1. Тепер, коли всі операнди представлені у доповнюючому коді, ми можемо виконувати лише операцію додавання. Знакові біти приймають участь у операції і приймають біти переносу від молодших розрядів. Для прикладу складемо (+5)+(-5), маючи до послуг вже отримане представлення у форматі з 8 біт:

00000101

+

#### 11111011

1'00000000

де апострофом відокремлений біт переносу в результаті переповнення у знаковому біті, тобто це вже мав бути 9-й біт, але для 8-бітного формату він втрачається, - отже в результаті отримуємо 00000000.

# Постановка задачі

Необхідно розробити програмну модель процесора та реалізувати його імітаційну (тобто комп'ютерну) модель.

**Виконавцю буде запропоновано індивідуальний варіант**, в якому буде визначена конкретна:

- 1) адресність процесора (1-, 2-, 3-адресна або стекова);
- 2) бітність процесора (магістралі даних);
- 3) обов'язкова для реалізації команда процесора (згідно індивідуального варіанта).

#### Має бути реалізовано:

- 1) розміщення інтерпретуємої програми у текстовому файлі (наприклад, один рядок=одна команда);
- 2) мінімум 2 команди (одна з них занесення значення у регістр, інші задаються варіантом);
- 3) для операндів/регістрів представлення побітно, можливо, для деяких варіантів із побайтним групуванням бітів;
- 4) фіксація у регістрі стану як мінімум знаку результату виконання команди;
- 5) потактове виконання команд (наприклад, 1-й такт занесення команди у регістр команди, 2-й такт виконання операції і занесення результату).

# Рекомендації щодо виконання роботи

- 1. Щодо вибору кількості тактів для команд мінімально достатньо двох: 1-й) занесення поточної команди у регістр команди; 2-й) виконання команди.
- 2. Для відрахунку тактів найзручніше брати нажимання певної чи будь-якої клавіші клавіатури. Не варто реалізовувати програмної затримки для кожного такта у порівнянні із "тактуванням" за допомогою миші чи клавіатури, бо вибраний вами темп може перешкоджати аналізу виконуваних дій.
- 3. Файл інтерпретуємої програми має бути заданим у програмі або один раз у командному рядку запуску імітаційної моделі. Тобто програма не повинна пропонувати у діалозі вказати файл команд для виконання імітуємим процесором (на цей діалог буде йти багато часу).



На екрані (достатньо в режимі скролінгу тексту і без рамок для даних у регістрах) для кожного такту повинні бути представлені такі структурні елементи процесору із даними в них: IR: mov R2,-1 0 1 0 0 1 0 1 1 1 1 1 1 0 1 0 1 0 1 0 0 1 1 0 0 0 R1: R2: ... ... ... ... ... ... ... ... ... 0 0 0 0 1 1 1 0 1 1 0 0 1 0 0 0 1 0 1 1 1 1 0 1 Rn: PS: PC: 7 2 TC: IR R1 - перший регістр; R2 - другий регістр; Rn - останній регістр; значення -1, тому в PS мінус); TC - регістр лічильника тактів (зараз виконався 2-й такт). операндом є зберігати результат команди саме в акумуляторі. Приклад інтерпретуємої програми (ланцюжка команд): 8 біт. Спочатку у регістрах будь-яке значення. може змінювати і вибирати сам. mov R2, -5 mov R1,3 add R1, R2 add R2, R3 тактів, взятий у (...) на екрані не потрібний).

Тут поля позначені наступним чином (можна вибрати будь-які свої назви):

- регістр команди, містить текстовий запис команди, яка є поточною;

- PS регістр статусу, може містити лише знак останнього результату (в R2
- РС регістр лічильника команд (зараз виконується 7-ма команда);

Якщо має бути одноадресна модель команд, то ще потрібний регістр, який називають акумулятор. В командах він явно операндом не задається, хоча використовується як реальний операнд. Типово для команд із акумулятором-

- · Нехай процесор має чотири загальних регістри: R1, R2, R3, R4 довжиною
- Для представлення даних використовується додатковий код.
- · Всі інші регістри як на схемі вище. Власні імена регістрів виконавець
- · Регістр стану із одного біта знакового біта із значенням 0 для '+' та 1 для
- Програма у прикладі складається із 4 таких інструкцій (команд) процесора:
- Розшифровка виконання програми наведена у наступній таблиці (фактично те, що видно на екрані, знаходиться у 3-й колонці, коментар

| Команда Коментар | Демонстрація дій процесора |
|------------------|----------------------------|
|------------------|----------------------------|



| Команда   | Коментар                                    | Демонстрація дій процесора                             |  |  |  |  |
|-----------|---------------------------------------------|--------------------------------------------------------|--|--|--|--|
| mov R2,-5 | Завантаження у <i>R2</i>                    | (Подаємо ззовні 1-й такт – це 1-й такт<br>1-ї команди) |  |  |  |  |
|           | константи –5                                | <b>Команда</b> = mov R2, -5                            |  |  |  |  |
|           |                                             | <b>R1</b> = 0101 0011                                  |  |  |  |  |
|           |                                             | <b>R2</b> = 0111 0011 PC = 1                           |  |  |  |  |
|           |                                             | R3 = 1100 0111 TC = 1                                  |  |  |  |  |
|           |                                             | <b>R4</b> = 0111 1011 <b>PS</b> = 0                    |  |  |  |  |
|           |                                             | (Подаємо ззовні 2-й такт – це 2-й такт<br>1-ї команди) |  |  |  |  |
|           |                                             | <b>Команда</b> = mov R2,-5                             |  |  |  |  |
|           |                                             | <b>R1</b> = 0101 0011                                  |  |  |  |  |
|           |                                             | <b>R2</b> = 1111 1011 PC = 1                           |  |  |  |  |
|           |                                             | <b>R3</b> = 1100 0111 <b>TC</b> = 2                    |  |  |  |  |
|           |                                             | <b>R4</b> = 0111 1011 <b>PS</b> = 1                    |  |  |  |  |
| mov R1,3  | Завантаження у <i>R1</i> константи <i>3</i> | (Подаємо ззовні 3-й такт – це 1-й такт<br>2-ї команди) |  |  |  |  |
|           |                                             | <b>Команда</b> = mov R1, 3                             |  |  |  |  |
|           |                                             | <b>R1</b> = 0101 0011                                  |  |  |  |  |
|           |                                             | <b>R2</b> = 1111 1011 PC = 2                           |  |  |  |  |
|           |                                             | R3 = 1100 0111 TC = 1                                  |  |  |  |  |
|           |                                             | <b>R4</b> = 0111 1011 <b>PS</b> = 1                    |  |  |  |  |
|           |                                             | (Подаємо ззовні 4-й такт – це 2-й такт<br>2-ї команди) |  |  |  |  |
|           |                                             | <b>Команда</b> = mov R1, 3                             |  |  |  |  |
|           |                                             | <b>R1</b> = 0000 0011                                  |  |  |  |  |
|           |                                             | <b>R2</b> = 1111 1011 PC = 2                           |  |  |  |  |
|           |                                             | <b>R3</b> = 1100 0111 <b>TC</b> = 2                    |  |  |  |  |
|           |                                             | <b>R4</b> = 0111 1011 <b>PS</b> = 0                    |  |  |  |  |



| Команда   | Коментар                                                                                                                         | Демонстрація дій процесора                             |
|-----------|----------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------|
| add R1,R2 | Скласти <i>R1</i> та <i>R2</i> , результат у 1-му регіс-                                                                         | (Подаємо ззовні 5-й такт – це 1-й такт<br>3-ї команди) |
|           | трі. Регістр <i>R2</i> отримав значення -2 <sub>10</sub> .                                                                       | <b>Команда</b> = add R1, R2                            |
|           | 10                                                                                                                               | <b>R1</b> = 0000 0011                                  |
|           |                                                                                                                                  | <b>R2</b> = 1111 1011 PC = 3                           |
|           |                                                                                                                                  | R3 = 1100 0111                                         |
|           |                                                                                                                                  | <b>R4</b> = 0111 1011 <b>PS</b> = 0                    |
|           |                                                                                                                                  | (Подаємо ззовні 6-й такт — це 2-й такт<br>3-ї команди) |
|           |                                                                                                                                  | <b>Команда</b> = add R1, R2                            |
|           |                                                                                                                                  | <b>R1</b> = 1111 1110                                  |
|           |                                                                                                                                  | <b>R2</b> = 1111 1011 PC = 3                           |
|           |                                                                                                                                  | <b>R3</b> = 1100 0111 <b>TC</b> = 2                    |
|           |                                                                                                                                  | <b>R4</b> = 0111 1011 <b>PS</b> = 1                    |
| add R2,R3 | Скласти <i>R2</i> та <i>R3</i> ,<br>результат у 2-му регіс-<br>трі. У регістрі <i>R3</i>                                         | (Подаємо ззовні 7-й такт – це 1-й такт<br>4-ї команди) |
|           | значення довільне, а саме –57 <sub>10</sub> , на момент запуску програми. Регістр <i>R2</i> отримав значення -62 <sub>10</sub> . | Команда = add R2, R3                                   |
|           |                                                                                                                                  | <b>R1</b> = 1111 1110                                  |
|           |                                                                                                                                  | <b>R2</b> = 1111 1011 PC = 4                           |
|           |                                                                                                                                  | R3 = 1100 0111                                         |
|           |                                                                                                                                  | <b>R4</b> = 0111 1011 <b>PS</b> = 0                    |
|           |                                                                                                                                  | (Подаємо ззовні 8-й такт – це 2-й такт<br>4-і команди) |
|           |                                                                                                                                  | <b>Команда</b> = add R2, R3                            |
|           |                                                                                                                                  | <b>R1</b> = 1111 1110                                  |
|           |                                                                                                                                  | <b>R2</b> = 1100 0010 PC = 4                           |
|           |                                                                                                                                  | <b>R3</b> = 1100 0111 <b>TC</b> = 2                    |
|           |                                                                                                                                  | <b>R4</b> = 0111 1011 <b>PS</b> = 1                    |

# Варіанти роботи

Варіант має три складових. із своїми підваріантами.

**1-а складова. Адресність процесора** (це стосується індивідуальних команд варіанту):



| 1. | 1-адреса                | 1-й операнд завжди в акумуляторі, результат команди заноситься в акумулятор  |
|----|-------------------------|------------------------------------------------------------------------------|
| 2. | 2-адресна               | Результат розміщується у 1-му<br>операнді                                    |
| 3. | 3-адресна               | Результат розміщується у 1-му<br>операнді                                    |
| 4. | Стекова<br>(безадресна) | Результат заноситься у верхівку стека. Можуть бути також декілька регістрів. |

# **2-а складова.** Бітність регістрів/стеку (слово процесора) та операндів команд:

|     | Бітність | Коментар |
|-----|----------|----------|
| 1.  | 12-бітні |          |
| 2.  | 14-бітні |          |
| 3.  | 16-бітні |          |
| 4.  | 18-бітні |          |
| 5.  | 20-бітні |          |
| 6.  | 22-бітні |          |
| 7.  | 24-бітні |          |
| 8.  | 26-бітні |          |
| 9.  | 28-бітні |          |
| 10. | 30-бітні |          |





#### **3-а складова. Команди процесора**:

Кожний варіант має спільні команди(у) (мнемоніку команд виберіть самостійно):

q занесення в регістр (акумулятор, стек) даного, яке може бути чи літералом у команді, чи адресою в пам'яті чи регістром;

q Індивідуальні варіанти:

| Індивідуальні варіанти: |                                                                                                                                                                                                                         |  |  |  |  |  |  |
|-------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| 1.                      | Цілочисельне додавання (у доповнюйочому коді).                                                                                                                                                                          |  |  |  |  |  |  |
| 2.                      | Цілочисельне віднімання (у доповнюйочому коді).                                                                                                                                                                         |  |  |  |  |  |  |
| 3.                      | Логічний зсув вліво та вправо.                                                                                                                                                                                          |  |  |  |  |  |  |
| 4.                      | Арифметичний зсув вліво та вправо.                                                                                                                                                                                      |  |  |  |  |  |  |
| 5.                      | Циклічний зсув вліво та вправо.                                                                                                                                                                                         |  |  |  |  |  |  |
| 6.                      | Побітове додавання по модулю 2.                                                                                                                                                                                         |  |  |  |  |  |  |
| 7.                      | X mod Y (остача від ділення X на Y).                                                                                                                                                                                    |  |  |  |  |  |  |
| 8.                      | X and Y (логічне множення).                                                                                                                                                                                             |  |  |  |  |  |  |
| 9.                      | X or Y (логічне додавання).                                                                                                                                                                                             |  |  |  |  |  |  |
| 10.                     | Доповнення до числа у доповнюючому коді за умови що змінюваний операнд не менший за значення у:   вказаному регістрі для безстекової реалізації;  верхівці стека в стековій реалізації розміщення операндів.            |  |  |  |  |  |  |
| 11.                     | Інвертація (зміна значення з 0 на 1, чи з 1 на 0) лише парних або непарних бітів в регістрі чи верхівці стеку в залежності від значення в другому операнді команди (наприклад, якщо =0, то парні, якщо =1, то непарні). |  |  |  |  |  |  |
| 12.                     | Операнд команди розглядається як бітовий рядок, розбитий на пари бітів. Команда виконує обмін бітів місцями у парах бітів за умови рівності старшого біта пари значенню 2-го операнда команди, представленого у:        |  |  |  |  |  |  |
|                         | <ul> <li>регістрі для безстекової реалізації;</li> <li>верхівці стека в стековій реалізації</li> <li>розміщення операндів.</li> </ul>                                                                                   |  |  |  |  |  |  |
|                         | Передбачити кодування змінюваного операнда як бінарного літерала, наприклад, так: 01-00-0101b                                                                                                                           |  |  |  |  |  |  |
| 13.                     | Кількість одиничних/нульових бітів в залежності<br>від значення 1 чи 0 2-го операнда команди,<br>представленого у:                                                                                                      |  |  |  |  |  |  |
|                         | G <u>Translate</u>                                                                                                                                                                                                      |  |  |  |  |  |  |

|     | <ul> <li>команді безпосередньо чи регістрі для безстекової реалізації;</li> <li>верхівці стека в стековій реалізації розміщення операндів.</li> </ul>                                                                                                                                                                                                                                                                                                                                                         |
|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 14. | Операнд з даними складається із байтів-символів із цифр та латиниці. Команда перетворює набір символів у 1-му операнді у верхній/нижній регістр в залежності від значення 2-го операнда команди (його значення вибрати самостійно), представленого у:                                                                                                                                                                                                                                                         |
| 15. | Перестановка значень пари бітів у 1-му операнді. Номери бітів задаються 2-м операндом у вигляді ААВВ, де АА та ВВ є номерами бітів (з ведучими нулями для доповнення до двозначного числа). 2-й операнд представляється у:  команді безпосередньо чи регістрі для безстекової реалізації; верхівці стека в стековій реалізації розміщення операндів.                                                                                                                                                          |
| 16. | Кожний байт 1-го операнда окремо складається по модулю 2 з молодшим байтом 2-го операнда, представленого у:                                                                                                                                                                                                                                                                                                                                                                                                   |
| 17. | Кожний байт операнда команди розглядається як цифра від 0 до 9 (без знаку). Команда із двох операндів будує нове значення, в яке заноситься найбільша цифра з кожного одноіменного байту операндів.  Необхідно врахувати:  біти регістра/стека відображати із побайтовою розбивкою;  у варіантах з неповним байтом (18-, 20-, 22-бітні операнди) такий байт доповнюємо ведучими нулями;  передбачити формат команди із занесенням числа в операнд у літеральній формі (з цифрамии 09 для відповідних байтів). |
| 10. | Кожний байт 1-го операнда команди розглядається як цифра від 0 до 9 (без знаку). Команда повертає суму цих байт-цифр, взятих по модулю числа, заданого 2-м операндом, представленого у:  команді безпосередньо чи регістрі для безстекової реалізації;                                                                                                                                                                                                                                                        |

|     | <ul> <li>верхівці стека в стековій реалізації розміщення операндів.</li> <li>Необхідно врахувати:</li> <li>біти регістра/стека відображати із побайтовою розбивкою;</li> <li>у варіантах з неповним байтом (18-, 20-, 22-бітні операнди) такий байт доповнюємо ведучими нулями;</li> <li>передбачити формат команди із занесенням числа в операнд у літеральній формі (з цифрамии 09 для відповідних байтів).</li> </ul> |
|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 19. | Логічний зсув вліво та вправо групи (не менше 2-х) регістрів (або верхніх елементів стеку). Біти регістрів (елементів стеку) при зсуві розглядаються як єдиний бітовий рядок.  Самостійно передбачити варіант задання операнда, який визначає кількість початкових регістрів (елементів стеку) для зсувів.                                                                                                               |
| 20. | Циклічний зсув вліво та вправо групи (не менше 2-х) регістрів (або верхніх елементів стеку). Біти регістрів (елементів стеку) при зсуві розглядаються як єдиний бітовий рядок.  Самостійно передбачити варіант задання операнда, який визначає кількість початкових регістрів (елементів стеку) для зсувів.                                                                                                              |

Власне номер варіанту, умовно позначимо як А.В.С, складається із трьох чисел:

- q перша цифра/число A є підваріантом 1-ї складової;
- q друга цифра/число В є підваріантом 2-ї складової;
- q третя цифра/число *C* є підваріантом 3-ї складової.

Наприклад, номер вашого варіанту 2.4.7, тоді його цифри будуть означати:

- q **2** у 1-й складовій у вас буде 2-й підваріант (тобто *"процесор 2-адресний"*);
- q **4** у 2-й складовій у вас буде 4-й підваріант (тобто "18-бітні регістри/ операнди")
- q **7** у 3-й складовій у вас буде 7-й підваріант (тобто потрібно, крім загальних команд, також реалізувати команду *"X mod Y"*).

#### **Comments**

You do not have permission to add comments.

Sign in | Recent Site Activity | Report Abuse | Print Page | Powered By Google Sites

