# Отладочный модуль 9018ВК016 (ОАС) х2 МСБ

Руководство пользователя

ek-m-oas2\_ug, 29.07.2019



## Структурная схема



#### Характеристики

- Внешние разъемы и интерфейсы:
  - Внешнее питание: +12В
  - Четыре аналоговых входа
  - Два USB порта: USB "B" и USB mini "A"
  - Один Ethernet: RJ-45
- Компоненты и функционал:
  - Две микросборки «Осведомленность» (9018ВК016)
  - Тактовый буфер для тактирования DSP и АЦП, возможность тактирования от FPGA или с внешнего разъема
  - Четыре SDR SDRAM микросхемы памяти (16 Мбайт каждая, 32 Мбайт на микросборку)
  - о Порт связи #0 разрядностью 8 бит подключен к FPGA
  - о Сигналы IRQ и DMAR подключены к FPGA
  - о Host-интерфейсы подключены к FPGA
  - Один UART и один SPI подключены к FPGA
  - Еще один UART выведен наружу через мост UART-USB



- о Кнопка сброса DSP с возможностью сброса от FPGA
- о JTAG-разъем для программирования и отладки
- Одна микросхема FPGA (XC7A200T-2FBG484)
- о Две DDR3L микросхемы памяти (256 Мбайт каждая, 512 Мбайт в общем)
- Две NOR-Flash памяти (32 Мбайт каждая) для хранения конфигурации и общего пользования
- о Jitter Cleaner для очистки тактового сигнала АЦП и DSP
- о Один Ethernet PHY (с поддержкой 10/100/1000 Mbps, RGMII)
- о Один UART выведен наружу через мост UART-USB
- USB High-Speed PHY (Device, ULPI)
- o TFT дисплей 4.3" 480x272
- о Четыре кнопки общего назначения
- о Четыре переключателя общего назначения
- о Восемь светодиодов
- о JTAG-разъем для программирования и отладки



# Внешний вид и основные элементы



- 1) Микросборка ОАС (9018ВК016) №1
- 2) Микросборка ОАС (9018ВК016) №2
- 3) Память SDR SDRAM
- 4) Подсистема формирования тактовой частоты АЦП (jitter cleaner + буфер/разветвитель)
- 5) SMA разъемы аналоговых входов
- 6) Кнопка сброса (reset) микросборок
- 7) Разъем JTAG для программирования и отладки процессоров
- 8) ПЛИС
- 9) Память DDR3
- 10) Кнопка сброса (reset) ПЛИС
- 11) Разъем JTAG для программирования и отладки ПЛИС
- 12) Разъем USB-Mini преобразователя USB-UART
- 13) TFT-дисплей
- 14) Пользовательские переключатели
- 15) Пользовательские кнопки
- 16) Разъем USB HighSpeed, тип В
- 17) Разъем RJ-45 Gigabit Ethernet
- 18) Пользовательские светодиоды
- 19) Разъем питания
- 20) Переключатель питания



# Демонстрационный проект ПЛИС

Демонстрационный проект содержит следующие блоки:

- 1) Софт-процессор (Microblaze), который в свою очередь:
  - Настройка PLL и тактового разветвителя
  - Аппаратный сброс DSP
  - о Подача строба синхронизации для когерентного захвата
  - о Получение по Link-портам захваченных данных по четырем каналам
  - Отображение на дисплее захваченных данных во временной области, а также характеристики сигналов: Vrms, SNR и PCC
  - Для включения/выключения отображения канала используется переключатель `14`
    (нижнее положение канал включен, верхнее отключен)
- 2) Блок внешней памяти (ddr3\_hier)
- 3) Блок управления TFT (tft\_hier)
- 4) Контроллер PLL (HMC1031)
- 5) Контроллер разветвителя (АD9520)
- 6) Блок управления, синхронизации и передачи DSP (dsp\_hier):
  - о Приемники Link-портов (200 МГц) и DMA (link\_hier)
  - о Когерентный синхронизатор (syncron)
  - о Блок ввода/вывода DSP (dsp\_ioctl)
- 7) UDP/IP-LINK мост: temac+udp/ip+bridge (udp\_bridge\_hier). Мост имеет следующие настройки: локальный ip-адрес 192.168.0.10, локальный порт 1234, MAC-адрес FF:FF:FF:FF:FF:FF:, маска подсети 255.255.255.0. Работает в режиме loopback. Возможно одностороннее подключение Link-приемников к блоку ULB (UDP-Link Bridge). При передаче отправляет датаграммы на ip-адрес 192.168.0.11 и порт 1234.
- 8) Приложены все необходимые constraint-файлы (в том числе описаны все выводы)

## Демонстрационный проект DSP

Демонстрационный проект выполняет следующие функции:

- 1) Настройка параллельной шины
- 2) Настройка АЦП в режиме DMAR (по внешнему запросу) для когерентной работы на нулевой частоте гетеродина (без DDC).
- 3) При успешном захвате данных АЦП рассчитывается SNR для каждого канала. Далее отправляются пакеты с данными по Link-портам в ПЛИС.

Так же прилагаются два dxe-файла: bootloader\_prom и flash-driver. Первый – загрузчик программы из PROM, второй – драйвер программирования PROM стандартными средствами Visual DSP.