

## GEBZE TEKNÍK ÜNÍVERSÍTESÍ ELEKTRONÍK MÜHENDÍSLÍĞÍ

**ELM** 235

LOJİK DEVRE TASARIM LABORATUVARI

LAB Ox1 Deney Raporu
Birleşimli Mantık Devreleri

| Hazırlayanlar                     |
|-----------------------------------|
| 1801022024 Muhammed Cemal Eryiğit |
| 1801022077 Burak Kamil Ciftci     |

### Labin Amacı

- Donanım tanımlama dilleri ile çözücü (decoder) tasarlanması,
- Sentezleyici araçları kullanarak, tanımlanan devreleri FPGA için sentezlemek,
- Structural tasarım prensiplerini kavramak ve uygulamak,
- Simülasyon araçları kullanarak devre çalışmasını doğrulamak.

#### **Giris**

Bu deney kapsamında ELM235 laboratuvar dersinde MODELSİM ve QUARTUS PRIME Programları kullanıldı. Programı kullanmayı öğretmeyi amaçlayan giriş niteliğinde kodlar yazıldı. Basit devre kombinasyonları incelendi. Devreyi Quartus programıyla sentezleyerek ne kadar yer kapladığını, sentezlenen devrenin RTL ve eşleştirme ardı devre şemaları çıkarıldı.

Problem - 1 Basit bir devre tasarımı ve simülasyonu

$$Y = AB + A\bar{C} + \bar{B}C$$

#### 1.1 Teorik Arastırma

Bu problem için teorik bir araştırma bulunmamaktadır.

#### 1.2 Denevin Yapılısı

A) Denklem 1 deki Boolean denklemini HDL ile tasarlayin.

```
/* Hazirlayanlar:

* M.Cemal Eryigit

* Burak Kamil Ciftci

* ELM235 2021 Bahar Lab1 - Problem 1

*/

module lab1_g24_p1 (
input logic A, B, C,

output logic Y
);

assign Y = A & B | A & ~C | ~B & C;

endmodule
```

**B)** Testbench oluşturarak, devrenin bütün girişlere karşı nasıl davrandığını gözlemleyin

```
/* Hazirlayanlar:
* M.Cemal Eryigit
* Burak Kamil Ciftci
* ELM235 2021 Bahar Lab1 - Problem 1 Testbench
*/
`timescale 1ns/1ps
module tb_lab1_g24_p1 ();
logic A, B, C;
logic Y;
lab1_g24_p1 dut0(.A(A), .B(B), .C(C), .Y(Y));
initial begin
A=0; B=0; C=0; #10; // wait 10 ns
A=0; B=0; C=1; #10; // wait 10 ns
A=0; B=1; C=0; #10; // wait 10 ns
A=0; B=1; C=1; #10; // wait 10 ns
A=1; B=0; C=0; #10; // wait 10 ns
A=1; B=0; C=1; #10; // wait 10 ns
A=1; B=1; C=0; #10; // wait 10 ns
A=1; B=1; C=1; #10; // wait 10 ns
#20; // wait 20 ns after completion
$stop; // stop the simulation
end
endmodule
```



C) Devreyi Quartus'da sentezleyerek devrenin ne kadar yer kapladığını (resource utilization report), sentezlenen RTL ve eşleştirme ardı devre şemalarını ekleyerek yorumlayınız.



Şekil 2 Proje için dosya konumu seçimi



Şekil 3 Proje için board seçimi

Proje oluşturma aşamasında Family Device&Board Settings kısmında Board sekmesinde Development Kit 'MAX10 DE10 Lite' seçildi.



Şekil 4 Lojik devrenin RTL devre şeması



Şekil 5 Lojik devrenin eşleştirme ardı devre şeması

Şekil 4 ve Şekil 5 de Netlist Viewer sentezi sonrası RTL Viewer ve Technology Map Viewer (Eşleştirme ardı şeması) gösterildi.



Compilation Hierarchy Node Combinational ALUTs Dedicated Logic Registers Memory Bits UFM Blocks DSP Elements DSP 9x9 DSP 18x18 Pins Virtual Pins ADC blocks Full Hierarchy Name Entity Name Library Name 0 |lab1\_g24\_p1 lab1\_g24\_p1 work

Şekil 6 Analiz ve Kaynak Sentez Kullanım Özeti

## 1.3 Deneyin Yorumu

1 |lab1\_g24\_p1

Oluşturulmak istenilen devre için MODELSİM HDL dilinde kodlandı. Daha sonra bu devre test edilmek için testbench kodu yazıldı. Girişlerin alabileceği bütün değerler için devre teste sokuldu.

Analiz ve sentez özetinde devrenin gerçekleşebilmesi için 2 lojik eleman ve 4 pin gerekmektedir. FPGA üzerinde bulunan toplam pinlerin %1 inden daha az miktarda pin kullanıldı.

## Problem 2 - Adder Tasarımı

## 1.1 Teorik Araştırma

Bu problem icin teorik bir araştırma bulunmamaktadır.

## 1.2 Deneyin Yapılışı

A) Half-adder tasarlayın.

```
/* Hazirlayanlar:
  * M.Cemal Eryigit
  * Burak Kamil Ciftci
  * ELM235 2021 Bahar Lab1 - Problem 2
  */
  module lab1_g24_p2a (
  input logic a , b
  output logic sum,carry
  );
  assign sum=a^b;
  assign carry=a&b;
  endmodule
```



Şekil 7 dalga görüntüsü

**B)** A da tasarladığınız half-adderları modül olarak kullanarak full-adder tasarlayın

```
module halfadder (
input logic a , b
output logic sum, carry
);
assign sum=a^b;
assign carry=a&b;
endmodule
module lab1_g24_p2a(
input logic a,b
input logic cin, sum, cout
);
logic s1,c1,c2;
halfadder h1 (.a(a), .b(b), .sum(s1), .carry(c1));
halfadder h2(.a(s1), .b(cin), .sum(sum), .carry(c2));
assign cout = c1 | c2;
endmodule
```



Şekil 8 dalga görüntüsü

C) B de tasarladığınız full-adderları modül olarak kullanarak 4-bitlik ripple carry adder tasarlayın.

```
/* Hazirlayanlar:
* M.Cemal Eryigit
* Burak Kamil Ciftci
* ELM235 2021 Bahar Lab1 - Problem 2
*/
module halfadder (
input logic a ,b,
output logic sum, carry
);
assign sum=a^b;
assign carry=a&b;
endmodule
module fulladder(
input logic a,b,cin,
output logic sum, cout
);
logic s1,c1,c2;
halfadder h1 (.a(a), .b(b), .sum(s1), .carry(c1));
halfadder h2(.a(s1), .b(cin), .sum(sum), .carry(c2));
assign cout = c1 | c2;
endmodule
module lab1_g24_p2(
input logic [3:0] a,b,cin,
output logic [3:0]sum2 ,cout
);
logic v1, v2, v3, v4;
fulladder du1(.a(a[0]),.b(b[0]),.cin(cin),.sum(sum2[0]),.cout(v1));
fulladder du2(.a(a[1]),.b(b[1]),.cin(v1),.sum(sum2[1]),.cout(v2));
fulladder du3(.a(a[2]),.b(b[2]),.cin(v2),.sum(sum2[2]),.cout(v3));
fulladder du4(.a(a[3]),.b(b[3]),.cin(v3),.sum(sum2[3]),.cout(cout));
endmodule
```

**D)** Testbench oluşturarak, devrenin bütün girişlere karşı nasıl davrandığını ve sonuçların doğruluğunu gözlemleyin.

```
`timescale 1ns/1ps
module tb_lab1_g24_p2 ();
    logic [3:0] a, b;
   logic cin;
    logic [3:0] s;
    logic cout;
    lab1_g24_p2 dut0(.a(a), .b(b), .cin(cin), .cout(cout),
.sum2(s));
    initial
    begin
        for (int c=0; c<2; c++) begin
            cin = c;
            for (int i=0; i<2**4-1; i++) begin
                for (int j=0; j<2**4-1; j++) begin
                    a = i; b = j;
                    #10;
                end
            end
        end
        $stop;
    end
endmodule
```



Şekil 9 Dalga görüntüsü (örnek bir nokta gösterilmiştir)



Şekil 10 Dalga görüntüsü (örnek bir alan gösterilmiştir)

# **E)** Devreyi Quartus'da sentezleyerek devrenin ne kadar yer kapladığını, sentezlenen RTL ve eşleştirme ardı devre şemalarını ekleyerek yorumlayınız.



Şekil 11 Analiz ve Sentez Özetleri



Şekil 12 RTL Devresi



Şekil 13.a Techmap Şeması



Şekil 13.b Techmap Şemas

### Problem - 3 Çözücü tasarımı

## 1.1 Teorik Araştırma

Bu problem için teorik bir araştırma bulunmamaktadır.

## 1.2 Deneyin Yapılışı

A) Şekil 1'deki 7BE elemanının bölmeleri Tablo 1 de verilen gösterimlerde yakmak için 4 girişli 7 çıkışlı bir *çözücü* (decoder) devresinin doğruluk tablosunu oluşturunuz ve boolean expressionlarını çıkarınız. İsterseniz K-Map ile sadeleştirip öyle devam edebilirsiniz.

| Hexadecimal encodings for displaying the digits 0 to F <sup>[12][13]</sup> |         |         |         |    |    |    |    |    |    |    |  |
|----------------------------------------------------------------------------|---------|---------|---------|----|----|----|----|----|----|----|--|
| Digit                                                                      | Display | gfedcba | abcdefg | а  | b  | С  | d  | е  | f  | g  |  |
| 0                                                                          | 8       | 0x3F    | 0x7E    | on | on | on | on | on | on |    |  |
| 1                                                                          | 8       | 0x06    | 0x30    |    | on | on |    |    |    |    |  |
| 2                                                                          | 8       | 0x5B    | 0x6D    | on | on |    | on | on |    | on |  |
| 3                                                                          | 8       | 0x4F    | 0x79    | on | on | on | on |    |    | on |  |
| 4                                                                          | 8       | 0x66    | 0x33    |    | on | on |    |    | on | on |  |
| 5                                                                          | 8       | 0x6D    | 0x5B    | on |    | on | on |    | on | on |  |
| 6                                                                          | 8       | 0x7D    | 0x5F    | on |    | on | on | on | on | on |  |
| 7                                                                          | 8       | 0x07    | 0x70    | on | on | on |    |    |    |    |  |
| 8                                                                          | 8       | 0x7F    | 0x7F    | on | on | on | on | on | on | on |  |
| 9                                                                          | 9       | 0x6F    | 0x7B    | on | on | on | on |    | on | on |  |
| Α                                                                          | 8       | 0x77    | 0x77    | on | on | on |    | on | on | on |  |
| b                                                                          | 8       | 0x7C    | 0x1F    |    |    | on | on | on | on | on |  |
| С                                                                          | 8       | 0x39    | 0x4E    | on |    |    | on | on | on |    |  |
| d                                                                          | 8       | 0x5E    | 0x3D    |    | on | on | on | on |    | on |  |
| Е                                                                          | 8       | 0x79    | 0x4F    | on |    |    | on | on | on | on |  |
| F                                                                          | 8       | 0x71    | 0x47    | on |    |    |    | on | on | on |  |

Şekil 14 Örnek Truth Table

| Х3 | X2 | X1 | X0 | а | b | С | d | е | f | g |
|----|----|----|----|---|---|---|---|---|---|---|
| 0  | 0  | 0  | 0  | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 0  | 0  | 1  | 0  | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 0  | 0  | 1  | 1  | 1 | 1 | 1 | 0 | 0 | 0 | 1 |
| 0  | 1  | 1  | 1  | 0 | 1 | 1 | 0 | 0 | 0 | 1 |
| 1  | 0  | 0  | 1  | 0 | 0 | 1 | 0 | 0 | 1 | 0 |
| 1  | 0  | 1  | 1  | 0 | 0 | 0 | 0 | 1 | 1 | 0 |
| 1  | 1  | 1  | 1  | 0 | 1 | 0 | 0 | 1 | 0 | 0 |

$$0 \rightarrow \overline{X3} \times 2$$

$$b \rightarrow \overline{X3} \times 2 \overline{X0} + X_2 \times 1 \times 0$$

$$c \rightarrow \overline{X3} \times 2 \times 0 + \overline{X3} \times 2 \times 1 \times 0 + X_3 \times 2 \times 1 \times 0$$

$$d \rightarrow \overline{X3} \times 2 \times 1 \times 0$$

$$e \rightarrow \overline{X3} \times 2 \times 1 \times 0 + X_3 \times 1 \times 0$$

$$f \rightarrow \overline{X3} \times 2 \times 1 \times 0 + X_3 \times 2 \times 0$$

$$f \rightarrow \overline{X3} \times 2 \times 1 \times 0 + X_3 \times 2 \times 0$$

$$g \rightarrow \overline{X3} \times 1 \times 0$$

**B)** Bu devreyi HDL ile tasarlayın. (Her bir 7BE çıkışı için bir assign olacaktır.)

```
/* Hazirlayanlar:
* M.Cemal Eryigit
* Burak Kamil Ciftci
* ELM235 2021 Bahar Lab2 - Problem 1
*/
module lab1_g24_p3 (
input logic x3, x2, x1, x0,
output logic a, b, c, d, e, f, g
);
assign a = ^x3 \& x2;
assign b = ^{x3} & ^{x2} & ^{x0} | x2 & x1 & x0;
assign c = ^{x3} & ^{x2} & ^{x0} | ^{x3} & ^{x2} & ^{x1} & ^{x0};
assign d = x3 \& x2 \& x1 \& x0;
assign e = x3 \& x2 \& x1 \& x0 | x3 \& x1 \& x0;
assign f = x3 \& x2 \& x1 \& x0 | x3 \& x2 \& x0;
assign g = x3 & x1 & x0;
endmodule
```

```
/* Hazirlayanlar:
* M.Cemal Eryigit
* Burak Kamil Ciftci
* ELM235 2021 Bahar Lab2 - Problem 1
*/
`timescale 1ns/1ps
module tb_lab1_g24_p3 ();
logic x3, x2, x1, x0;
logic a, b, c, d, e, f, g;
lab1_g24_p3 dut0(x3, x2, x1, x0, a, b, c, d, e, f, g);
initial begin
x3 = 0; x2 = 0; x1 = 0; x0 = 0; #10;
x0= 1; #10;
x1= 1; x0= 0; #10;
x0= 1; #10;
x2= 1; x1= 0; x0= 0; #10;
x0= 1; #10;
x1= 1; x0= 0; #10;
x0= 1; #10;
x3 = 1; x2 = 0; x1 = 0; x0 = 0; #10;
x0= 1; #10;
x1= 1; x0= 0; #10;
x0= 1; #10;
x2= 1; x1= 0; x0= 0; #10;
```

```
x0= 1; #10;
x1= 1; x0= 0; #10;
x0= 1; #10;
$stop;
end
endmodule
```

C) Testbench oluşturarak, 16 farklı giriş kombinasyonuna göre çıkış dalga şeklini gözlemleyiniz. Tabloda verilen girişlerde doğru çıkışların olduğunu doğrulayınız.



Şekil 16 Dalga görüntüsü

**D)** Devreyi Quartus'da sentezleyerek devrenin ne kadar yer kapladığını, sentezlenen RTL ve eşleştirme ardı devre şemalarını ekleyerek yorumlayınız.





Şekil 17 Analiz ve Sentez Özetleri



Şekil 18 RTL Devresi



Şekil 19.a Techmap Şeması



Şekil 19.b Techmap Şeması

## 1.3 Deneyin Yorumu

7 bölmeli ekran (7BE) (7-segment display) üzerinde tasarım yapılması istenmektedir. Her bir ABCDEFG bölmesi için ortak bir anode, ayrı bir cathode bulunmaktadır. Başka bir deyişle, ortak pine lojik 1, ABCDEFG girişlerine ise lojik 0 gönderildiğinde istenilen bölme yanacak şekilde çözücü tasarımı yapılmıştır.

#### Referanslar

- 1.https://en.wikipedia.org/wiki/Seven-segment display
- 2.https://github.com/fcayci/sv-digital-design
- 3.https://www.geeksforgeeks.org