

22t ≈ =0; void inc() { ed ro, x 50 %, 2 r: 0/1 ty: iheco tz: iheco. ld vo, ≥ vo:=~ ld · Vo, x Vo: = 0 ine ro loza SJ 10, x R: = d the ro voi = 1 SJ v₀, æ ≈: -9 KOHLYPEHTHO / napenento. FIFO = FCFS struct PCB { distribution per spr with spring spri will ray Y running: " PCB

Neki procesor obrađuje prekide (hardverske i softverske) u sistemskom, privilegovanom režimu rada procesora, u kome se izvršava kod kernela (čiji je deo i prekidna rutina), koristeći posebne registre SPC (*System Program Counter*), SPSW (*System Processor Status Word*) i SSP (*System Stack Pointer*) koji nisu dostupni u korisničkom (neprivilegovanom) režimu. Registre PC, PSW i SP, kao ni sve druge programski dostupne registre koji se koriste u neprivilegovanom režimu, procesor ne čuva nigde implicitno prilikom obrade prekida, jer se oni ni ne menjaju implicitno tokom skoka u prekidnu rutinu niti tokom izvršavanja te rutine (izvršavanje instrukcija u privilegovanom režimu koristi SPC, SPSW i SSP umesto PC, PSW i SP); njihove vrednosti se mogu menjati eksplicitno, uobičajenim instrukcijama u privilegovanom režimu (npr. load i store). Prema tome, izvršavanje u privilegovanom režimu koristi i poseban stek alociran u delu memorije koju koristi kernel. Taj stek je jedan i kernel ga ne menja.

Prilikom povratka iz prekidne rutine instrukcijom iret procesor ništa ne restaurira, samo se prebacuje na korišćenje registara PC, SP i PSW umesto njihovih sistemskih parnjaka SPC, SSP i SPSW.

Procesor je RISC, sa *load/store* arhitekturom i ima sledeće registre dostupne u neprivilegovanom režimu: 32 registra opšte namene (R0..R31), SP, PSW i PC. Poseban registar RX je dostupan samo u privilegovanom režimu rada procesora, pa ga korisnički procesi ne koriste i kernel ga može koristiti samo za svoje potrebe.

Registre dostupne u neprivilegovanom režimu treba sačuvati u odgovarajuća polja strukture PCB. U strukturi PCB postoje polja za čuvanje svih tih registara; pomeraji ovih polja u odnosu na početak strukture PCB označeni su simboličkim konstantama offspc, offspsw, offssp, offsps, offsps,

U kodu kernela postoji statički definisan pokazivač running koji ukazuje na PCB tekućeg procesa. Potprogram scheduler, koji nema argumente, realizuje raspoređivanje, tako što smešta PCB na koji ukazuje pokazivač running u listu spremnih procesa, a iz nje uzima jedan odabrani proces i postavlja pokazivač running na njega.

Na asembleru datog procesora napisati kod prekidne rutine dispatch koja vrši promenu konteksta korišćenjem potprograma scheduler. Ova prekidna rutina poziva se sistemskim pozivom iz korisničkog procesa, pri čemu se sistemski poziv realizuje softverskim prekidom.

Rešenje: ex, running pc [ rx + offsPc] dispotch: PSW [ Rx + OAs PSW] TRX LOUSPJ 4-24 TECCTS Ro, [Ry + ole Ri] 5 1 R31, [Rx + OHE RS1] scheduler running - wex thousand, Rx running , TRx + offspc] TRY + 04 c PSW] pecrayportyla SIP . ( Rx - UHSSP) lOSHTCE OTA. RA, CRX + OHSRA) RM. ( Rx - others)

ivet.

Neki procesor obrađuje prekide (hardverske i softverske) tako što tokom izvršavanja prekidne rutine koristi poseban stek koji se koristi u sistemskom, privilegovanom režimu rada procesora, u kome se izvršava kod kernela (čiji je deo i prekidna rutina). Taj stek alociran je u delu memorije koju koristi kernel, a na vrh tog steka ukazuje poseban registar procesora koji je dostupan samo u privilegovanom režimu. Taj stek je uvek isti i kernel ga ne menja.

Prilikom obrade prekida, procesor na ovom sistemskom steku čuva: pokazivač vrha korisničkog steka (SP) koji je koristio prekinuti program, programsku statusnu reč (PSW) i programski brojač (PC), tim redom, ali *ne* i ostale programski dostupne registre. Prilikom povratka iz prekidne rutine instrukcijom iret, procesor restaurira ove registre sa sistemskog steka i vraća se u korisnički režim, a time i na korisnički stek.

Procesor je RISC, sa *load/store* arhitekturom i ima sledeće programski dostupne registre: 32 registra opšte namene (R0..R31), SP, PSW i PC. Poseban registar RX je dostupan samo u privilegovanom režimu rada procesora, pa ga korisnički procesi ne koriste i kernel ga može koristiti samo za svoje potrebe.

Registre PC, SP, PSW i R0..R31 treba sačuvati u odgovarajuća polja strukture PCB. U strukturi PCB postoje polja za čuvanje svih tih registara; pomeraji ovih polja u odnosu na početak strukture PCB označeni su simboličkim konstantama offsPC, offsPSW, offsSP, offsR0, ..., offsR31.

U kodu kernela postoji statički definisan pokazivač running koji ukazuje na PCB tekućeg procesa. Potprogram scheduler, koji nema argumente, realizuje raspoređivanje, tako što smešta PCB na koji ukazuje pokazivač running u listu spremnih procesa, a iz nje uzima jedan odabrani proces i postavlja pokazivač running na njega.

Na asembleru datog procesora napisati kod prekidne rutine dispatch koja vrši promenu konteksta korišćenjem potprograma scheduler. Ova prekidna rutina poziva se sistemskim pozivom iz korisničkog procesa, pri čemu se sistemski poziv realizuje softverskim prekidom.



Neki procesor obrađuje prekide (hardverske i softverske) tako što tokom izvršavanja prekidne rutine koristi poseban stek koji se koristi u sistemskom, privilegovanom režimu rada procesora, u kome se izvršava kod kernela (čiji je deo i prekidna rutina). Taj stek alociran je u delu memorije koju koristi kernel, a na vrh tog steka ukazuje poseban registar SSP procesora koji je dostupan samo u privilegovanom režimu.

Prilikom obrade prekida, procesor na ovom steku čuva programski brojač (PC) i programsku statusnu reč (PSW), tim redom, ali *ne* i ostale programski dostupne registre. Prilikom povratka iz prekidne rutine instrukcijom iret, procesor restaurira ove registre sa sistemskog steka i vraća se u korisnički režim, a time i na korisnički stek.

Postoji samo jedan kernel stek koji se koristi za izvršavanje celog koda kernela. Svi potprogrami kernela pisani su tako da na ovom steku čuvaju (i sa njega potom restauriraju) sve registre procesora koje koriste. Za sve vreme izvršavanja kernel koda prekidi su maskirani (procesor ih implicitno maskira prilikom prihvatanja prekida, a kernel kod ih ne demaskira).

U strukturi PCB postoje polja za čuvanje vrednosti svih programski dostupnih registara procesora; pomeraj polja za neki registar Ri u odnosu na početak strukture PCB označen je simboličkom konstantom offsri (npr. offssp, offspc, offspsw, offsro, ..., offsr31).

Procesor je RISC, sa *load/store* arhitekturom i ima sledeće programski dostupne registre: 32 registra opšte namene (R0..R31), SP, PSW i PC. Svi registri su 32-bitni.

U kodu kernela postoji statički definisan pokazivač running koji ukazuje na PCB tekućeg procesa. Potprogram <code>sys\_call\_proc</code>, koji nema argumente, realizuje obradu sistemskog poziva, kao i raspoređivanje, tako što, nakon obrade samog sisteskog poziva, postavlja pokazivač running da ukazuje na PCB odabranog novog tekućeg procesa.

Na asembleru datog procesora napisati kod prekidne rutine <code>sys\_call</code> za sistemske pozive softverskim prekidom, s tim da ona, zbog efikasnijeg rada, ne treba da vrši promenu konteksta (čuvanje i restauraciju registara) ako za tim nema potrebe, odnosno ukoliko procedura sys call proc nije promenila pokazivač running.



```
swepctx: So R2, (Ro + oH < R2)
IJ Rz, Cssp+47 Rz:= Rp
 so R, (Ro+ oHs R1]
 ed B, Cisp +0]
  11 R, [Ro + 045 Ro]
  addi ssp, ssp, 8.
  ed Rz, (58p+4)
 51 R2, [Re Lots PSW]
                                   [pr]
  11 B TSSP +8]
  s/ Re, (Ro + otsPC)
 addi ssp, ssp, 8.
 SJ Sp, TRo +OHSP]
 sd Rs, [Rs 2045 Rx]
  SJ Rey, [Ro + offs Ray].
  el Ro, (Ry + OH; PC)
  sd Ro, [ssp]
  addi sip sip, - y.
  ed Ro, TRI + OHS PSW]
  sd Ro, Cssp7
   addi ssp, ssp, -4.
   ed sp. TR +oths sp]
   11 R, [R+OHSRO]
   ld Rz, [R++++]
   11 Ry, [Ry + 0H 5 R37]
   1) Ry, (Ry + oths Ry]
   ivet
```

Neki procesor obrađuje prekide (hardverske i softverske) tako što tokom izvršavanja prekidne rutine koristi poseban stek koji se koristi u sistemskom, privilegovanom režimu rada procesora, u kome se izvršava kod kernela (čiji je deo i prekidna rutina). Taj stek alociran je u delu memorije koju koristi kernel, a na vrh tog steka ukazuje poseban registar SSP procesora koji je dostupan samo u privilegovanom režimu.

Prilikom obrade prekida, procesor na ovom steku čuva: pokazivač vrha korisničkog steka (SP) koji je koristio prekinuti proces, programsku statusnu reč (PSW) i programski brojač (PC), tim redom, ali *ne* i ostale programski dostupne registre. Prilikom povratka iz prekidne rutine instrukcijom iret, procesor restaurira ove registre sa sistemskog steka i vraća se u korisnički režim, a time i na korisnički stek.

Svaki proces ima takav sopstveni sistemski stek. Prilikom promene konteksta, ostale programski dostupne registre treba sačuvati na ovom sistemskom steku prekinutog procesa. U strukturi PCB postoji polje za čuvanje vrednosti SSP steka procesa; pomeraj ovog polja u odnosu na početak strukture PCB označen je simboličkom konstantom offsssp.

Procesor je RISC, sa *load/store* arhitekturom i ima sledeće programski dostupne registre: 32 registra opšte namene (R0..R31), SP, PSW i PC.

U kodu kernela postoji statički definisan pokazivač running koji ukazuje na PCB tekućeg procesa. Potprogram scheduler, koji nema argumente, realizuje raspoređivanje, tako što smešta PCB na koji ukazuje pokazivač running u listu spremnih procesa, a iz nje uzima jedan odabrani proces i postavlja pokazivač running na njega.

Na asembleru datog procesora napisati kod prekidne rutine dispatch koja vrši promenu konteksta korišćenjem potprograma scheduler. Ova prekidna rutina poziva se sistemskim pozivom iz korisničkog procesa, pri čemu se sistemski poziv realizuje softverskim prekidom.

iret

Rešenje:

