# Рачунарски ВЛСИ системи (13е114влси)

## Практични део испита

#### 2021/22.

## Опис дизајна:

Дизајн **dut.vp** који се верификује је 8-битни регистар који има следеће портове:

- сигнал такта **clk**
- асинхрони ресет активан за вредност нула **rst\_n**
- 15-битни контролони сигнал **control**
- једнобитни улазни податак serial\_input\_lsb
- једнобитни улазни податак serial input msb
- 8-битни улазни податак parallel\_input
- једнобитни излазни податак serial\_output\_lsb
- једнобитни излазни податак serial\_output\_msb
- 8-битни излазни податак parallel\_output

Контролним сигналом **control** задаје се операција која се изврашава. Сваки бит сигнала представља једну операцију. Ако одређени бит има активну вредност, одређена операција треба да се изврши. Ако више битова има активну вредност, извршава се она са највећим приоритетом. Приоритет операције зависи од позиције бита у сигналу. Највећи приоритет има операција која одговара биту 0, а најмањи приоритет операција која одговара биту 14. У наставку су описани битови и одговарајуће операције:

### 0. CLEAR:

- поставља вредност регистра на 0

### **1. LOAD**:

- у регистар учитава вредност са улазног порта parallel\_input

## 2. INC:

- увећава вредност регистра за 1
- пренос се приказује на излазном порту serial\_output\_msb

#### **3. DEC**:

- умањује вредност регистра за 1
- позајмица се приказује на излазном порту serial\_output msb

#### 4 ADD

- сабира вредност са улазног порта parallel input са тренутном вредношћу регистра
- пренос се приказује на излазном порту serial\_output\_msb

#### 5. SUB

- одузима вредност са улазног порта parallel\_input од тренутне вредности регистра
- позајмица се приказује на излазном порту serial output msb

#### **6. INVERT**:

- инвертује све битове регистра

## 7. SERIAL\_INPUT\_LSB:

- битови регистра се померају за једно место улево
- највиши бит регистра се приказује на излазном порту serial output msb
- на место најнижег бита регистра се учитава вредност са улазног порта serial\_input\_lsb

## 8. SERIAL INPUT MSB:

- битови регистра се померају за једно место удесно
- најнижи бит регистра се приказује на излазном порту serial\_output\_lsb
- на место највишег бита регистра се учитава вредност са улазног порта serial\_input\_msb

# 9. SHIFT\_LOGICAL\_LEFT:

- битови регистра се померају за једно место улево
- највиши бит регистра се приказује на излазном порту serial output msb
- на место најнижег бита регистра се учитава вредност 0

## 10. SHIFT LOGICAL RIGHT:

- битови регистра се померају за једно место удесно
- најнижи бит регистра се приказује на излазном порту serial\_output\_lsb
- на место највишег бита регистра се учитава вредност 0

## 11. SHIFT\_ARITHMETIC\_LEFT:

- битови регистра се померају за једно место улево
- највиши бит регистра се приказује на излазном порту serial\_output\_msb
- на место најнижег бита регистра се учитава вредност 0

## 12. SHIFT\_ARITHMETIC\_RIGHT:

- битови регистра се померају за једно место удесно
- најнижи бит регистра се приказује на излазном порту serial\_output\_lsb
- на место највишег бита регистра се учитава претходна вредност највишег бита регистра

## 13. ROTATE LEFT:

- битови регистра се ротирају за једно место улево
- највиши бит регистра се приказује и на излазном порту serial\_output\_msb

#### 14. ROTATE RIGHT:

- битови регистра се ротирају за једно место удесно
- најнижи бит регистра се приказује на излазном порту serial\_output\_lsb

Ако одабрана операција не користи излазе **serial\_output\_lsb** и **serial\_output\_msb**, њихова вредност се поставља на 0.

## Опис верификационог окружења:

Уз дизајн који се верификује дато је и празно верификационо окружење **testbench.sv** које треба реализовати коришћењем **UVM** стандарда како би било искоришћено током процеса верификације дизајна.