





# معماری کامپیوتر

جلسه دوازدهم: قانون امدال - محاسبات كامپيوترى (واحد ALU)



- در طراحی سیستمهای کامپیوتری اجزای مختلفی باید درنظر گرفته شوند
  - کارایی و بازده بالا در طراحی سیستمهای کامپیوتری بسیار حائز اهمیت است
- تشخیص اینکه سرمایه گذاری روی کدام بخش از سیستم منجر به بازده بالاتری می شود: قانون امدال
  - بهبود کارایی سیستم درنتیجه بهبود کارایی اجزای آن حاصل میشود
- بهبود اجزایی از سیستم که محاسبات وعملیات سنگین را برعهده دارند منجر به بهبود بیشتر در کارایی میشوند
  - بخش ترتیبی سیستم که قابلیت اجرای موازی ندارد: محدودیت سرعت اجرا
    - پارامتر تسریع (speed up): پارامتر تسریع (speed up): •





• اگر نسبت دستورات ترتیبی یک برنامه که قابلیت تسریع در آنها نیست به کل دستورات آن p باشد، و بقیه دستورات را بتوان با اجرای موازی p برابر سریع تر کرد، میزان افزایش سرعت اجرای برنامه (speed up) حالت دوم به حالت اول برابرست با:

Speed-Up = 
$$\frac{1}{f + \frac{1-f}{p}} = \frac{p}{(p-1).f + 1}$$

درحالت کلی اگر  $a_i$  بخش از برنامه را بتوان بهاندازه  $p_i$  موازی کرد:

Speed-Up = 
$$\frac{1}{(1-\sum_{i=1}^{n} a_i) + \sum_{i=1}^{n} (\frac{a_i}{p_i})}$$











• مثال: یک برنامه روی کامپیوتر در ۱۰۰ ثانیه اجرا میشود، که ۶۰ ثانیه آن مربوط به عملیات ضرب است. اگر بخواهیم اجرای برنامه ۲ برابر سریعتر شود، عملیات ضرب را چقدر سریعتر انجام دهیم؟

Speed up = 2 = 100 / x  $\rightarrow$  x = 50  $\rightarrow$  mult\_old = 60 , mult\_new = 50-40=10  $\rightarrow$  برابر سریعتر  $\rightarrow$ 

Amdahl's law: 
$$2 = \frac{p}{(p-1).f+1} = \frac{p}{(p-1).0.4+1} \rightarrow p = 6$$



• مثال: در مثال قبل اگر بخواهیم تسریع برنامه را ۲.۵ برابر کنیم، به چه میزان موازیسازی نیاز خواهیم داشت؟

Speed up = 
$$2.5 = 100 / x \rightarrow x = 40 \rightarrow 40 - 40 = 0$$
 impossible ×

Amdahl's law: 
$$2.5 = \frac{p}{(p-1).f+1} = \frac{p}{(p-1).0.4+1} \rightarrow 0 = 1.5$$
 impossible ×



• مثال: یک برنامه در زمان ۸۰ ثانیه بر روی یک رایانه اجرا شده است. ۲۰ درصد زمان برای دستورات ممیز شناور شناور و ۳۰ درصد زمان برای دستورات ضرب اعداد صحیح مصرف شده است. اگر اجرای دستورات ممیز شناور را ۸ برابر و اجرای دستورات ضرب اعداد صحیح را ۶ برابر تسریع کنیم، میزان تسریع برنامه چقدر است؟

اتعميم قانون امدال Speed-Up = 
$$\frac{1}{(1-\sum_{i=1}^{n}a_i)+\sum_{i=1}^{n}(\frac{a_i}{p_i})}$$
 =  $\frac{1}{0.5+(0.3/6)+(0.2/8)}$  =  $\frac{1}{0.5+(0.05)+(0.025)}$  = 1.74



# طراحی پردازنده: واحد حساب و منطق

#### طراحی واحد پردازشگر مرکزی





- طبق مدل طراحی معماری کامپیوتر Von Neumann پردازشگر
  - واحد محاسبات و منطق
    - واحد كنترل
    - هدف این بخش:
  - آشنایی و بررسی این واحد
    - طراحي اين واحد

### واحد حساب و منطق (ALU)



- مطالب این فصل:
- آشنایی با جمع کنندهها
- آشنایی با ضرب کنندهها و تسریع عملیات ضرب
  - آشنایی با الگوریتم و واحد تقسیم کننده
- محاسبات در سیستم اعداد اعشاری ممیز ثابت و ممیز شناور
  - محاسبات اصلی در سیستم نمایش اعداد BCD



- عملیات جمع مهمترین عملیات ریاضی است
- برای طراحی جمع کننده لازم است نوع اعداد را بشناسیم:



#### اعداد صحيح علامتدار



- روش اندازه –علامت (sign-magnitude):
- اندازه و علامت در قالب دوبخش مجزا ذخیره میشوند
  - آخرین بیت (از سمت راست) نشان گر علامت است



#### اعداد صحیح علامتدار



- روش مکمل ۱ (1's complement):
- نمایش عدد و علامت باهم در n بیت
- عدد منفی: مکمل کردن تمام بیتها در نمایش باینری





#### اعداد صحیح علامتدار



- روش مکمل ۲ (2's complement):
- نمایش عدد و علامت باهم در n بیت
- عدد منفی: مکمل کردن تمام بیتها در نمایش باینری + ۱



#### اعداد اعشاری



- اعداد اعشاری ممیز ثابت
- تعداد بیتهای ذخیرهسازی بخش صحیح و اعشاری ثابت است
  - اعداد اعشاری ممیز شناور
- ممیز اعشار از هرجایی برحسب عدد مدنظر می تواند قرار گیرد



#### Floating-Point Format



Fixed-Point Format



- فرض: اعداد صحیح بدون علامت
  - جمع کنندههای پایه:
- ربع جمع کننده (Quarter Adder)
  - نیمجمع کننده (Half Adder)
  - تمام جمع كننده (Full Adder)





#### FA

| X | Y | $C_{\mathrm{in}}$ | $C_{\mathrm{out}}$ | S |
|---|---|-------------------|--------------------|---|
| • | • | •                 | •                  | • |
| • | • | ١                 | •                  | 1 |
| • | ١ | •                 | •                  | 1 |
| • | ١ | ١                 | ١                  | • |
| ١ | • | •                 | •                  | 1 |
| ١ | • | ١                 | ١                  | • |
| ١ | ١ | •                 | ١                  | • |
| ١ | ١ | ١                 | ١                  | ١ |

$$s = sum = x \oplus y \oplus C_{in}$$

$$C_{out} = carry = xy + C_{in}y + C_{in}x$$

#### HA

| X | Y | С | S |
|---|---|---|---|
| • | • | • | • |
| • | ١ | • | 1 |
| ١ | • | • | 1 |
| ١ | ١ | ١ | • |

$$c = carry = xy$$

$$s = sum = x \oplus y$$

#### **QA**

| X | Y | S |
|---|---|---|
| • | • | • |
| • | 1 | 1 |
| ١ | • | 1 |
| ١ | ١ | • |

$$s = sum = x \oplus y$$



- انواع جمع کننده n بیتی:
- Ripple Carry Adder •
- Carry Look ahead Adder
  - Carry Select Adder
    - Carry Save Adder •





• جمع کننده آبشاری

• ایده اصلی: سریال کردن n تمام جمع کننده (مشابه عملیات جمع مبنای ده به صورت دستی)



### معیارهای مقایسه طراحی اجزای ALU



- ارزیابی و بررسی اجزا از نظر کیفیت و هزینه
- كيفيت: تاخير در محاسبه پاسخ نهايي (Delay)
  - زمان لازم برای دریافت خروجی از لحظه ورود داده
- برای سادگی، در محاسبه این پارامتر، تاخیر گیتها را ثابت درنظر می گیریم (d)
- هزینه (Hardware Cost): تعداد گیتهای لازم تعداد ترانزیستورهای استفاده شده در طراحی مدار



- محاسبه معیارهای تاخیر و هزینه در جمع کننده آبشاری
  - هزينه:

**Cost** (ripple carry) = 
$$n * Cost (FA) = n * [(C_{xor}) + 3*(C_{and}) + C_{or}] = 5n * C_{gate} = 5n$$

' تاخير:

**Delay** (FA) = Max (delay(sum), delay(carry)) = Max (delay(1 level gate), delay(2 level gate)) = 2d

$$\mathbf{Delay} \ (\mathbf{RCA}) = \begin{cases} \text{Delay (sum)} = (\text{n-1}) \ 2d + d = (2\text{n-1})d \\ \text{Delay (carry)} = 2\text{nd} \end{cases} \longrightarrow \text{Max (d(sum),d(carry))} = \mathbf{2nd}$$



• محاسبه تاخیر بیت جمع و بیت نقلی







- جمع کننده آبشاری از نظر طراحی ساده ترین است
  - تاخیر این نوع جمع کننده زیاد و برابر 2nd است
    - وابستگی تاخیر به تعداد بیتهای ورودی
    - رشد خطی تاخیر با افزایش تعداد ورودیها
- از لحاظ هزینه مناسب است ولی از نظر تاخیر کند محسوب میشود
  - در نتیجه به سراغ سایر انواع جمع کننده می رویم