





# معماری کامپیوتر

جلسه سیزدهم: جمع کننده

# جمع کننده (Adder)



- انواع جمع کننده n بیتی:
- Ripple Carry Adder •
- Carry Look ahead Adder
  - Carry Select Adder
    - Carry Save Adder •

### Ripple Carry Adder



- سریال کردن n تمام جمع کننده (مشابه عملیات جمع مبنای ده بهصورت دستی)
  - تاخیر: d) 2nd (تاخیر یک گیت)
    - هزينه: 5n
  - از لحاظ هزینه مناسب است ولی از نظر تاخیر کند محسوب میشود
    - در نتیجه به سراغ سایر انواع جمع کننده می رویم



- جمع کننده با پیشبینی بیت نقلی
- با هدف كاهش تاخير ارائه شده است
- در جمع کننده آبشاری، بیتهای نقلی گلوگاه ایجاد تاخیر بودند:
  - انتقال بیتهای نقلی از یک FA به FA بعدی زمانبر بود
  - لازمه شروع به کار هر FA اتمام کامل کار FA قبلیاش بود
- در جمع کننده با پیشبینی بیت نقلی (CLA)، هدف تسریع محاسبات بیت نقلی است
  - سریال بودن عملیات RCA را حذف کرده و به جای انتشار بیت نقلی، پیش بینی انجام می شود.



• در محاسبه بیتهای نقلی داشتیم:

$$C_0 = A_0B_0 + B_0C_{in} + A_0C_{in} \rightarrow C_0 = A_0B_0 + C_{in}(A_0 + B_0)$$

$$C_1 = A_1B_1 + B_1C_0 + A_1C_0 \rightarrow C_1 = A_1B_1 + C_0(A_1 + B_1) \rightarrow C_1 = A_1B_1 + (A_1 + B_1) A_0B_0 + (A_1 + B_1) A_0B_0C_{in}$$

• بافرض تعریف:

Generate

 $G_i = A_i B_i$ 

Propagate

 $P_i = A_i + B_i$ 



• بازنویسی محاسبات بیتهای نقلی:

Generate

$$G_i = A_i B_i$$

Propagate

$$P_i = A_i + B_i$$

$$C_0 = G_0 + C_{in} P_0$$

$$C_1 = G_1 + G_0 P_1 + P_0 P_1 C_{in}$$

$$C_2 = G_2 + G_1 P_2 + G_0 P_1 P_2 + P_0 P_1 P_2 C_{in}$$

$$C_i = G_i + C_{i-1} P_i$$

$$C_{n-1} = G_{n-1} + G_{n-2} P_{n-1} + G_{n-3} P_{n-1} P_{n-2} + ... + P_0 P_1 ... P_{n-2} P_{n-1} C_{in}$$



حذف وابستگی بیتهای نقلی به مرحله قبل



- امکان محاسبه Pi و Gi های بهصورت موازی
- تاخیر محاسبه این دو پارامتر در هر سطح: d (تاخیر یک گیت)
  - تاخیر محاسبه بیت نقلی هر مرحله براساس Pi

$$C_i = G_i + C_{i-1} P_i$$



دو واحد تاخير

• مدار ترکیبی تولید بیتهای نقلی براساس رابطه بالا: Carry Generator







- با دادن بیتهای نقلی و داده (A,B) به یک تمام جمع کننده نتیجه بدست می آید
  - در این حالت به Cout نیاز نیست پس یک xor برای محاسبه جمع کافی است.
    - تاخیر جمع کننده:







- ارائه CLA تحولی در دنیای جمع کنندهها بود
  - مستقل کردن تاخیر از تعداد بیتهای ورودی
- O(1) به O(n) به O(n) به O(n) به O(n)
- در ساختار CLA ارائه شده، گیتها n ورودی درنظر گرفته شدند
  - حداکثر تعداد ورودی گیتهای ساخته شده برابر ۴
- پس لازم است طراحی CLAها را از n بیت به  $^*$  بیت محدود کنیم



- طراحی CLA براساس ماژولهای ۴ بیتی
  - اتصال سريال CLA هاى ۴ بيت





#### • تاخير CLA

• دیدیم که تاخیر بیت نقلی 3d و بیت جمع 4d میباشد پس داریم:

$$Delay\_carry = 3d + 3d + \dots + 3d = 3 (n/k)d$$

$$Delay\_sum = 3 (n/k)d + d$$

- هرچه k كمتر باشد، تاخير بيشتر مي شود
- بهترین حالت که پیادهسازی آن عملی نیست k=n
  - عملکرد بدتر از جمع کننده عادی k=1
    - k حالت معمول برابر ۴



#### • هزينه CLA

- محاسبه P و G ها به 2n گیت نیاز دارد
- محاسبه بیت نقلی به بیش از 5n گیت نیاز دارد
- هزینه سختافزاری بالا در ازای کارایی و تاخیر بهتر

$$Performance = \frac{1}{Delay *Cost}$$



- جمع كننده انتخابي
- هدف اصلی کاهش تاخیر ناشی از محاسبه و انتقال بیت نقلی است
- ایده اصلی: در محاسبات باینری، رقم نقلی ورودی در مرحله یا «صفر» است و یا «یک»
- در جمع n بیتی، به ازای هر بیت ورودی یکبار جمع با بیت نقلی «صفر» و یکبار با «یک» انجام شود
  - این دو محاسبه موازی هم قابل اجرا هستند
- پس از مشخص شدن مقدار بیت نقلی ورودی، نتایج یکی از دو جمع انجام شده انتخاب شده و به خروجی میرود
  - پیادهسازی انتخاب توسط MUX





#### • ساختار جمع كننده انتخابى:

- اضافه شدن دو MUX
- تاخیر بیشتر نسبت به جمع کننده ساده
  - هزینه سختافزاری بیشتر
  - باارزش نبودن طراحی فعلی



- استفاده از ایده اصلی و تغییر طراحی
- تفکیک جمع کننده به اجزای کوچکتر و اتصال آنها
  - بطور مثال: اتصال آبشاری بلوکهای ۴ بیتی CSA





• استفاده از بلوکهای کوچکتر با اندازه مساوی: Uniform Carry Select Adder

• تاخير:

Delay = 
$$k * delay (FA) + (\frac{n}{k}-1) * delay (MUX)$$

Delay\_CSA = 
$$4 * 2d + 3 * 3d = 8d + 9d = 17 d$$

$$Delay\_RCA = 16*2d = 32d$$

- (k=4:محاد بیت بلوکهای کوچک مدار است (در شکل قبل k
  - 2d تاخير FA ها و 3d تاخير MUXها
- در برخی از طراحیها برای بلوک اول هم MUX اضافه میشود



- کارایی جمع کننده وابسته است به مقدار k
  - اتاخیر از حالت آبشاری بیشتر است:k=1
    - انتخاب k مناسب:

**Delay(carry select) < Delay (Ripple Carry)**  $\rightarrow$  2kd + (n/k)\*3d < 2nd

• با حل نامعادله و تعیین k می توان به تاخیر بهینه برحسب کاربرد رسید



- استفاده از بلوکهای کوچکتر با اندازه نامساوی: Non-uniform Carry Select Adder
  - کوچک کردن سایز بلوکهای اول با هدف کاهش زمان انتظار بلوکهای آخر
    - تاخیر کمتر ولی سختافزار یکسان
      - تاخير اين حالت؟





- جمع کننده ذخیره بیت نقلی
- فرض كنيد مىخواهيم m عدد n بيتى را باسرعت بالا جمع كنيم
- روش اول: یک ماتریس  $m^*n$  تشکیل داده و سطر به سطر با  $m^*$  جمع کننده (آبشاری) جمع کنیم
  - تاخیر هر جمع کننده آبشاری n بیتی: 2nd
  - 2n\*(m-1) : تاخیر این روش بسیار زیاد است •
  - بیت خروجی با احتساب نقلیهای هر مرحله 2n





- فرض كنيد مىخواهيم m عدد n بيتى را باسرعت بالا جمع كنيم
- روش دوم: استفاده از یک درخت برای جمع با هدف کاهش دادن تاخیر و کاهش طبقات
  - تاخير = (log(m)) عاخير •





- فرض كنيد مىخواهيم m عدد n بيتى را باسرعت بالا جمع كنيم
  - روش سوم و بهتر: جمع کننده ذخیره بیت نقلی
  - هر FA یک جمع کننده سه تایی: دو ورودی و یک بیت نقلی ورودی
- با استفاده از FA و به طور بازگشتی، دسته های سه تایی اعداد را به دوتایی تبدیل می کنیم (S و Cout و F
  - بیتهای نقلی تولید شده را جدا ذخیره می کنیم
  - جمع بیتهای نقلی با یک سطح شیفت به چپ با حاصل جمع
    - تکرار این روال را تا رسیدن به دستههای دوتایی
  - استفاده از جمع کننده n+1 بیتی (مانند آبشاری) و پایان عملیات







```
X: 10011 X: 10011 Y: +11001 Z: +01011 Z: +01011 X: 00001
```

```
X: 10011

Y: +11001

Z: +01011

S: 00001

C: 11011

Sum: 110111

Delay = delay(FA) + delay (5 bit adder)

Cost = 5*cost (FA) + cost (5 bit adder)
```