





# معماری کامپیوتر

جلسه بیستودوم: پیادهسازی واحد کنترل (سیمبندی شده)

#### طراحي واحد كنترل



- معماری مجموعه دستورالعملهای کامپیوتر پایه (ISA)
  - ساختار مسیر داده و واحد کنترل
    - طراحی واحد کنترل
  - مشخص کردن توالی اجرای هر دستورالعمل
- مشخص کردن عملیات هر مرحله از چرخه دستورالعمل (برحسب کلاک): microinstruction
  - با هدف مدیریت باس و تنظیم ورودیهای ثباتها و حافظه در کلاک مشترک با مسیر داده

# فلوچارت مراحل چرخه دستورالعمل









# دستورات قابل اجرا در کامپیوتر پایه



| CLA<br>CLE<br>CMA<br>CME<br>CIR<br>CIL<br>INC<br>SPA<br>SZA<br>SZE | r:<br>rB <sub>11</sub> :<br>rB <sub>10</sub> :<br>rB <sub>9</sub> :<br>rB <sub>6</sub> :<br>rB <sub>6</sub> :<br>rB <sub>4</sub> :<br>rB <sub>3</sub> :<br>rB <sub>2</sub> :<br>rB <sub>1</sub> : | $SC \leftarrow 0$ $AC \leftarrow 0$ $E \leftarrow 0$ $AC \leftarrow AC'$ $E \leftarrow E'$ $AC \leftarrow shr AC, AC(15) \leftarrow E, E \leftarrow AC(0)$ $AC \leftarrow shl AC, AC(0) \leftarrow E, E \leftarrow AC(15)$ $AC \leftarrow AC + 1$ $if (AC(15) = 0) then (PC \leftarrow PC+1)$ $if (AC(15) = 1) then (PC \leftarrow PC+1)$ $if (AC = 0) then (PC \leftarrow PC+1)$ $if (E = 0) then (PC \leftarrow PC+1)$ |
|--------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                    |                                                                                                                                                                                                   |                                                                                                                                                                                                                                                                                                                                                                                                                          |

| Symbol | Operation Decoder      | Symbolic Description                                                        |
|--------|------------------------|-----------------------------------------------------------------------------|
| AND    | $D_0$                  | $AC \leftarrow AC \land M[AR]$                                              |
| ADD    | $D_1^{\circ}$          | $AC \leftarrow AC + M[AR], E \leftarrow C_{out}$                            |
| LDA    | $D_2^{\cdot}$          | $AC \leftarrow M[AR]$                                                       |
| STA    | $D_3^{-}$              | M[AR] ← AC                                                                  |
| BUN    | $D_\mathtt{4}^{\circ}$ | PC ← AR                                                                     |
| BSA    | $D_{5}^{T}$            | $M[AR] \leftarrow PC, PC \leftarrow AR + 1$                                 |
| ISZ    | $D_{6}^{\circ}$        | $M[AR] \leftarrow M[AR] + 1$ , if $M[AR] + 1 = 0$ then $PC \leftarrow PC+1$ |

دستورات ثباتی با شرط  $D_7I'T_3B[i]$ 

دستورات حافظهای با شرط 
$$D_{0 \le i \le 6} T_4$$



- در انتها براساس ریزدستورات، پایههای متصل به باس را برنامهریزی می کنیم
  - مثلا همه زمانهایی که AR مقداردهی میشود را باهم OR میکنیم
    - نتیجه این OR را به پایه load ثبات AR روی باس میدهیم



- $LD[AR] \leftarrow R'T_0 + R'T_2 + D_7'IT_3 \bullet$   $AR \leftarrow PC, AR \leftarrow IR(0-11), AR \leftarrow M[AR]$ 
  - $CLR[AR] \leftarrow RT_0 \cdot$
  - $INR[AR] \leftarrow D_5T_4 \cdot$



- مدیریت باس مشترک با استفاده از MUX با سه خط انتخاب
  - فعال شدن هر عنصر بهمعنای دسترسی به باس است
    - دسترسی به باس با هدف قرار دادن داده
  - در هر لحظه فقط یک عنصر به باس دسترسی داشته باشد
    - افزودن چه ماژول سختافزاری؟

| S <sub>2</sub> S <sub>1</sub> S <sub>0</sub> | Register |                           |
|----------------------------------------------|----------|---------------------------|
| 0 0 0                                        | х        | s                         |
| 0 0 1                                        | AR       | Multiplexer               |
| 0 1 0                                        | PC       | · ·                       |
| 0 1 1                                        | DR       | S <sub>1</sub> bus select |
| 1 0 0                                        | AC       | inputs                    |
| 1 0 1                                        | IR       | S Inputs                  |
| 1 1 0                                        | TR       | — <del></del>             |
| 1 1 1                                        | Memory   |                           |



• مدیریت باس مشترک با استفاده از MUX با سه خط انتخاب



- $(X_i)$  به هر عنصر روی باس عددی می دهیم •
- فعال شدن هر عدد بهمعنای در اختیار گرفتن باس است
  - فعال شدن X<sub>i</sub>ها برچه اساسی؟



• مدیریت باس مشترک با استفاده از MUX با سه خط انتخاب



| <b>x</b> 1 | <b>x2</b> | х3 | х4 | х5 | х6 | <b>x7</b> | S2 | <b>S</b> 1 | S0 | selected register |
|------------|-----------|----|----|----|----|-----------|----|------------|----|-------------------|
| 0          | 0         | 0  | 0  | 0  | 0  | 0         | 0  | 0          | 0  | none              |
| 1          | 0         | 0  | 0  | 0  | 0  | 0         | 0  | 0          | 1  | AR                |
| 0          | 1         | 0  | 0  | 0  | 0  | 0         | 0  | 1          | 0  | PC                |
| 0          | 0         | 1  | 0  | 0  | 0  | 0         | 0  | 1          | 1  | DR                |
| 0          | 0         | 0  | 1  | 0  | 0  | 0         | 1  | 0          | 0  | AC                |
| 0          | 0         | 0  | 0  | 1  | 0  | 0         | 1  | 0          | 1  | IR                |
| 0          | 0         | 0  | 0  | 0  | 1  | 0         | 1  | 1          | 0  | TR                |
| 0          | 0         | 0  | 0  | 0  | 0  | 1         | 1  | 1          | 1  | Memory            |

• ریزدستوراتی که به مقدار  $x_i$  نیاز دارند را  $x_i$ 

$$X1 = D_4T_4 + D_5T_5$$

$$D4T4:PC \leftarrow AR \cdot$$

$$D5T5:PC \leftarrow AR \cdot$$

#### طراحي واحد كنترل



- تا اینجا با وظایف، اجزا و سازمان واحد کنترل آشنا شدیم
  - هر دستور را در قالب ریزدستورالعمل نوشتیم
  - در هر کلاک دقیقا چه عملیاتی باید انجام شود
- درنتیجه با دانستن اینکه در هر کلاک اطلاعات را از کجا میخوانیم و به کجا میدهیم
  - طراحی اجزای واحد کنترل را در قالب مدارات ترکیبی انجام دادیم
  - باهدف تولید سیگنالهای کنترلی مسیر داده در حین اجرای دستورات



#### طراحي واحد كنترل



- شیوههای طراحی واحد کنترل:
- Hardwired (سیمبندی شده): طراحی سختافزاری واحد کنترل و لحیم کردن سیمها
- در این طراحی با گیت کار میکنیم و طراحی استاتیک است و تحمل تغییرات آتی را ندارد (تا الان انجام دادیم)
- Micro-programmed (ریزبرنامهپذیر): قراردادن همه اجزا واحد کنترل داخل یک بلوک برنامهپذیر
  - یک کنترلر داخل کنترلر دیگر میگذاریم و با تغییرات کافیاست برنامهریزی را عوض کنیم و طراحی پویاست
    - یک واحد حافظه کنترلی (control memory) داخل واحد کنترل قرار می دهیم

## شیوه طراحی سیمبندی شده (Hardwired)



- واحد کنترل به صورت یک مدار ترکیبی ساخته می شود
- ورودیهایی را می گیرد (clock, IR, flag) و آنها را به سیگنالهای کنترلی تبدیل می کند



### شیوه طراحی سیمبندی شده (Hardwired)



- ویژگیها
- سرعت بیشتر بهدلیل پیادهسازی سختافزاری
- ممکن است قابلیت پیادهسازی دستورات پیچیده را نداشته باشد (کامپیوترهای CISC)
  - اتصالات، شیوه عملکرد و دستورات غیرقابل تغییر هستند
  - هر تغییر مستلزم طراحی دوباره و ساخت واحد کنترل از ابتدا میباشد

## شیوه طراحی ریزبرنامه پذیر (Micro-programmed)



- واحد كنترل قابل برنامهريزي است
- در صورت نیاز به تغییر، برنامه عوض می شود و نیاز به جایگزینی سخت افزار نیست
  - ساختار واحد کنترل یک حافظه برنامهپذیر است (بهجای مدار ترکیبی)
    - عمليات كنترلى توسط ريزدستورالعملها انجام مىشوند
    - روال اجرای دستورات توسط برنامه موجود در حافظه کنترلی (ROM)
      - كنترلها (control words) توسط حافظه كنترلي توليد مي شود
      - هر کد عملیاتی، به یک قسمت از حافظه برنامهپذیر نگاشت میشود



## شیوه طراحی ریزبرنامه پذیر (Micro-programmed)



- ساختار و روال عملکرد حافظه کنترلی
- از جنس ROM است و یک بخش آدرس و یک بخش داده دارد
- آدرس از واحد (CAR(Control Address Register) تامین می شود
  - داده، همان کنترلهای خروجی واحد کنترل است (code words)
    - هر خط حافظه کنترلی یک ریزدستورالعمل از ریزبرنامه است
- هر ریزدستورالعمل متشکل از تعدادی ریزعملگر است که موازی اجرا میشوند



# شیوه طراحی ریزبرنامه پذیر (Micro-programmed)



- ساختار و روال عملکرد حافظه کنترلی
  - روال عملكرد
- ابتدا آدرس، تامین شده و به حافظه کنترلی داده میشود
- به مکانی که آدرس مشخص شده رفته و داده آن را استخراج میشود
- قسمتی از داده که مربوط به اطلاعات کنترلی است در اختیار data path قرار می گیرد
  - آدرس بعدی تولید میشود (sequencer)