





# معماری کامپیوتر

جلسه بیست و سوم: پیادهسازی واحد کنترل (ریزبرنامهریزی شده)

#### شیوه طراحی سیمبندی شده (Hard-wired)



- تبديل مجموعه دستورالعملها به ريزدستورالعمل
  - Register Transfer Language :RTL •
- برحسب چرخه fetch-decode-operands-execute در چه مرحله هستیم
  - در هر کلاک چه عملیاتی انجام میشود
  - هر ریزدستورالعمل: دو بخش شرط و عملیات
- برحسب شرایط و ثباتهای مقصد(سمت چپ)، طراحی پایههای load و
- برحسب شرایط و ثباتهای درگیر در عملیات (سمت راست)، طراحی مدیر باس





- واحد كنترل قابل برنامهريزي است
- در صورت نیاز به تغییر، برنامه عوض می شود و نیاز به جایگزینی سخت افزار نیست
  - ساختار واحد کنترل یک حافظه برنامهپذیر است (بهجای مدار ترکیبی)
    - عملیات کنترلی توسط ریزدستورالعملها انجام میشوند
    - روال اجرای دستورات توسط برنامه موجود در حافظه کنترلی (ROM)
      - كنترلها (control words) توسط حافظه كنترلي توليد مي شود





- ساختار و روال عملکرد حافظه کنترلی
- از جنس ROM است و یک بخش آدرس و یک بخش داده دارد
- آدرس از واحد (CAR(Control Address Register) تامین می شود
  - داده، همان کنترلهای خروجی واحد کنترل است (code words)
    - هر خط حافظه کنترلی یک ریزدستورالعمل از ریزبرنامه است
- هر ریزدستورالعمل متشکل از تعدادی ریزعملگر است که موازی اجرا میشوند





- ریز برنامه (micro-program)
- مجموعه ریزدستورالعملهای یک دستور که در حافظه برنامهپذیر ذخیره میشوند و سیگنالهای کنترلی براساس آنها تولید میشود
  - ريزدستورالعمل (micro-instruction)
  - بخشی از دستورالعمل که قابل اجرا در یک پالس کلاک است
  - شامل انتقال مقدار بین ثباتها و حافظه با هدف اجرای دستور است





- ساختار و روال عملکرد حافظه کنترلی
  - روال عملكرد
- ابتدا آدرس، تامین شده و به حافظه کنترلی داده می شود (CAR)
- به مکانی که آدرس مشخص شده رفته و داده آن را استخراج میشود (شیوه ذخیره داده مهم است)
  - قسمتی از داده که مربوط به اطلاعات کنترلی است در اختیار data path قرار می گیرد
    - آدرس بعدی تولید میشود (address sequencer)
      - از روی اطلاعات مکان فعلی حافظه و سایر اطلاعات



#### • واحد تولید آدرس بعدی (Next Address Sequencer Logic/Address Sequencer)

- هدف: تعیین ترتیب آدرسها در حافظه کنترل (CM)
- حالتهای مختلف ایجاد میشود پس با یک MUX طراحی می کنیم
  - increment اجرای مرتب: آدرس بعدی آدرس فعلی (یک واحد increment)
- ii. اجرای Branch: آدرس بعدی با پرش (branch) که آدرس پرش از کلمه کنترلی استخراج میشود
- iii. اجرای Subroutine: آدرس بعدی مربوط به یک روتین، فراخوانی با دستور call (ذخیره آدرس بازگشت در SBR)
  - iv. نگاشت: هر دستور یک روتین ذخیره شده در حافظه کنترلی دارد که براساس کدعملیاتی به شروع آن میرویم
    - تبدیل opcode به آدرس حافظه کنترلی

### واحد تولید آدرس بعدی





#### واحد تولید آدرس بعدی



- در این طراحی، یک SBR داشتیم پس یک فراخوانی مدیریت می شود
- برای اجرای چندین فراخوانی تو در تو میتوان این ثبات را مشابه پشته طراحی کرد
- واحد نگاشت با هدف استخراج آدرس اجرای هر دستور از روی کدعملیاتی آن
  - مشابه برنامهنویسی event-driven و ورودی آن از IR است
  - تبدیل کدعملیاتی به آدرس شروع روتین با تنظیم تعداد بیتها برحسب آدرسها
    - طراحی به صورت یک مدار ترکیبی یا یک حافظه برنامه پذیر دیگر

### واحد تولید آدرس بعدی-نگاشت



#### • نگاشت بیتی:

- اگر فرض کنیم هر روتین در چهار خط حافظه قرار دارد
  - کدعملیاتی (opcode) چهاربیتی باشد
  - چند بیت افزونه به opcode نیاز داریم؟

#### واحد تولید آدرس بعدی-نگاشت



- اگر فرض کنیم هر روتین در چهار خط حافظه قرار دارد (\*)
  - نیاز به دو بیت در بخش کمارزش داریم
- اگر ۴ خط برای ذخیرهسازی کم بود، یک فضای رزرو درنظر می گیریم (+)
  - در مجموع با ۷ بیت آدرسسازی می کنیم
    - فضای حافظه دارای ۱۲۸ خط است

| Opcode                    |          |   |   |   |   |     |         |  |
|---------------------------|----------|---|---|---|---|-----|---------|--|
| Computer instruction:     |          | 1 | 0 | 1 | 1 |     | address |  |
| Mapping bits:             | <b>-</b> | × | × | × | × | 0 0 |         |  |
| Microinstruction address: | 0        | 1 | 0 | 1 | 1 | 0 0 |         |  |



#### • ذخیره داده (microinstruction) در حافظه کنترلی

- تاكنون ديديم كه در هر خط حافظه كنترلى يك ريزدستورالعمل داريم
  - اطلاعات ريزعملگرها
  - اطلاعات استخراج آدرس بعدی
  - اطلاعاتی برای ساخت کلمه کنترلی و ارسال به مسیر داده
    - برای طراحی این بخش، یک مثال دیگر میبینیم.
      - طراحي کنترلر يک کامپيوتر ساده



- یک کامپیوتر نمونه با چهار دستورالعمل درنظر می گیریم:
- مجموعه دستورالعملها (ISA): Add, Branch, Store, Exchange (همگي نوع حافظهاي)
  - فرمت دستورالعملها: ۱۱ بیت آدرس و ۴ بیت کدعملیاتی و ۱ بیت نوع آدرسدهی

| 15       | 14 11  | 10      | 0  |
|----------|--------|---------|----|
| <u> </u> | Opcode | Address | ;] |

- كدعملياتي دستورالعملها:
- Effective Address :EA •

| Symbol   | OP-code | Description                |
|----------|---------|----------------------------|
| ADD      | 0000    | AC ← AC + M[EA]            |
| BRANCH   | 0001    | if (AC < 0) then (PC ← EA) |
| STORE    | 0010    | M[EA] ← AC                 |
| EXCHANGE | 0011    | AC ← M[EA], M[EA] ← AC     |



- مسیر داده کامپیوتر نمونه با چهار دستورالعمل متشکل است از:
  - حافظه با ۲۱۱ خانه و هر خانه ۱۶ بیتی
  - ثبات AR یازده بیتی داریم برای آدرسدهی
  - داده به ثبات DR میرود که ۱۶ بیتی است
    - ثبات PC داریم که با AR در تماس است
      - ALU و ثبات AC داريم





- ساختار پردازنده کامپیوتر نمونه چهاردستورالعملی:
  - ثبات دستورالعمل نداريم چگونه مديريت كنيم؟