

# Instituto Tecnológico de Costa Rica Escuela de Ingeniería en Computadores Fundamentos de Arquitectura de Computadores (CE1107)

# Bitácora del proyecto: Máquinas de estados y protocolo de comunicación UART

# Profesor: Luis Alberto Chavarría Zamora

**Estudiantes:** 

Adriel Sebastián Chaves Salazar 2021031465 Ana Melissa Vásquez Rojas 2023194350 Daniel Duarte Cordero 2022012866 Sergio Salazar Núñez 2022155923

II Semestre 2024

# TABLA DE CONTENIDOS

| P  | ORTA | DA      |                                                        | i  |
|----|------|---------|--------------------------------------------------------|----|
| TA | ABLA | DE CO   | ONTENIDOS                                              | iv |
| 1  | Intr | oducció | on .                                                   | 1  |
| 2  | Sem  | ana 1:  | Estudio del problema y conceptos                       | 2  |
|    | 2.1  | Fecha:  | : 01/10/2024                                           | 2  |
|    |      | 2.1.1   | Objetivos                                              | 2  |
|    |      | 2.1.2   | Descripción de las tareas                              | 2  |
|    |      | 2.1.3   | Problemas encontrados y soluciones aplicadas           | 2  |
|    |      | 2.1.4   | Resultados obtenidos                                   | 5  |
|    |      | 2.1.5   | Reflexión sobre el estudio                             | 5  |
|    | 2.2  | Fecha:  | : 02/10/2024                                           | 5  |
|    |      | 2.2.1   | Avance del proyecto: Implementación inicial en Quartus | 5  |
|    |      | 2.2.2   | Problemas encontrados y soluciones aplicadas           | 6  |
|    |      | 2.2.3   | Resultados obtenidos                                   | 6  |
|    | 2.3  | Fecha:  | 03/10/2024                                             | 6  |
|    |      | 2.3.1   | Avance del proyecto: Primer commit con ALU completa    | 6  |
|    |      | 2.3.2   | Problemas encontrados y soluciones aplicadas           | 6  |
|    |      | 2.3.3   | Resultados obtenidos                                   | 7  |
|    | 2.4  | Fecha:  | : 06/10/2024                                           | 7  |
|    |      | 2.4.1   | Objetivos                                              | 7  |
|    |      | 2.4.2   | Descripción de las tareas                              | 8  |
|    |      | 2.4.3   | Problemas encontrados y soluciones aplicadas           | 9  |
|    |      | 2.4.4   | Resultados obtenidos                                   | 9  |
|    |      | 2.4.5   | Reflexión sobre el avance del proyecto                 | 9  |
| 3  | Sem  | ana 2:  |                                                        | 10 |
|    | 3.1  | Fecha:  | 07/10/2024                                             | 10 |
|    |      | 3.1.1   | Objetivos                                              | 10 |
|    |      | 3.1.2   | Descripción de las tareas                              | 10 |
|    |      | 3.1.3   | Problemas encontrados y soluciones aplicadas           | 11 |
|    |      | 3.1.4   | Resultados obtenidos                                   | 11 |
|    |      | 3.1.5   | Reflexión sobre el avance del proyecto                 | 11 |
|    | 3.2  | Fecha:  | : 08/10/2024                                           | 12 |
|    |      | 3 2 1   | Objetivos                                              | 12 |

|   |     | 3.2.2  | Descripción de las tareas                                         | 12 |
|---|-----|--------|-------------------------------------------------------------------|----|
|   |     | 3.2.3  | Problemas encontrados y soluciones aplicadas                      | 12 |
|   |     | 3.2.4  | Resultados obtenidos                                              | 13 |
|   |     | 3.2.5  | Reflexión sobre el avance del proyecto                            | 13 |
|   | 3.3 | Fecha: | 11/10/2024                                                        | 13 |
|   |     | 3.3.1  | Avance del proyecto: Modificación de la ALU y adición de banderas | 13 |
|   |     | 3.3.2  | Problemas encontrados y soluciones aplicadas                      | 14 |
|   | 3.4 | Fecha: | 12/10/2024                                                        | 14 |
|   |     | 3.4.1  | Objetivos                                                         | 14 |
|   |     | 3.4.2  | Descripción de las tareas                                         | 14 |
|   |     | 3.4.3  | Problemas encontrados y soluciones aplicadas                      | 14 |
|   |     | 3.4.4  | Resultados obtenidos                                              | 15 |
|   |     | 3.4.5  | Reflexión sobre el avance del proyecto                            | 16 |
|   | 3.5 | Fecha: | 13/10/2024                                                        | 16 |
|   |     | 3.5.1  | Avance del proyecto: Integración de Flip Flops para almacenar     |    |
|   |     |        | datos de la ALU                                                   | 16 |
|   |     | 3.5.2  | Problemas encontrados y soluciones aplicadas                      | 17 |
|   | 3.6 | Fecha: | 13/10/2024                                                        | 17 |
|   |     | 3.6.1  | Objetivos                                                         | 17 |
|   |     | 3.6.2  | Descripción de las tareas                                         | 17 |
|   |     | 3.6.3  | Problemas encontrados y soluciones aplicadas                      | 18 |
|   |     | 3.6.4  | Resultados obtenidos                                              | 19 |
|   |     | 3.6.5  | Reflexión sobre el avance del proyecto                            | 24 |
|   | 3.7 | Fecha: | 14/10/2024                                                        | 24 |
|   |     | 3.7.1  | Objetivos                                                         | 24 |
|   |     | 3.7.2  | Descripción de las tareas                                         | 24 |
|   |     | 3.7.3  | Problemas encontrados y soluciones aplicadas                      | 25 |
|   |     | 3.7.4  | Resultados obtenidos                                              | 25 |
|   |     | 3.7.5  | Reflexión sobre el avance del proyecto                            | 25 |
| 4 | Sem | ana 3: |                                                                   | 27 |
|   | 4.1 | Fecha: | 15/10/2024                                                        | 27 |
|   |     | 4.1.1  | Objetivos                                                         | 27 |
|   |     | 4.1.2  | Descripción de las tareas                                         | 27 |
|   |     | 4.1.3  | Problemas encontrados y soluciones aplicadas                      | 28 |
|   |     | 4.1.4  | Resultados obtenidos                                              | 28 |
|   | 4.2 | Fecha: | 19/10/2024                                                        | 28 |
|   |     | 4.2.1  | Objetivos                                                         | 28 |
|   |     | 4.2.2  | Descripción de las tareas                                         | 29 |

|   |     | 4.2.3  | Problemas encontrados y soluciones aplicadas | 29 |
|---|-----|--------|----------------------------------------------|----|
|   | 4.3 | Reflex | ión sobre el avance del proyecto             | 30 |
|   | 4.4 | Fecha: | 19/10/2024                                   | 31 |
|   |     | 4.4.1  | Objetivos                                    | 31 |
|   |     | 4.4.2  | Descripción de las tareas                    | 31 |
|   |     | 4.4.3  | Problemas encontrados y soluciones aplicadas | 31 |
| 5 | Sem | ana 4  |                                              | 33 |
|   | 5.1 | Fecha: | 21/10/2024                                   | 33 |
|   |     | 5.1.1  | Objetivos                                    | 33 |
|   |     | 5.1.2  | Descripción de las tareas                    | 33 |
|   |     | 5.1.3  | Problemas encontrados y soluciones aplicadas | 34 |
|   |     | 5.1.4  | Resultados obtenidos                         | 34 |
|   | 5.2 | Fecha: | 22/10/2024 y 23/10/2024                      | 34 |
|   |     | 5.2.1  | Objetivos                                    | 34 |
|   |     | 5.2.2  | Descripción de las tareas                    | 34 |
|   |     | 5.2.3  | Problemas encontrados y soluciones aplicadas | 35 |
|   |     | 5.2.4  | Resultados obtenidos                         | 35 |
|   |     | 5.2.5  | Reflexión sobre el avance del proyecto       | 35 |

# 1. Introducción

Este documento presenta la bitácora detallada del proyecto grupal 1 realizado como parte del curso de Fundamentos de Arquitectura de Computadores. El objetivo principal de esta bitácora es registrar de manera minuciosa todos los procedimientos, decisiones y avances alcanzados durante el desarrollo del proyecto.

A lo largo de las próximas páginas, se ofrecerá una descripción exhaustiva de los procesos implementados en el diseño del proyecto, incluyendo las tablas empleadas para la organización de datos, las ecuaciones booleanas utilizadas en la lógica del sistema, así como las herramientas de automatización que fueron clave para optimizar el desarrollo.

La bitácora está organizada cronológicamente, con una clara división por días de trabajo, lo que permitirá al lector seguir de manera coherente la evolución del proyecto y comprender el flujo de trabajo adoptado. Cada entrada diaria incluirá:

- Objetivos planteados para el avance.
- Descripción de las tareas realizadas.
- Problemas encontrados y soluciones aplicadas.
- Resultados obtenidos.
- Reflexiones sobre el avance del proyecto.

Este enfoque sistemático no solo proporcionará un registro exhaustivo del trabajo realizado, sino que también servirá como una valiosa herramienta de aprendizaje y evaluación, tanto para el estudiante como para los instructores. A través de esta bitácora, se podrá apreciar el proceso de toma de decisiones, la aplicación práctica de los conocimientos teóricos y el desarrollo de habilidades críticas en el campo de [área específica del proyecto].

2. Semana 1: Estudio del problema y conceptos

2.1. Fecha: 01/10/2024

2.1.1. Objetivos

• Investigar el diseño y funcionamiento de una ALU (Unidad Aritmético-Lógica).

• Analizar los componentes y las operaciones básicas que debe realizar la ALU: suma,

resta, AND, OR.

• Explorar diferentes métodos para la implementación de banderas de carry y overflow.

2.1.2. Descripción de las tareas

Se investigó sobre las ALUs, que son componentes clave dentro de la arquitectura de un

procesador, responsables de realizar operaciones aritméticas y lógicas. En particular, se es-

tudió cómo implementar operaciones como suma, resta, AND y OR utilizando herramientas

de desarrollo lógico como la FPGA de Quartus. Además, se determinó cómo implementar

las banderas (carry, overflow) para indicar condiciones especiales después de una operación,

lo cual es esencial para el correcto funcionamiento de una ALU.

Problemas encontrados y soluciones aplicadas

Desbordamiento en operaciones aritméticas, al sumar o restar dos números de 2 bits, existe

la posibilidad de que se produzca un desbordamiento si el resultado excede la capacidad de

2 bits.

Definir correctamente el código de operación para seleccionar entre las distintas opera-

ciones, es necesario definir un código que sea eficiente y que no genere conflictos entre las

distintas funciones.

Para cada operación, se elaboraron las siguientes tablas de verdad:

Para la suma:

2

| A1 | A0 | <b>B1</b> | B0 | Sum1 | Sum0 | Carry_out |
|----|----|-----------|----|------|------|-----------|
| 0  | 0  | 0         | 0  | 0    | 0    | 0         |
| 0  | 0  | 0         | 1  | 0    | 1    | 0         |
| 0  | 0  | 1         | 0  | 1    | 0    | 0         |
| 0  | 0  | 1         | 1  | 1    | 1    | 0         |
| 0  | 1  | 0         | 0  | 0    | 1    | 0         |
| 0  | 1  | 0         | 1  | 1    | 0    | 0         |
| 0  | 1  | 1         | 0  | 1    | 1    | 0         |
| 0  | 1  | 1         | 1  | 0    | 0    | 1         |
| 1  | 0  | 0         | 0  | 1    | 0    | 0         |
| 1  | 0  | 0         | 1  | 1    | 1    | 0         |
| 1  | 0  | 1         | 0  | 0    | 0    | 1         |
| 1  | 0  | 1         | 1  | 0    | 1    | 1         |
| 1  | 1  | 0         | 0  | 1    | 1    | 0         |
| 1  | 1  | 0         | 1  | 0    | 0    | 1         |
| 1  | 1  | 1         | 0  | 0    | 1    | 1         |
| 1  | 1  | 1         | 1  | 1    | 0    | 1         |

Table 2.1: Tabla de salidas para la operación de suma

Se realizan los mapas de Karnaugh y se obtienen las siguientes funciones:

$$S_0 = A_0 \oplus B_0$$
 
$$S_1 = A_1 \oplus B_1 \oplus Carry$$
 
$$Carry = (A_0 \cdot B_0) + (A_1 \cdot B_1)$$

La resta se realiza de una forma muy similar, sin embargo, hay ciertos cálculos que pueden causar situaciones de error, como un resultado negativo. Para solucionar esto, se implementará una bandera negative, de esta forma, se sabrá cuando un resultado no es válido para controlar el motor y se evitará la condición de error antes de que se propague al resto de módulos. Otra forma de solucionar esto sería un resultado circuilar, donde si por ejemplo, se hace la resta de 1-2, el resultado sería 3. Ambas opciones serán evaluadas y se implementará la alternativo que el equipo decida.

| <b>A1</b> | A0 | <b>B1</b> | B0 | Diff1 | Diff0 | Carry |
|-----------|----|-----------|----|-------|-------|-------|
| 0         | 0  | 0         | 0  | 0     | 0     | 0     |
| 0         | 0  | 0         | 1  | X     | X     | X     |
| 0         | 0  | 1         | 0  | X     | X     | X     |
| 0         | 0  | 1         | 1  | X     | X     | X     |
| 0         | 1  | 0         | 0  | 0     | 1     | 0     |
| 0         | 1  | 0         | 1  | 0     | 0     | 0     |
| 0         | 1  | 1         | 0  | X     | X     | X     |
| 0         | 1  | 1         | 1  | X     | X     | X     |
| 1         | 0  | 0         | 0  | 1     | 0     | 0     |
| 1         | 0  | 0         | 1  | 0     | 1     | 0     |
| 1         | 0  | 1         | 0  | 0     | 0     | 0     |
| 1         | 0  | 1         | 1  | X     | X     | X     |
| 1         | 1  | 0         | 0  | 1     | 1     | 0     |
| 1         | 1  | 0         | 1  | 1     | 0     | 0     |
| 1         | 1  | 1         | 0  | 0     | 1     | 0     |
| 1         | 1  | 1         | 1  | 0     | 0     | 0     |

Table 2.2: Tabla de salidas provisional para la operación de resta

Las operaciones de AND y OR se realizan bit a bit, entonces para su implementación las funciones serían:

$$z_0 = A_0 \& B_0$$

$$z_1 = A_1 \& B_1$$

$$z_0 = A_0 | B_0$$

$$z_1 = A_1 | B_1$$

Y cada operación se selecciona mediante la entrada de dos bits s0 y s1.

### 2.1.4. Resultados obtenidos

Se realizó un diagrama inicial de la ALU, donde se pueden identificar las entradas y salidas necesarias para su funcionamiento, este diagrama inicial se muestra en la siguiente figura:



Figure 2.1: Diagrama básico de la ALU

Se observan entradas de 2 bits (operandos a y b, así como dos bits de select), banderas carry y overflow, y una salida z de 2 bits.

#### 2.1.5. Reflexión sobre el estudio

El análisis permitió una mejor comprensión de cómo las operaciones aritméticas y lógicas modifican los distintos registros y banderas en una ALU. También se identificaron las mejores prácticas para la implementación lo que resultará clave en la fase de simulación y verificación del proyecto.

### 2.2. Fecha: 02/10/2024

### 2.2.1. Avance del proyecto: Implementación inicial en Quartus

Se comenzaron a implementar las operaciones básicas de la ALU en el software Quartus, específicamente las operaciones de suma, resta (provisional), AND y OR. Se utilizaron módulos separados para cada una de ellas con el objetivo de modularizar el diseño y facilitar las pruebas posteriores. Durante esta fase, se integró también un módulo de simulación para probar cada operación individualmente.

# 2.2.2. Problemas encontrados y soluciones aplicadas

- **Problema:** Se presentaron dificultades para asegurar que las operaciones de resta y suma se realizaban correctamente sin la bandera de carry.
  - Solución: Fue necesario implementar la lógica que controla la bandera de carry.

### 2.2.3. Resultados obtenidos

Tras la implementación, el diagrama que ejemplifica el funcionamiento completo de la ALU es el siguiente:



Figure 2.2: Diagrama completo de la ALU

### 2.3. Fecha: 03/10/2024

# 2.3.1. Avance del proyecto: Primer commit con ALU completa

Se realizó el commit con la implementación completa de la ALU en Quartus, incluyendo las operaciones aritméticas y lógicas junto con la bandera de carry. En esta versión inicial, se verificó la funcionalidad de cada operación mediante simulaciones.

### 2.3.2. Problemas encontrados y soluciones aplicadas

- Problema: Algunos errores en la propagación del carry en operaciones.
  - Solución: Se ajustó la lógica de los módulos para mejorar la propagación del carry, realizando pruebas hasta lograr resultados consistentes.

### 2.3.3. Resultados obtenidos

Se implementó el diseño de la ALU en Quartus y se obtuvo el siguiente diagrama de compuertas:



Figure 2.3: Diagrama completo de la ALU proporcionado por Quartus después de sintetizar el diseño.

# 2.4. Fecha: 06/10/2024

### 2.4.1. Objetivos

- Estudiar los conceptos de UART, PWM (Pulse Width Modulation) y el proceso de "handshake" para su implementación en hardware.
- Investigar el protocolo UART y su uso para la comunicación asíncrona entre dispositivos, asegurando una transmisión fiable de datos.
- Comprender cómo la modulación por ancho de pulso (PWM) controla la potencia entregada a dispositivos como motores y su relevancia en sistemas embebidos.

 Analizar el proceso de "handshake" y su importancia para verificar la integridad de la comunicación UART.

### 2.4.2. Descripción de las tareas

Se realizó una revisión profunda del protocolo UART. A diferencia de la comunicación síncrona, UART no requiere una señal de reloj compartida; en su lugar, utiliza tasas de baudios predefinidas para sincronizar el envío y recepción de datos.

Se estudiaron las características clave del UART, incluyendo su estructura de trama (bit de inicio, bits de datos, bit de paridad opcional y bits de parada) y los mecanismos de control de flujo, que permiten la comunicación entre dispositivos de diferentes velocidades sin pérdida de datos. Se analizaron diagramas que permitieron una mejor comprensión del protocolo y su funcionamiento, dichos diagramas se muestran a continuación:



Figure 2.4: Diagrama básico de comunicación entre dos dispositivos mediante el protocolo UART.

# **UART Frame Format**



Figure 2.5: Formato de comunicación en el protocolo UART.

Además, se exploró el concepto de PWM, que se utiliza para controlar la potencia entregada a dispositivos como motores mediante la modulación del ciclo de trabajo de una

señal. Se entendió cómo este método ajusta la energía suministrada mientras mantiene una frecuencia constante, siendo ampliamente utilizado para regular la velocidad de motores y la intensidad de LEDs. Finalmente, se investigó el proceso de "handshake" en el contexto de UART, que se utiliza para confirmar que ambas partes están listas para intercambiar datos antes de comenzar la transmisión. Esto asegura que la comunicación sea confiable y que no haya pérdida de datos durante el intercambio. Se utilizó la siguiente imagen como base para comprender este método de modulación.



Figure 2.6: Diagrama de funcionamiento de PWM.

### 2.4.3. Problemas encontrados y soluciones aplicadas

- **Problema:** Inicialmente, hubo dudas sobre cómo asegurar que las tasas de baudios estuvieran correctamente sincronizadas entre el transmisor y el receptor en UART.
  - Solución: Se revisaron las especificaciones de sincronización de UART, destacando la importancia de configurar correctamente los parámetros de 'CLKS\_PER\_BIT' para garantizar que ambos dispositivos utilicen la misma tasa de baudios.

### 2.4.4. Resultados obtenidos

Se adquirió una comprensión sólida del protocolo UART, enfocada en su implementación para garantizar una comunicación asíncrona fiable entre dispositivos. También se discutió la aplicación del PWM para el control de potencia y el papel del "handshake" en UART para asegurar la integridad de la comunicación. Estas bases teóricas serán fundamentales para el desarrollo de los módulos de transmisión y recepción en la FPGA, asegurando que la comunicación entre dispositivos sea robusta y eficiente.

### 2.4.5. Reflexión sobre el avance del proyecto

El estudio profundo del protocolo UART y el proceso de "handshake" ha sido esencial para establecer una base técnica sólida. La claridad en el funcionamiento de la comunicación asíncrona permitirá una implementación precisa de los módulos de transmisión y recepción.

La próxima etapa consistirá en el diseño estructural de estos módulos, asegurando que todos los elementos aprendidos se integren correctamente para lograr una comunicación eficiente y sin errores en el sistema.

### 3. Semana 2:

### 3.1. Fecha: 07/10/2024

### 3.1.1. Objetivos

- Implementar los principios de programación para la comunicación serial UART de forma comportamental para luego hacer una migración a un sistema estructural.
- Configurar e integrar la transmisión UART (TX) en la FPGA.
- Probar la sincronización precisa entre los módulos de UART y el sistema de reloj para mantener una transmisión eficiente y sin errores.
- Documentar todos los avances, incluyendo la configuración de CLKS\_PER\_BIT para asegurar la tasa de baudios correcta.

### 3.1.2. Descripción de las tareas

La implementación se centró en el desarrollo y prueba del módulo de transmisión UART ('uart\_tx') comportamental. El módulo utiliza una máquina de estados finita (FSM) para gestionar el proceso completo de transmisión de datos seriales: desde el estado de espera ('s\_IDLE'), pasando por la transmisión del bit de inicio ('s\_TX\_START\_BIT'), los bits de datos ('s\_TX\_DATA\_BITS'), el bit de parada ('s\_TX\_STOP\_BIT'), hasta la limpieza final ('s\_CLEANUP'). Se aseguraron de que todas las transiciones estuvieran bien sincronizadas con el reloj del sistema.

En la configuración del módulo, se estableció un parámetro de 'CLKS\_PER\_BIT = 5208', calculado para lograr una tasa de baudios de 9600 con un reloj de 50 MHz, asegurando que la transmisión mantuviera la sincronización precisa entre el dispositivo emisor y receptor. La FSM controla las señales de 'o\_Tx\_Active', 'o\_Tx\_Serial', y 'o\_Tx\_Done', permitiendo la monitorización del estado de la transmisión y la gestión correcta de los datos enviados.

Además, se realizaron pruebas unitarias en Quartus para verificar la transmisión correcta y la sincronización de las señales en diferentes etapas del ciclo de transmisión.

Las simulaciones se llevaron a cabo con una configuración de prueba ('uart\_tx\_tb'), que permitió confirmar que la línea UART operaba de manera continua y sin interrupciones en cada bit transmitido.

# 3.1.3. Problemas encontrados y soluciones aplicadas

- **Problema:** Durante las pruebas iniciales, se detectó una desincronización en la transmisión de bits causada por una configuración incorrecta del contador de reloj.
  - Solución: Se ajustó el valor de 'CLKS\_PER\_BIT' y se verificó que coincidiera exactamente con la frecuencia del reloj del sistema y la tasa de baudios deseada.
     Se realizaron pruebas adicionales para garantizar la estabilidad en cada ciclo de transmisión.
- **Problema:** Hubo errores en el manejo del índice de bits durante la transmisión, lo que provocaba que no todos los bits fueran enviados correctamente.
  - Solución: Se corrigió la lógica del 'r\_Bit\_Index' para asegurar que cada bit se transmitiera en el orden correcto. Se implementaron verificaciones adicionales en la FSM para garantizar que la transmisión pasara sin interrupciones a través de todos los estados definidos.

### 3.1.4. Resultados obtenidos

El módulo 'uart\_tx' fue implementado en su forma comportamental y probado, logrando una transmisión confiable de 8 bits de datos con todas las señales de control funcionando. Las simulaciones confirmaron que la transmisión ocurría de manera estable y sincronizada, y que los ajustes de la FSM permitieron una operación eficiente.

# 3.1.5. Reflexión sobre el avance del proyecto

La implementación del módulo de transmisión UART en la FPGA marcó un paso significativo en la comunicación serial del proyecto.

### 3.2. Fecha: 08/10/2024

### 3.2.1. Objetivos

- Mejorar y optimizar el funcionamiento del sistema UART para asegurar al menos un 80% de operatividad.
- Verificar y ajustar la transmisión de 8 bits de datos mediante UART, asegurando la sincronización precisa y una transmisión robusta.
- Validar los cambios implementados a través de simulaciones adicionales utilizando herramientas como Quartus.

### 3.2.2. Descripción de las tareas

Se realizaron ajustes y mejoras en el módulo de transmisión UART ('uart\_tx'), con el objetivo de lograr una transmisión confiable de 8 bits. Se integraron cambios clave, como la configuración correcta de los pines de transmisión ('txPin') y recepción ('rxPin') para UART en hardware, asegurando que los datos enviados y recibidos fueran consistentes.

Para facilitar la transmisión, se implementó el uso de una UART por software (bit-banging), ajustando los tiempos precisos para cada bit a través de la función 'sendByte'. La función garantiza que cada bit se envíe en el momento correcto, y que los bits de inicio y parada se respeten para mantener la integridad de la comunicación. Se añadieron mejoras en la sincronización del módulo, donde el parámetro 'CLKS\_PER\_BIT' fue cuidadosamente calibrado para mantener la tasa de baudios correcta, minimizando la posibilidad de desincronización. También se añadieron funciones de recepción que leen cada bit con precisión temporal para garantizar que los datos recibidos coincidan exactamente con los enviados.

Las pruebas de simulación incluyeron el uso del simulador Questasim integrado con Quartus, donde se pudo validar el funcionamiento del sistema en condiciones simuladas, asegurando que el flujo de datos entre el módulo emisor y receptor fuera coherente y eficiente.

### 3.2.3. Problemas encontrados y soluciones aplicadas

• **Problema:** Inicialmente, la transmisión de 8 bits no se completaba correctamente debido a problemas de desincronización en la señal de reloj.

- Solución: Se ajustaron los parámetros de temporización en la función de trans-

misión por software para asegurar que cada bit se enviara en la ventana de

tiempo correcta. Se verificó que los valores de 'CLKS\_PER\_BIT' fueran ade-

cuados para la tasa de baudios configurada de 9600.

• Problema: Las señales de control no reflejaban adecuadamente el final de la trans-

misión, lo que generaba inconsistencias en la recepción de los datos.

- Solución: Se revisó la lógica de la FSM ('Finite State Machine') del módulo

'uart\_tx', asegurando que las transiciones entre los estados 'IDLE', 'TX\_START\_BIT',

'TX\_DATA\_BITS', y 'TX\_STOP\_BIT' fueran suaves y precisas. Además, se

añadieron señales adicionales para indicar la finalización de la transmisión.

3.2.4. Resultados obtenidos

Se logró una mejora significativa en el funcionamiento del sistema UART, alcanzando un

80% de operatividad. La transmisión de los 8 bits fue validada exitosamente en simula-

ciones, donde se pudo observar que las señales 'o\_Tx\_Serial', 'o\_Tx\_Active', y 'o\_Tx\_Done

funcionaban como se esperaba, permitiendo una transmisión estable y sin errores. También

se confirmó que las funciones de recepción sincronizaban correctamente la señal, mini-

mizando el riesgo de pérdida de datos.

3.2.5. Reflexión sobre el avance del proyecto

Con las optimizaciones realizadas, el sistema UART ha progresado considerablemente.

3.3. Fecha: 11/10/2024

3.3.1. Avance del proyecto: Modificación de la ALU y adición de banderas

En este día se modificó la ALU para reducir la cantidad de hardware necesario, optimizando

los recursos utilizados. Además, se añadieron más banderas, incluyendo una bandera para

indicar cuando el resultado es cero (zero flag), negative (n) y una para overflow. Las pruebas

fueron satisfactorias y se mejoró la eficiencia del diseño.

13

### 3.3.2. Problemas encontrados y soluciones aplicadas

 Problema: La reducción de hardware puede afectar la precisión de algunas operaciones.

 Solución: Se optimizó el código, realizando simulaciones para confirmar que las optimizaciones no afectaban la precisión de los resultados.

### 3.4. Fecha: 12/10/2024

### 3.4.1. Objetivos

- Completar el desarrollo del sistema UART para asegurar una operatividad del 100%.
- Integrar la funcionalidad completa de transmisión (TX) y recepción (RX) en el sistema UART.
- Realizar pruebas exhaustivas para validar la funcionalidad completa del sistema.
- Comenzar la integración del sistema handshake entre los módulos.

### 3.4.2. Descripción de las tareas

El módulo UART fue completado con presencia de secciones comportamentales y con la integración de las funcionalidades de transmisión y recepción. Se realizaron ajustes finales en el módulo de recepción (RX), asegurando que la sincronización entre la transmisión y la recepción se realizara de manera eficiente. En particular, se ajustaron los contadores de reloj y la lógica de control basada en los parámetros de reloj para garantizar que los bits se recibieran correctamente. Las pruebas incluyeron la verificación de los submódulos 'uart\_tx' y 'uart\_rx', así como la sincronización de señales entre ambos. Se implementaron cambios adicionales para la validación de los bits de inicio y parada, y se optimizó el uso de flip-flops manuales para la gestión de estados. Además, se avanzó en la implementación del handshake.

# 3.4.3. Problemas encontrados y soluciones aplicadas

 Problema: La sincronización entre los módulos de transmisión y recepción no era precisa.

- Solución: Se realizaron ajustes en los contadores de reloj y las señales de control para garantizar una correcta sincronización entre los módulos, utilizando la lógica FSM para asegurar una transmisión fluida.
- **Problema:** Algunos datos no se recibían correctamente durante la operación continua
  - Solución: Se ajustó la lógica de recepción para mejorar la precisión en la detección de los bits de inicio y parada. Se implementaron cambios en el submódulo 'uart\_rx\_sync' para mejorar la sincronización de la señal y se ajustaron los multiplexores de entrada y salida.

#### 3.4.4. Resultados obtenidos

Las funcionalidades de transmisión y recepción operaron sin errores, logrando una operatividad del 100%. Las pruebas verificaron la correcta interacción entre los módulos 'uart\_tx' y 'uart\_rx', asegurando que los datos transmitidos fueran recibidos y decodificados correctamente. Se implementó además el proceso de handshake con sus respectivos componentes, se realizaron pruebas generales y las mismas fueron satisfactorias, a continuación se muestran las partes que componen el sistema handshake.

# • Máquina de Estados Finita (FSM):

El módulo uart handshake implementa una FSM con los estados HS IDLE, HS INIT, HS WAIT TX, HS WAIT RX y HS DONE. Estos estados gestionan el flujo del proceso de handshake, desde la espera inicial hasta la confirmación del éxito o fallo del handshake.

### • Transmisión y Recepción UART:

Se instancian submódulos uart\_tx y uart\_rx, que manejan la transmisión y recepción de datos seriales. La transmisión envía un byte de verificación (tx data), mientras que la recepción espera la respuesta correspondiente (rx\_data).

### • Multiplexores Estructurales:

Varios multiplexores (uart\_handshake\_mux\_\*) son utilizados para seleccionar señales basadas en condiciones específicas, facilitando las transiciones de estado y la asignación de señales de control.

### • Comparadores y Control de Condiciones:

Se emplean módulos Comparator N bits para comparar estados y datos recibidos, asegurando que las transiciones de estado ocurran bajo las condiciones correctas.

### • Generación de Señales de Handshake:

El módulo genera señales como handshake\_done, handshake\_successful, handshake\_fail y handshake\_code, que indican el estado del proceso de handshake y permiten la toma de decisiones externas basadas en estos resultados.

A partir de estos módulos se creó el siguiente diagrama para ilustrar su funcionamiento:



Figure 3.1: Módulo uart\_handshake

Cabe destacar que hasta el momento, las implementaciones han sido en su mayoría mediante módulos comportamentales, en sesiones futuras el proyecto se trasladará en su totalidad a una descripción estructural.

### 3.4.5. Reflexión sobre el avance del proyecto

La integración de transmisión y recepción, junto con las pruebas exhaustivas, aseguran un buen funcionamiento.

# 3.5. Fecha: 13/10/2024

# 3.5.1. Avance del proyecto: Integración de Flip Flops para almacenar datos de la ALU

Se realizó la implementación de elementos secuenciales para controlar las operaciones de la ALU.

### 3.5.2. Problemas encontrados y soluciones aplicadas

• **Problema:** La ALU con circuitos de memoria no siempre seleccionaba correctamente la operación lógica a realizar.

Solución: Se depuró el código de la ALU, asegurando que los estados de entrada se procesaban correctamente para seleccionar la operación adecuada.

### 3.6. Fecha: 13/10/2024

### 3.6.1. Objetivos

- Completar el desarrollo del sistema de comunicación serial UART de manera estructural.
- Integrar completamente el modelo estructural del UART, asegurando el correcto funcionamiento de transmisión (TX) y recepción (RX).
- Optimizar el uso de recursos mediante la implementación de multiplexores y otros módulos estructurales.
- Documentar los avances y realizar simulaciones para validar el correcto funcionamiento.

### 3.6.2. Descripción de las tareas

El trabajo se desarrolló en tres avances importantes para completar la comunicación serial UART de manera estructural al 100%:

# Avance 1: Desarrollo de la comunicación serial completo, integración del modelo estructural

Se comenzó con la implementación del módulo 'Timer', que fue crucial para la sincronización de señales y generación de pulsos de 1Hz, permitiendo un control preciso del envío de datos.

Este módulo incluyó el uso de contadores BCD y comparadores para detectar valores específicos, mejorando la sincronización general del sistema. Además, se trabajó en 'uart\_tx\_mux\_3', que gestiona las señales de control 'o\_Tx\_Active' para definir cuándo el transmisor está activo. Se ajustaron componentes adicionales como 'uart\_tx\_pkg' para definir los estados de la FSM y facilitar la integración del modelo estructural. Se realizaron pruebas iniciales

para verificar la estabilidad de las señales y la correcta activación/desactivación de la transmisión, asegurando que la lógica estructural respetara las transiciones del estado 's\_IDLE' a 's\_TX\_START\_BIT'.

### Avance 2: Desarrollo de la UART TX estructural completa

Se avanzó con la integración completa del módulo de transmisión 'uart\_tx'. Se añadieron módulos críticos como 'uart\_tx\_mux\_5', que se diseñó como un multiplexor 2:1 para gestionar la selección de estados en la FSM, basándose en la estructura modular. Se optimizó la sincronización entre la señal de reloj y las operaciones de transmisión mediante la implementación de submódulos como 'uart\_tx\_clk\_counter' y 'uart\_tx\_bit\_index', asegurando que cada bit se transmitiera en el momento adecuado.

Se realizaron simulaciones para validar la funcionalidad estructural y se confirmaron transiciones suaves entre los estados de transmisión.

# Avance 3: Desarrollo de la implementación de la comunicación serial completa al 100%

Se completó la implementación del sistema de comunicación UART, incluyendo la integración de los módulos de recepción y la estructura completa del sistema. Se utilizó 'D\_FF\_Cell' para la gestión de flip-flops D que ayudaron a evitar problemas de sincronización. Se desarrollaron módulos adicionales como 'uart\_rx\_sync' para corregir la alineación de los datos recibidos, reemplazando bloques con estructuras más eficientes y seguras para la recepción de señales. Además, se añadieron multiplexores adicionales ('uart\_rx\_mux\_1' a 'uart\_rx\_mux\_10') que permitieron una gestión precisa de la selección de señales, optimizando el flujo de datos y la transición entre estados dentro de la FSM. Se llevaron a cabo simulaciones para validar el diseño estructural completo, asegurando que tanto la transmisión como la recepción funcionaran de manera eficiente y sin errores.

# 3.6.3. Problemas encontrados y soluciones aplicadas

- Problema: La sincronización entre los diferentes estados de la máquina de estados finita (FSM) no era precisa en algunas simulaciones, lo que causaba errores durante la transmisión.
  - Solución: Se implementó un ajuste en la lógica del módulo de multiplexores 'uart\_tx\_mux\_5', permitiendo una transición controlada y precisa entre los estados definidos en 'uart\_tx\_pkg'.
- **Problema:** El consumo de recursos de hardware era mayor de lo esperado debido a la lógica combinacional no optimizada, aumentando el uso de compuertas lógicas.

 Solución: Para optimizar la implementación estructural, se reorganizaron los componentes básicos, utilizando multiplexores y flip-flops tipo D para reducir el consumo de recursos.

#### 3.6.4. Resultados obtenidos

Se completó la estructura del sistema de comunicación UART para la transmisión y recepción, logrando una integración total del modelo estructural.

Los módulos de multiplexores y la FSM se integraron correctamente, optimizando el uso de recursos y asegurando una comunicación eficiente y sincronizada. La integración de los flip-flops D permitió una reducción significativa en el uso de compuertas lógicas, lo que mejoró el rendimiento general del sistema. La implementación estructural completa permite un flujo bidireccional y seguro de datos.

Seguidamente se describen los componentes estructurales principales del módulo TX y su funcionamiento:

- Módulo Principal (uart tx):
  - Coordina todos los submódulos para realizar la transmisión UART.
  - Utiliza un parámetro CLKS\_PER\_BIT para definir la velocidad de transmisión.
  - Maneja señales de entrada como reloj, habilitación, validación de datos y byte a transmitir.
  - Proporciona señales de salida para indicar actividad de transmisión, bit serial y finalización.
- Máquina de Estados Finitos (uart\_tx\_fsm):
  - Implementa la lógica de control para la secuencia de transmisión.
  - Estados definidos: IDLE, TX START BIT, TX DATA BITS, TX STOP BIT, y CLEANUP.
  - Utiliza comparadores para detectar el estado actual y determinar las transiciones.
  - Genera la señal de próximo estado basada en las condiciones actuales.
- Contador de Reloj (uart\_tx\_clk\_counter):
  - Mantiene la sincronización precisa para la transmisión de bits.
  - Cuenta hasta CLKS\_PER\_BIT para cada bit transmitido.
  - Implementa lógica para reiniciar o incrementar el contador según el estado.

- Indice de Bits (uart\_tx\_bit\_index):
  - Lleva el control del bit actual que se está transmitiendo.
  - Incrementa el índice cuando se completa la transmisión de un bit.
  - Se reinicia al comenzar la transmisión de un nuevo byte.
- Multiplexores (uart\_tx mux\_1, uart\_tx\_mux\_2, uart tx\_mux\_3):
  - uart\_tx\_mux\_1: Selecciona el bit apropiado para transmisión serial.
  - uart\_tx\_mux\_2: Controla la señal de transmisión completada.
  - uart\_tx\_mux\_3: Maneja la señal de transmisión activa.
- Flip-Flops y Lógica Adicional:
  - Se utilizan flip-flops tipo D para almacenar el estado actual y otras señales.
  - Implementación de lógica combinacional para manejar condiciones específicas.

Se realizó un diagrama que muestra el funcionamiento completo del módulo uart\_tx y se muestra a continuación:



Figure 3.2: Módulo uart\_tx

También se detallan los componentes y su funcionamiento del módulo RX:

• Sincronización de la Señal Serial:

El submódulo uart\_rx\_sync se encarga de sincronizar la señal de entrada i\_Rx\_Serial con el reloj del sistema i\_Clock. Utiliza dos flip-flops (D FF Cell) para evitar problemas de metastabilidad y asegurar una transición limpia de la señal.

# • Máquina de Estados Finita (FSM):

El submódulo uart rx\_fsm implementa la lógica de la máquina de estados finita que controla el proceso de recepción. Esta FSM gestiona los estados de espera (idle), detección del bit de inicio, recepción de bits de datos, verificación del bit de parada y limpieza del estado.

### • Multiplexores:

El diseño utiliza múltiples multiplexores estructurales (uart\_rx\_mux\_\*) para seleccionar entre diferentes señales basadas en condiciones específicas. Por ejemplo, uart\_rx\_mux\_1 selecciona el byte recibido final entre un valor predeterminado y el byte decodificado por la FSM.

### • Módulos de Manejo de Bits y Contadores:

- uart\_rx counter: Incrementa un contador basado en el reloj para medir el tiempo transcurrido y determinar cuándo se ha recibido un bit completo.
- uart\_rx bit handler: Maneja la indexación de los bits recibidos, asegurando que se capturen los bits de datos en el orden correcto.
- uart\_rx byte handler: Actualiza el byte recibido r\_Rx\_Byte conforme se reciben los bits de datos.

### • Generación de Señal de Validez de Datos:

- El submódulo uart\_rx\_dv\_handler genera una señal de validez de datos o Rx\_DV una vez que se ha recibido y verificado correctamente un byte completo.

### • Decodificador de Bits:

- uart\_rx\_bit decoder crea una máscara de bits basada en el índice actual del bit, facilitando la actualización correcta del byte recibido.

# • Comparadores y Sumadores Generales:

- Utiliza módulos como Comparator\_N\_bits y Adder\_N\_bits para realizar operaciones de comparación y suma necesarias en la lógica de la FSM y los contadores.

Se realizó un diagrama que muestra el funcionamiento completo del módulo uart\_rx y se muestra a continuación:



Figure 3.3: Módulo uart\_rx

En esta sesión también se hizo la migración del módulo uart\_fpga\_top desde la descripción comportamental hacia la estructural, este módulo integra diversos componentes que trabajan en conjunto para establecer y mantener una conexión UART estable. Este módulo no solo facilita la transmisión y recepción de datos seriales, sino que también incorpora mecanismos de verificación de conexión mediante un proceso de handshake, manejo de entradas de usuario a través de botones y switches, temporización para el control de eventos y visualización de estados mediante LEDs y displays de 7 segmentos. A continuación, se detalla la estructura y funcionamiento de este modelo:

### • Sincronización de Señales de Entrada:

- button\_sync0\_ff y button\_sync1\_ff: Flip-flops utilizados para sincronizar la señal de entrada del botón con el reloj del sistema, evitando problemas de metastabilidad.
- button\_prev\_ff: Flip-flop para almacenar el estado previo del botón, facilitando la detección de eventos como la liberación del botón.

### • Detección de Eventos de Usuario:

- button released: Señal lógica que detecta el flanco de subida del botón, indicando que ha sido liberado.

### • Control del Handshake UART:

- handshake inst: Instancia del módulo uart\_handshake, encargado de verificar la existencia de una conexión serial válida antes de habilitar la transmisión y recepción de datos UART.
- Señales de handshake como handshake\_done, handshake\_successful, handshake\_fail y handshake\_code proporcionan información sobre el estado del handshake.

- Control de Transmisión y Recepción UART:
  - uart\_tx\_inst: Instancia del módulo uart\_tx, responsable de la transmisión de datos seriales.
  - uart\_rx\_inst: Instancia del módulo uart\_rx, para la recepción de datos seriales.
  - Señales como tx\_start, tx\_data, tx\_busy, tx\_done, rx\_data y rx\_dv gestionan el flujo de datos y el estado de la transmisión y recepción.
- Control de Señales Basado en Handshake:
  - uart enable: Señal que habilita los módulos UART únicamente si el handshake ha sido exitoso y no ha fallado (handshake\_successful & !handshake\_fail).
- Manejo de Datos de Usuario:
  - switches: Entradas de switches en la FPGA utilizadas para ingresar datos que serán transmitidos a través de UART.
  - received\_data: Almacena los datos recibidos desde la línea UART\_RX, que luego se visualizan en los LEDs.
- Temporización y Control de Eventos:
  - timer inst: Instancia del módulo Timer, encargado de generar señales de temporización (t0) y controlar displays de 7 segmentos (seg unidades, seg decenas).
- Visualización de Estados y Resultados:
  - leds: LEDs en la FPGA que muestran los datos recibidos a través de UART.
  - seg handshake: Display de 7 segmentos que muestra códigos de estado ('E' para enable y 'F' para fallo) basados en el resultado del handshake.
- Multiplexores Estructurales:
  - uart\_fpga\_top\_mux\_\*: Múltiples módulos de multiplexores estructurales que gestionan la selección de señales basadas en condiciones específicas, reemplazando las asignaciones condicionales (? :) para mantener una implementación estructural.

Finalmente, se construyó un diagrama del módulo uart\_fpga\_top para poder observar sus principales componentes e interconexiones, como se muestra en la siguiente figura:



Figure 3.4: Diagrama completo del módulo uart\_fpga\_top.

### 3.6.5. Reflexión sobre el avance del proyecto

Esta semana se logró un avance significativo en la implementación y puesta en marcha del sistema de comunicación entre el microcontrolador y la FPGA, el trabajo de las siguientes semanas consistirá en el desarrollo del circuito UART Handshake y la comunicación entre los dispositivos.

### 3.7. Fecha: 14/10/2024

### 3.7.1. Objetivos

- El objetivo principal de esta sesión fue llevar a cabo la implementación física de la comunicación UART, con el fin de establecer una comunicación efectiva entre el Arduino y la FPGA.
- Verificar que los módulos funcionaran correctamente en hardware, y garantizar una transferencia de datos estable y confiable entre ambos dispositivos.

### 3.7.2. Descripción de las tareas

La primera tarea consistió en la verificación del código Quartus previamente codificado para los módulos UART. Esta etapa fue crucial para garantizar que las señales de transmisión

y recepción se generaran de acuerdo con el protocolo UART, ya que cualquier error en esta fase afectaría la implementación física. Una vez verificado el código, se procedió a configurar el entorno de trabajo tanto en la FPGA como en el Arduino, con el fin de habilitar la comunicación entre ambos dispositivos.

La siguiente tarea fue programar la FPGA y el Arduino utilizando sus respectivos entornos de desarrollo, asegurándose de que ambos tuvieran configuraciones de hardware compatibles, especialmente en lo que respecta a los pines de comunicación UART. Una vez cargado el código en ambos dispositivos, se realizaron pruebas de transmisión y recepción de datos para verificar que la comunicación se establecía correctamente.

Finalmente, tras detectar algunos problemas en las pruebas iniciales, se realizaron ajustes en los parámetros de la comunicación, como la tasa de baudios. Estas tareas en conjunto permitieron establecer una comunicación fiable entre el Arduino y la FPGA, comprobando el correcto funcionamiento del sistema UART.

### 3.7.3. Problemas encontrados y soluciones aplicadas

• Problema: Desincronización en la comunicación UART.

Durante las pruebas iniciales, se detectaron errores en la transmisión de datos debido a una diferencia en las tasas de baudios configuradas en la FPGA y el Arduino.

**Solución:** Se ajustaron los parámetros de la tasa de baudios en ambos dispositivos para que coincidieran, lo que estabilizó la comunicación.

#### 3.7.4. Resultados obtenidos

Tras aplicar las soluciones mencionadas, se logró una comunicación estable y confiable entre el Arduino y la FPGA utilizando UART. La transmisión y recepción de datos fue exitosa en ambas direcciones, y se pudo validar la integridad de los datos con pruebas adicionales. Los módulos UART demostraron ser funcionales en el entorno físico, y la tasa de error se minimizó a un valor despreciable.

### 3.7.5. Reflexión sobre el avance del proyecto

Esta sesión representó un avance significativo en la implementación de la comunicación entre los dispositivos necesarios. La identificación y resolución de los problemas en la etapa física fue fundamental para el éxito de la integración. Este progreso también permitió

un mejor entendimiento de los desafíos de hardware que pueden surgir más adelante en el proyecto, especialmente en términos de sincronización de señales y compatibilidad de voltaje.

### **4.** Semana **3**:

# 4.1. Fecha: 15/10/2024

### 4.1.1. Objetivos

- Iniciar la integración final del proyecto completo, asegurando la comunicación adecuada entre todos los módulos estructurales y funcionales.
- Inclusión el decodificador de entrada, integrado en el sistema FPGA.
- Asegurar la correcta asignación de pines y la configuración del top-level para manejar las señales y entradas del decodificador, alineándose con la estructura modular del diseño.
- Realizar simulaciones y pruebas físicas para validar el comportamiento del sistema completo.

# 4.1.2. Descripción de las tareas

Durante esta etapa del proyecto, se procedió con la integración del sistema completo de comunicación y control, incluyendo la incorporación de un módulo de decodificador específico ('Decodificador\_Dedos.sv').

El decodificador fue configurado para interpretar las señales de entrada denominadas 'entrada\_dedos' (entradas binarias de 4 bits), transformándolas en señales de salida de 2 bits ('seg\_decodificador\_dedos'). Cada bit de entrada está asociado a un dedo simulado en el sistema, y el decodificador se encargó de convertir esta información en una representación precisa, facilitando la interpretación del estado actual del sistema.

Además, se realizaron ajustes en el archivo de configuración de pines ('.qsf') para definir correctamente la asignación de pines tanto de entrada como de salida. Esto incluyó la actualización del top-level entity del proyecto ('PG1\_FAC\_Top') para asegurar la integración adecuada de todos los módulos, incluyendo la UART, multiplexores y decodificadores. Los pines se reasignaron para garantizar que las señales lleguen a los componentes correctos, y se añadió un control para la señal de memoria ('currentMemori'), que monitorea el estado actual del sistema en operaciones de memoria intermedia.

4.1.3. Problemas encontrados y soluciones aplicadas

• Problema: La integración de los módulos adicionales (multiplexores y UART) den-

tro del top-level causó un mayor uso de recursos de lo inicialmente previsto.

- Solución: Se optimizó la asignación de pines y la estructura de control, aprovechando

la modularidad del diseño para redistribuir los recursos de manera más eficiente.

Se implementaron multiplexores adicionales ('uart\_fpga\_top\_mux') para simpli-

ficar la gestión de señales, logrando reducir la complejidad y mejorar la eficien-

cia del hardware.

4.1.4. Resultados obtenidos

Se logró la inclusión del módulo de decodificación de entradas, que se integró exitosa-

mente con el sistema general de la FPGA. Las señales de entrada fueron correctamente

decodificadas. Además, se confirmó que la asignación de pines y el control del top-level

('PG1\_FAC\_Top') permitieron una operación sincronizada y sin errores entre los módulos

de transmisión UART, recepción y el decodificador.

Este decodificador convierte entradas de 4 bits (dedos) a 2 bits para la implementación de

operaciones en la FPGA.

4.2. Fecha: 19/10/2024

4.2.1. Objetivos

• Implementar el generador de PWM en el proyecto, asegurando la correcta modu-

lación de ancho de pulso para diversas aplicaciones de control.

• Desarrollar y probar un testbench para validar el funcionamiento del módulo PWM

bajo diferentes configuraciones de ciclo de trabajo ('duty cycle').

Integrar el módulo PWM dentro del sistema existente, asegurando compatibilidad y

sincronización con otros componentes del proyecto.

• Optimizar el código y las asignaciones en el archivo '.qsf' para gestionar de forma

eficiente los recursos y conexiones físicas.

28

### 4.2.2. Descripción de las tareas

Se implementó el módulo 'PWM\_Generator' para generar señales de PWM con ciclos de trabajo ajustables. La estructura del módulo permite configurar el ciclo de trabajo mediante un valor de entrada de 2 bits ('duty\_cycle'), que define el porcentaje de tiempo que la señal se mantiene alta durante cada ciclo. El módulo de prueba ('PWM\_Generator\_tb.sv') fue desarrollado para verificar el funcionamiento bajo diferentes valores de 'duty\_cycle'.

En este testbench, se simularon múltiples escenarios cambiando el valor de 'duty\_cycle' y verificando que la señal 'pwm\_out' correspondiera correctamente al ciclo esperado. Se emplearon aserciones ('asserts') para confirmar que el comportamiento del PWM coincidiera con el ciclo de trabajo establecido, asegurando que el módulo funcionara de manera estable y precisa en condiciones reales de operación.

Además, se realizaron cambios en la configuración del archivo '.qsf', ajustando la entidad principal del proyecto a 'PWM\_Generator'. Se aseguraron las asignaciones de pines necesarias para la correcta conexión física y operación del módulo en la FPGA. Esto incluyó la definición de pines de entrada para el control de 'duty\_cycle' y la salida para la señal modulada ('pwm\_out').

### 4.2.3. Problemas encontrados y soluciones aplicadas

• **Problema:** La implementación de este generador de PWM no logró producir una modulación efectiva, ya que solo activaba el motor en el valor más alto del ciclo de trabajo (duty cycle), sin reflejar los cambios en los valores menores.



Figure 4.1: Módulo PWM

### Componentes principales:

### • Contador (counter):

Es un registro que cuenta de 0 a 3, en cada flanco de subida del reloj.

El valor de este contador se compara contra el valor del ciclo de trabajo (duty\_cycle[1..0]) usando comparadores.

### • Sumador (Add0):

Este sumador recibe dos valores: 2'h1 y el valor actual del contador (counter[1..0]), generando una nueva salida que se alimenta de nuevo al contador, incrementando su valor. De esta forma, el contador se va incrementando de manera cíclica cada vez que pasa un ciclo del reloj.

# • Comparador (LessThan0 y LessThan1):

El LessThan0 compara el valor del contador con 2'h0, lo cual ayuda a controlar la cuenta y el reset del contador. El LessThan1 compara el valor del contador con el ciclo de trabajo (duty\_cycle[1..0]). Este comparador genera la salida pwm\_out basada en la comparación.

# Funcionamiento del circuito

El contador está constantemente incrementándose de 0 a 3 en sincronía con la señal de reloj. El comparador LessThan1 compara el valor del contador con el valor del ciclo de trabajo (duty\_cycle). Si el valor del contador es menor al valor del ciclo de trabajo, la señal de salida pwm\_out estará en alto (1), y si es mayor, estará en bajo (0).

Dependiendo del valor del duty\_cycle[1..0], el ancho de la señal de salida (la proporción de tiempo que está en alto o bajo) cambiará. Por ejemplo, si duty\_cycle = 3, la señal PWM estará en alto casi todo el tiempo, mientras que si duty\_cycle = 0, la señal estará en bajo la mayor parte del tiempo.

### 4.3. Reflexión sobre el avance del proyecto

El módulo PWM logra modular la señal de tal forma que un ciclo de trabajo mayor significa una señal en alto por más tiempo, y uno menor significa una señal en bajo durante la mayor parte del ciclo. El contador y los comparadores aseguran que esta modulación se sincronice con la señal de reloj para obtener una señal PWM precisa.

### 4.4. Fecha: 19/10/2024

### 4.4.1. Objetivos

- Integrar los módulos individuales desarrollados, asegurando que cada componente funcione en conjunto con los demás.
- Validar la sincronización y comunicación entre los módulos, incluyendo acoples manuales de la ALU, decodificadores, y el PWM.
- Realizar pruebas exhaustivas para confirmar que las señales y módulos interactúan correctamente, sin errores de sincronización.
- Optimizar la configuración del proyecto en el archivo '.qsf' para asegurar que los pines y asignaciones se gestionen de manera efectiva.

### 4.4.2. Descripción de las tareas

En esta etapa del proyecto, se centró la atención en acoplar los módulos desarrollados, con especial énfasis en componentes como 'PWM\_Generator', 'Decodificador', 'ALU', y los módulos de operaciones lógicas ('andOP', 'orOP'). Cada uno de estos componentes se diseñó de forma modular para permitir una integración fluida.

El proceso comenzó con la conexión del módulo 'PWM\_Generator', asegurando que su señal de salida 'pwm\_out' pudiera ser controlada a través del módulo de la ALU, el cual gestiona operaciones básicas como AND, OR, suma y resta. Se realizaron ajustes en la lógica de control para que las señales del PWM se gestionaran adecuadamente en sincronía con las operaciones de la ALU.

Además, la conexión entre el decodificador y otros componentes permitió que la salida gestionara la activación y desactivación de operaciones dentro del sistema. Para asegurar la precisión de esta integración, se realizaron pruebas individuales en cada módulo antes de la integración general, asegurando que los datos fluyeran de manera consistente y sin pérdidas de sincronización.

# 4.4.3. Problemas encontrados y soluciones aplicadas

• **Problema:** Hubo conflictos en las asignaciones de pines en el archivo '.qsf', causando errores durante la comunicación de los módulos.

- Solución: Se revisó y modificó el archivo '.qsf' para eliminar asignaciones redundantes y asegurar que cada pin estuviera correctamente asignado al módulo correspondiente. Este ajuste permitió una correcta interacción física entre los módulos.
- **Problema:** Las simulaciones iniciales mostraron inconsistencias en la operación conjunta de 'PWM\_Generator' y la salida de la ALU.
  - Solución: Se realizaron ajustes manuales en la intercomunicación entre módulos, asegurando que las configuraciones del 'PWM\_Generator' se alinearan con la salida de la ALU. Se agregó lógica adicional para resetear señales en caso de interrupciones, logrando una sincronización precisa y constante entre componentes.

# 5. Semana 4

5.1. Fecha: 21/10/2024

### 5.1.1. Objetivos

• Investigar el uso y configuración del controlador de motor L298N para integrar su funcionalidad dentro del sistema del proyecto.

• Ensamblar la sección del motor, incluyendo el desacople necesario para asegurar un control adecuado y estable.

 Verificar la compatibilidad y operación del motor con otros componentes ya integrados en el sistema.

• Confirmar el funcionamiento de la entrada de los dedos, aprovechando la configuración realizada en un proyecto anterior.

### 5.1.2. Descripción de las tareas

Durante esta jornada, se llevó a cabo una investigación detallada sobre el controlador de motor L298N, enfocándose en su uso adecuado para el control de motores de corriente directa. La revisión incluyó la lectura de documentación técnica y tutoriales para entender cómo manejar los pines de entrada y salida del controlador, así como los modos de operación para ajustar la velocidad y dirección del motor.

Se procedió a ensamblar la parte del sistema relacionada con el motor, asegurando que se incluyera un desacople apropiado para evitar interferencias eléctricas y asegurar un rendimiento estable del motor. Este desacople es esencial para manejar la fluctuación de señales y proteger el controlador de posibles picos de corriente.

Además, se verificó la parte de la entrada de los dedos, que ya se había armado en un proyecto anterior. Esta sección del proyecto se conectó y probó con éxito, confirmando su correcto funcionamiento.

5.1.3. Problemas encontrados y soluciones aplicadas

• Problema: Durante el ensamblaje inicial, surgieron dudas sobre la correcta conexión

de los pines de control del L298N para ajustar las velocidades del motor.

- Solución: Se revisó nuevamente la documentación técnica y se realizaron ajustes

en las conexiones del controlador, asegurando que los pines estuvieran configu-

rados para recibir las señales correctas de PWM y dirección.

5.1.4. Resultados obtenidos

La investigación sobre el L298N y el ensamblaje del motor con el desacople fueron exi-

tosos.

5.2. Fecha: 22/10/2024 y 23/10/2024

5.2.1. Objetivos

• Conectar los componentes restantes del proyecto.

• Ajustar el sistema de control PWM para asegurar el correcto funcionamiento del

motor en todas las velocidades.

5.2.2. Descripción de las tareas

Se comenzó con la interconexión de los componentes restantes del proyecto para probar la

comunicación entre la ALU, el PWM y la salida hacia el motor. Durante las pruebas, se de-

tectó un error que provocaba que el motor no se encendiera en las primeras tres velocidades,

pero funcionaba bien en la velocidad más alta.

La primera tarea fue identificar y analizar la causa del problema que impedía que las ve-

locidades más bajas lograran mover el motor. Tras revisar el código y realizar pruebas de

señal, se determinó que la potencia asignada al ciclo de trabajo en los modos más bajos era

insuficiente para superar el umbral necesario para encender el motor. Con esta información,

se procedió a ajustar el sistema de control PWM.

34

### 5.2.3. Problemas encontrados y soluciones aplicadas

- **Problema:** El principal problema encontrado fue la incapacidad de las primeras velocidades para generar suficiente potencia para activar el motor. El análisis demostró que el ciclo de trabajo asignado no proporcionaba el voltaje necesario.
- Solución: Se decidió realizar un ajuste en los valores de los ciclos de trabajo para desplazar las velocidades hacia mayores ciclos de trabajo. Esto permitió que la velocidad 1 pudiera mover el motor en el modo "lento", mientras que las velocidades 2 y 3 ofrecieron los modos "medio" y "rápido", respectivamente. El ajuste incluyó configuraciones precisas en los registros de control del PWM para aumentar la potencia de salida en cada velocidad sin comprometer la estabilidad del sistema.

### 5.2.4. Resultados obtenidos

Los resultados fueron exitosos, ya que se logró que el motor respondiera correctamente en las cuatro velocidades: apagado, lento, medio y rápido. El nuevo esquema de control PWM permitió un arranque más eficiente y una transición fluida entre los distintos niveles de velocidad. Todas las velocidades fueron verificadas y se confirmó que lograban mover el motor según lo esperado.

### 5.2.5. Reflexión sobre el avance del proyecto

La corrección en el sistema de control PWM fue esencial para mejorar el rendimiento del motor, resolviendo un problema que impedía su funcionamiento adecuado en las velocidades bajas. Este ajuste no solo optimizó la funcionalidad del motor, sino que también permitió mejorar el control del PWM. Esta sesión fue un paso importante en el refinamiento del sistema, demostrando la importancia de realizar ajustes finos y pruebas exhaustivas en los sistemas de control de hardware.