# Trabajo práctico 2: Data path y pipeline

Tomas Franco, Padrón Nro. 91.013 tomasnfranco@gmail.com Pablo Ascarza, Padrón Nro. pabloqac87@gmail.com Diego Meller, Padrón Nro. 91.299 dmeller@fi.uba.ar

Grupo Nro. - 2do. Cuatrimestre de 2016 66.20 Organización de Computadoras Facultad de Ingeniería, Universidad de Buenos Aires

#### Resumen

Utilizamos el programa llamado DrMIPS[1] para simular un procesador MIPS32[2] y poder modificarlo para poder utilizar 3 nuevas instrucciones, una para un procesador uniciclo[2] y las otras dos en un procesador pipeline[2]

Trabajo práctico 2 2 DESARROLLO

## 1. Enunciado

Se adjunta el enunciado al informe.

## 2. Desarrollo

Se modificaron los archivos .cpu y .set cuyo formato es JSON[3] correspondientes a cada arquitectura de cada tipo de procesador para las instrucciones pedidas.

### 2.1. lbu

#### Instrucción a desarrollar

```
1 | lbu Rs, Imm(Rt)
```

(Load byte unsigned). Esta instrucción de tipo I carga en Rs el valor del byte almacenado en la posición resultante de sumar el valor del registro Rt y el valor de 16 bits Imm.

En un principio se penso hacer la instrucción como una pseudo-instrucción,

## Pseudoinstrucción Equivalente

```
lw Rs, Imm(Rt)
Rtemp, 255
Rtemp, Rs, Rtemp
```

pero se eligió modificar el data path dado que eso daría una mejoría en el tiempo ya que se va a ejecutar una sola instrucción en vez de tres (al ser monociclo cada instrucción tarda lo mismo que es lo que dure la instrucción mas larga).

## La modificación al Data Path fue:

- 1. Agregar luego de la salida del Data Memory un bifurcador que envia el word completo a un multiplexor y a un distribuidor.
- 2. El distribuidor toma solo el byte (de los bits menos significativos) y lo envía a un componente que rellena con ceros el byte hasta volver a formar una palabra ("rellenador" de ceros).
- 3. Del "rellenador" de ceros va a la otra entrada del multiplexor.
- 4. Se agrego una línea de control llamada "LoadByte" que le indica al multiplexor cuando tomar solo el byte. Si esta línea esta apagada toma el word completo.
- 5. Del multiplexor se envía la salida hacia el multiplexor que ya existía que elegía si tomaba el dato de la Memoria o del resultado de la ALU.
- 6. Ordenamos los ítems y los cables entre los mismos para que el DP se vea bien.

En cuanto al set de instrucciones lo que se hizo fue:

- 1. Agregar la instrucción propiamente dicha, con código de operación 36 (utilizamos un código cercano al loadword que no este utilizado en esta arquitectura).
- 2. Agregar a la unidad de control que dicha operación utiliza las mismas líneas de control que el loadword agregando línea de control "LoadByte" en 1.

Trabajo práctico 2 2 DESARROLLO

#### 2.2. sb

#### Instrucción a desarrollar

```
1 sb Rs, Imm(Rt)
```

(Store byte). Esta instrucción de tipo I almacena el byte menos significativo de Rs en la posición resultante de sumar el valor del registro Rt y el valor de 16 bits Imm.

Esta instrucción también se podría reemplazar con una pseudo-instrucción,

#### Pseudoinstrucción Equivalente

```
1 | 1i Rtemp, 255
2 | and Rs, Rs, Rtemp
3 | sb Rs, Imm(Rt)
```

pero también se eligió modificar el data path dado que era parecido a lo hecho en el DP uniciclo para el lbu y ademas aporta mas experiencia al manejo del pipeline para la siguiente instrucción.

#### La modificación al Data Path fue:

- 1. Del Registro Pipeline EX/MEM se modificó que el ReadData2 vaya a un Bifurcador en vez de directo al DataMemory.
- 2. El bifurcador tiene una salida hacia un multiplexor.
- 3. La otra salida se envió a un distruidor donde toma solo el byte menos significativo y lo envía a la otra entrada del multiplexor.
- 4. Del multiplexor se envía la salida al DataMemory, se elige con una línea de control llamada "WriteByte" si esta en 1 se escribe solo el byte, sino todo el word.
- 5. A la unidad de control se le agrego la línea de control "WriteByte" enviándola al Registro Pipeline ID/EX y un cable entre el mismo hacia el EX/MEM.
- 6. Ordenamos los ítems y los cables entre los mismos para que el DP se vea bien.

En cuanto al set de instrucciones lo que se hizo fue:

- 1. Agregar la instrucción propiamente dicha, con código de operación 44 (utilizamos un código cercano al storeword que no este utilizado en esta arquitectura).
- 2. Agregar a la unidad de control que dicha operación utiliza las mismas líneas de control que el storeword agregando línea de control "WriteByte" en 1.

#### 2.2.1. Hazards de Datos

El único Hazard que se podría dar es el RAW (Read after Write) pero dado que la instrucción se copió del storeword el mismo se soluciona con un Forwarding que lo maneja la unidad de forwarding.

Trabajo práctico 2 2 DESARROLLO

## 2.3. bgezal

#### Instrucción a desarrollar

1 bgezal Rs, Imm

Esta instrucción de tipo I compara el valor del registro Rs con cero, y si es mayor o igual salta a la posición ( $PC + 4 + Imm^*4$ ), almacenando el valor de PC + 4 en el registro ra.

En este caso es mucho mas simple y queda mas prolijo (al tener que hacer un "and link") hacerlo modificando el Data Path que pensando una pseudo-instrucción equivalente.

#### La modificación al **Data Path** fue:

- 1. Agregar 2 multiplexores entre EX/MEM y MEM/WB para elegir si guardar un valor en un registro o si guardar el PC+4 en el ra
- 2. Para ambos multiplexores se agrego en los Registros Pipeline ID/EX y EX/MEM el item JAL, que fue agregado desde la unidad de control, si se utiliza el bgezal estara en 1 y sino sera 0 siguiendo el camino que usaba antes para las demas instrucciones.
- 3. El primer multiplexor toma (en caso de que el JAL este activo) el valor del PC+4 que esta almacenado en el Registro Pipeline EX/MEM en RA, para ello también se agrego un Bifurcador entre el Registro Pipeline ID/EX y el ADD que calcula el target del branch para almacenarlo. Ese valor se lo pasa al registro pipeline MEM/WB así guarda en el ra dicha dirección.
- 4. El segundo multiplexor toma (en caso del que el JAL este activo) una constante con valor 31 (número de registro para el ra) y lo guarda en el registro pipeline MEM/WB para guardar el PC+4 allí.
- 5. Ordenamos los ítems y los cables entre los mismos para que el DP se vea bien.

#### En cuanto al **set de instrucciones** lo que se hizo fue:

- 1. Agregar la instrucción propiamente dicha, con código de operación 5 (utilizamos un código cercano al beq que no este utilizado en esta arquitectura).
- 2. Agregar a la unidad de control que dicha operación utiliza las mismas líneas de control que el beq agregando línea de control "JAL" en 1, también se cambio el ALUOp para que llame a una nueva operación de control de la ALU (ALUOp = 3).
- 3. En el control de la ALU cuando el ALUOp es 3 (código que creamos nosotros) la ALU hara la operación 7 (slt) dejando la línea de control "Zero" en 1 cuando el Rs sea mayor o igual a cero y en 0 cuando Rs sea menor que cero.

## 2.3.1. Hazards de Control

El Hazard de control se soluciona con un flush que hace la arquitectura cuando finaliza la etapa de memoria por lo que las instrucciones que empezaron a buscarse, identificarse y ejecutarse se pierden sin modificar ningún registro o la memoria.

#### 2.3.2. Hazards de Datos

El único Hazard que se podría dar es el RAW (Read after Write) pero dado que la instrucción se copió del beq el mismo se soluciona con un Forwarding que lo maneja la unidad de forwarding.

## 3. DataPaths Modificados

## 3.1. Monociclo lbu



## 3.2. Pipeline sb



## 3.3. Pipeline bgezal



# 4. Programas de Prueba

## 4.1. lbu

```
\begin{array}{lll} & \text{li} & \text{\$t1}\,,\,-5\,\,\text{\#cargo}\,\,\text{un}\,\,\text{n\'umero}\,\,\text{de}\,\,\text{mas}\,\,\text{de}\,\,1\,\,\,\text{byte}\,\,(\text{FFFFFFFB}) \\ & \text{sw} & \text{\$t1}\,,\,\,4(\text{\$zero})\,\,\text{\#}\,\,\text{guardo}\,\,\text{el}\,\,\text{n\'umero}\,\,\text{para}\,\,\text{poder}\,\,\text{cargarlo} \\ & \text{lbu} & \text{\$t4}\,,\,\,4(\text{\$zero})\,\,\text{\#}\,\,\text{cargo}\,\,\text{el}\,\,\text{primer}\,\,\text{byte}\,\,\text{del}\,\,\text{n\'umero}\,\,(11111011\,\,=\,\text{FB}\,\,=\,\,251) \\ & \text{sw} & \text{\$t4}\,\,,\,\,\,12(\text{\$zero})\,\,\text{\#}\,\,\text{guardo}\,\,\text{la}\,\,\,\text{palabra}\,\,\text{que}\,\,\text{tendra}\,\,\text{solo}\,\,\text{un}\,\,\text{byte}\,\,\text{con}\,\,\text{el}\,\,\text{n\'umero}\,\,(\text{FB}\,\,=\,\,251) \end{array}
```

#### 4.2. sb

## 4.3. bgezal

Trabajo práctico 2 REFERENCIAS

## 5. Conclusiones

■ Vale la pena modificar el DataPath cuando es uniciclo y la pseudo-instrucción llevaría mas de una instrucción ya que en el uniciclo se ejecuta de una instrucción a la vez y todas tienen el mismo tiempo que es un ciclo de reloj que dura cuanto dure la instrucción mas larga.

- En el Pipeline los riesgos de datos se salvaron con Forwarding gracias a que las instrucciones básicas ya tenian implementado dicho mecanismo y que el DrMIPS acepta la unidad de Forwarding.
- Editar el JSON del DrMIPS es mas complicado de lo que se pensaba, primero hay que bosquejar lo que se quiere agregar en una hoja a mano para poder después pasarlo al programa y no olvidarse de ningún ítem tanto elementos, cables o atributos. De todas formas ayudo el editor de texto a cometer menos errores.
- Ordenar los cables y los elementos del procesador fue mas complicado todavía, si el DrMIPS tuviese una interfaz gráfica seria de gran utilidad para esa parte.

## Referencias

- [1] DrMIPS, https://brunonova.github.io/drmips.
- [2] "Computer organization and design: the hardware-software interface", John Hennessy, David Patterson. Capítulo 5.
- [3] ECMA-404 The JSON Data Interchange Standard, http://www.json.org/.