

### 概述

•实验课

•Vivado(工具)

•Verilog热身

•Verilog事件驱动仿真

Chenlu Miao 09/2022

# 实验课程

#### •实验01

•实现一个具有转发和预测不跳转功能的五级流水线CPU,以支持RV32I指令集。

•实验02

•在实验01的流水线CPU上实现中断和异常处理。

•实验03

•通过仿真实现一个两路组相联缓存。

•实验04

•将实验03中的两路组相联缓存集成到实验02的流水线CPU中。

•实验05

•扩展实验02的流水线CPU,以支持多周期操作、乱序执行和冒险检测

•实验06

•扩展实验05的流水线CPU,以支持计分板或托马苏洛算法等动态调度。

维维杜(Vivado一般音译为"维维杜",在FPGA开发领域是赛灵思公司的设计套件名称)

•新的维维杜用户? → 点击此处

•维维杜2020.2及更高版本

•我们的开发板 → xc7k325tffg676 - 2L

# 实验课程

维维尔多(注:Vivado是赛灵思公司的一款软件,一般不做翻译,保留英文)

# Verilog热身

•变量

•向量

•赋值

•始终块

•if - else语句

•case语句

- ROM & RAM

Verilog热身

## Verilog - 变量

•线网(wire):物理上是一根导线。不能"保存"值。必须持续赋值。 -寄存器(reg):不一定是寄存器。可以"保存"值。可以有条件地赋值。

Verilog:线网(wire)与寄存器(reg) ightarrow

https://inst.eecs.berkeley.edu/~cs150/Documents/Nets.pdf

## Verilog - 向量

•拼接 输入 [15:0] in; 输出

[23:0] out; // 左侧

assign {out[7:0], out[15:8]} = in; // 右侧 assign out[15:0] = {in[7:0], in[15:8]}; assign out = {in[7:0], in[15:8]};

## Verilog - 向量

拼接
 反转
 输入 [7:0] in,
 输出 [7:0] out
 );
 // 赋值 out[7:0] = in[0:7]; 错误
 赋值 out = {in[0], in[1], in[2],
 in[3], in[4], in[5], in[6], in[7]};
 模块结束

## Verilog – 向量

拼接
 反转
 复制
 {5{1'b1}} // 5'b11111 (或 5'd31 或 5'h1f)
 {2{a, b, c}} // 与 {a,b,c,a,b,c} 相同
 {3'd5, {2{3'd6}}} // 9'b101\_110\_110

{num{向量}}

这将向量复制 num 次。num 必须是一个常量

### Verilog - 向量

+拼接
-反转
-复制
-归约
& a[3:0] // 与运算: a[3]&a[2]&a[1]&a[0]。
等同于 (a[3:0] == 4'hf)
| b [3:0] // 或: b[3]/b[2]/b[1]/b[0]。
等同于 (b[3:0] != 4'h0)
^ c[2:0] // 异或: c[2]^c[1]^c[0]

## Verilog - 赋值

•连续赋值 (assign x = y;)

•过程阻塞赋值 (x = y;)

•过程非阻塞赋值 (x <= y;)

# Verilog - 赋值

### •连续赋值

示例: 线网 x;

赋值 x = y;

**,** 

### 要求:

- •只能在不在过程块("always块")内时使用
- •赋值语句的左侧必须是网络类型(例如,wire)

# Verilog – 赋值

### •过程阻塞赋值

示例:

寄存器 x;

始终 a(\*)x = y;

### 要求:

- •只能在过程中使用。
- •过程赋值(在always块中)的左侧必须是变量类型(例如,reg)

## Verilog - 赋值

•过程性非阻塞赋值

示例:

寄存器 x;

始终在时钟信号的上升沿触发,将 y 的值赋给 x;

### 要求:

- •只能在程序块内使用。
- 过程赋值语句(在 always 块中)的左侧必须是变量类型(例如, 寄存器)

# Verilog - 始终块

•组合逻辑:

始终使用 a(\*)

•等同于赋值语句

•过程块拥有更丰富的

语句集(例如,if - then、case)...

```
reg [3:0] out;
                               否则如果(sel3)
始终 @(*) 开始
                                   out = in3[3:0];
    如果(sel1)
                               否则
        输出 = 输入1[3:0];
                                   输出 = 4位二进制0;
    否则如果(选择信号2)
                           结束
        输出 = 输入2[3:0];
                     北
 4位线网输出信号 out;
 赋值 out = ({4{sel1}} 与 in1[3:0] 按位与运算)
            或 ({4{sel2}} 与 in2[3:0] 按位与运<mark>算</mark>)
            或({4{sel3}} 与 in3[3:0] 按位与运<mark>算</mark>);
```

# Verilog – 始终块

Verilog - 始终块

•组合逻辑: always a(\*)

•时钟触发: always @(posedge clk)

•组合逻辑:始终使用@(\*)

•时钟逻辑:始终使用@(上升沿

时钟信号)



### 3位寄存器变量 q;

始终 @(时钟信号上升沿)

开始

如果(复位) 输出q 赋值为 0;

否则 开始

q <= q + 1;

结束 结束

# Verilog - 始终块

•组合逻辑: always  $\omega$  (\*)

•时钟控制: always @(posedge clk)

### 1 始终使用

组合逻辑 always  $\omega$  (\*) 中使用阻塞赋值

在时序逻辑中,始终在时钟上升沿使用非阻塞赋值。

# Verilog - if - else

如果(出售)

out = in1[3:0];

否则如果(sel2)

输出 = in2[3:0];

否则如果(sel3)

输出 = in3[3:0];

否则

out = 4'b0;

赋值 out = sel1 ? in1[3:0]:

首选

sel2?in2[3:0]:

sel3 ? in3[3:0] :

4位二进制0;

赋值 out = ({4{sel1}} 与 in1[3:0])

或 ({4{sel2}} 与 in2[3:0])

或 ({4{sel3}} 与 in3[3:0]);

### Verilog - 条件语句

结束

### Verilog - 只读存储器与随机存取存储器

模块 ROM ( 输入 [ 6:0] 地址 输出 [31:0] 读取数据 ); 寄存器 [31:0] 内存[127:0]; 初始开始 \$以十六进制读取内存文件("rom.hex", 内存); 结束

将 rd\_data 赋值为 mem[addr];

模块结束

1 将 rom.hex 放入 xxx\sim\_1\behav\xsim 目录 或使用绝对路径

# Verilog – Event-Driven Simulation

## Verilog - 分层事件队列

- •活动队列:大多数Verilog事件安排在活动事件队列。这些事件可以按任意顺序调度,并按任意顺序进行评估或更新。活动队列用于更新阻塞赋值、连续赋值、评估非阻塞赋值的右侧(非阻塞赋值的左侧不在活动队列中更新),\$显示命令并更新原语。
- •非活动队列: #Odelay赋值在非活动队列中更新。在Verilog中使用 #0 延迟不是好的做法,它会不必要地使事件调度和排序复杂化。大多数情况下,设计人员使用 #0 延迟赋值来欺骗模拟器,以避免竞争条件。



### Verilog - 分层事件队列

```
当(存在事件)时{
   如果(没有活跃事件) {
      如果(存在非活跃事件) {
         激活所有非活跃事件;
      } 否则如果(存在非阻塞赋值更新事件) {
         激活所有非阻塞赋值更新事件;
      } 否则,如果存在监控事件 {
      激活所有监控事件;
      } 否则 {
         将 T 推进到下一个事件时间;
         激活时间 T 的所有非活动事件;
  E = 任何活动事件;
   如果 (E 是一个更新事件) {
      更新修改后的对象;
      将敏感进程的评估事件添加到事件队列;
  } 否则 { /* 应为评估事件 */
      评估该进程;
      将更新事件添加到事件队列;
```

# Verilog - 分层事件队列

- •活动队列:大多数Verilog事件被调度在活动事件队列。这些事件可以按任意顺序调度,并按任意顺序进行评估或更新。活动队列用于更新阻塞赋值、连续赋值、评估非阻塞赋值的右侧(非阻塞赋值的左侧不在活动队列中更新),\$显示命令并更新原语。
- •非活动队列: #0延迟赋值在非活动队列中更新。在Verilog中使用 #0 延迟不是好的做法,它会不必要地使事件调度和排序复杂化。大多数情况下,设计人员使用 #0 延迟赋值来欺骗模拟器,以避免竞争条件。



### Verilog - 分层事件队列

•NBA(非阻塞赋值更新)队列:非阻塞赋值的 左值在该队列中更新。- 监控事件:用于评估和 更新\$monitor和\$strobe命令。所有变量的更 新都在当前仿真时间内进行。



### Verilog - 分层事件队列

始终 $\widehat{\mathbb{Q}}$  (\*) 以任意顺序执行! f = a & b; f = ? always ①(\*) f = a  $\mid$  b;



### Verilog - 分层事件队列

•活动队列:

结束



# Verilog - 分层事件队列

始终 @(时钟信号上升沿) f <= a & b;

活动队列:右侧表达式求值



### Verilog - 分层事件队列

始终 @(时钟信号上升 沿) f <= a 与 b;非阻塞 赋值队列: 左值更新



## Verilog - 分层事件队列

连线 A\_in, B\_in, C\_in; 寄存器 A\_out, B\_out, C\_out;

始终 @( 时钟信号上升沿 ) A输出 = A输入;

将 B输入 赋值为 A输出 + 1;

始终 @( 时钟信号上升沿 ) B输出 = B输入;

将 C输入 赋值为 B输出 + 1;

始终 @( 时钟信号上升沿 ) 输出进位 = 输入进位;



### Verilog - 分层事件队列

线网 A 输入, B 输入, C 输入; 寄存器 A 输出, B 输出, C 输出;

始终 @( 时钟信号上升沿 ) A输出 = A输入;

将 B输入 赋值为 A输出 + 1;

始终 @( 时钟信号上升沿 ) B输出 = B输入;

将 C输入 赋值为 B输出 + 1;

始终 @( 时钟信号上升沿 ) 进位输出 = 进位输入;



### Verilog - 分层事件队列

线网 A\_in、B\_in、C\_in;寄存器 A\_out、B\_out、C\_out;

将 B\_in 赋值为 A\_out 加 1;

B\_out 等于 B\_in;

**将 C\_in 赋值为 B\_out 加 1;** 始终在时钟信号上升沿时,C\_out 等 于 C\_in;



## Verilog - 分层事件队列

线网 A\_in、B\_in、C\_in; 寄存器 A\_out、B\_out、C\_out;

始终 @( 时钟信号的上升沿 ) A\_out = A\_in;

赋值 B\_in = A\_out + 1;

始终 @( 时钟信号上升沿 ) B输出 = B输入;

将 C输入 赋值为 B输出 + 1;

始终 @( 时钟信号上升沿 ) C输出 = C输入;



# Verilog - 分层事件队列

线网 A\_in、B\_in、C\_in;寄存器
A\_out、B\_out、C\_out;始终在时钟上
升沿触发时,A\_out 赋值为 A\_in;将
A\_out 加 1 赋值给 B\_in;始终在时钟上
升沿触发时,B\_out 赋值为 B\_in;将
B\_out 加 1 赋值给 C\_in;始终在时钟上
升沿触发时,C\_out 赋值为 C\_in;



## Verilog - 分层事件队列

线网 A\_in、B\_in、C\_in; 寄存器 A\_out、B\_out、C\_out;

始终在时钟上升沿触发时 A\_out 赋值为 A\_in;

将 B\_in 赋值为 A\_out + 1;

始终在时钟上升沿触发 B\_out 等于 B\_in;

将 C\_in 赋值为 B\_out + 1;

始终在时钟上升沿触发 C\_out 等于 C\_in;



### Verilog - 分层事件队列

线A\_in、B\_in、C\_in; 寄存器A\_out、B\_out、C\_out; 始终@(时钟上升沿) A\_out = A\_in; 赋值B\_in = A\_out + 1; 始终@(时钟上升沿) B\_out = B\_in; 赋值C\_in = B\_out + 1; 始终@(时钟上升沿) C\_out = C\_in;



### Verilog - 分层事件队列

线网 A\_in、B\_in、C\_in; 寄存器 A\_out、B\_out、C\_out;

始终 @( 时钟信号的上升沿 ) A\_out = A\_in;

赋值 B\_in = A\_out + 1;

始终 @( 时钟信号上升沿 ) B输出 = B输入;

将 C输入 赋值为 B输出 + 1;

始终 @( 时钟信号上升沿 ) C输出 = C输入;





## Verilog - 分层事件队列

线网 A输入、B输入、C输入;寄存器 A输出、B输出、C输出;始终@(时钟信号上升沿)A输出≤A输入;将 B输入赋值为 A输出+1;始终@(时钟信号上升沿)

 $B_-$ out  $\le B_-$ in;( $B_-$ out  $\le B_-$ in;可理解为"B输出  $\le B$ 输入",因占位符含义不明,保留原样)

assign C\_in = B\_out + 1;always @( posedge clk )C\_out ≤ C\_in; (赋值C\_in = B\_out + 1;始终在 时钟上升沿触发时,C\_out ≤ C\_in;)



## Verilog - 分层事件队列

线网型变量 A\_in, B\_in, C\_in;(可理解为"连线 A输入、B输入、C输入") 寄存器型变量 A\_out, B\_out, C\_out;(可理解为"寄存器 A输出、B输出、C输出")

始终在时钟上升沿触发时 A\_out 小于等于 A\_in;

赋值 B\_in 等于 A\_out 加 1;

始终在时钟上升沿触发 B\_out 小于等于 B\_in;

赋值 C\_in 等于 B\_out 加 1;

始终在时钟上升沿触发 C\_out 小于等于 C\_in;



# Verilog - 分层事件队列

线网 A\_in、B\_in、C\_in;寄存器 A\_out、B\_out、C\_out;

赋值 B\_in = A\_out + 1;

 $B_{out} \leq B_{in}$ ;

赋值 C\_in = B\_out + 1;

始终 @( 时钟上升沿 )C\_out < C\_in;















## Verilog - 分层事件队列

线网 A\_in、B\_in、C\_in; 寄存器 A\_out、B\_out、C\_out;

始终在时钟上升沿触发 A\_out 小于等于 A\_in;

将 B\_in 赋值为 A\_out 加 1;

始终在时钟上升沿触发 B输出 <= B输入;

赋值 C输入 = B输出 + 1;

始终在(时钟信号上升沿) C输出 <= C输入;



## Verilog - 分层事件队列





https://courses.csail.mit.edu/6.111/f2007/handouts/L06.pdf

### 参考文献

#### Verilog通用指南

https://safari.ethz.ch/digitaltechnik/spring2021/lib/exe/fetch.php?media=onur-digitaldesign\_comparch-2021-lecture7-hdl-verilog-afterlecture.pdf

- https://safari.ethz.ch/digitaltechnik/spring2021/lib/exe/fetch.php?media=onur-digitaldesign\_comparch-2021-lecture6-sequential-logic-updated-beforelecture.pdf
  HDLBits
- •从仿真器的角度理解Verilog语言
- •RISC V CPU处理器设计
- 使用Verilog编码和RTL综合的数字逻辑设计(第二版)
- 政治Verilogs編刊和NTLsh.日的数子と特及IT (第一版)

   https://cseweb.ucsd.edu/classes/sp09/cse141L/Slides/02-Verilog2.pdf
- https://electronics.stackexchange.com/questions/443641/why-we-need-non-blocking-assignments-in-verilog
- https://courses.csail.mit.edu/6.111/f2007/handouts/L06.pdf
- •IEEE Verilog硬件描述语言标准