# uc3m Universidad Carlos III de Madrid

# Grado en Ingeniería en Tecnologías Industriales 2019-2020 *Trabajo de Fin de Grado*

# LINEALIZACIÓN DE OSCILADOR EN ANILLO CONTROLADO POR TENSIÓN MEDIANTE CAPACIDADES CONMUTADAS

Roberto Uceda Gómez

Tutor: Eric Gutiérrez Fernández Leganés,



Esta obra se encuentra sujeta a la licencia Creative Commons

Reconocimiento - No Comercial - Sin Obra Derivada

### **RESUMEN**

En este trabajo se desarrolla un estudio cuyo objetivo es encontrar una manera de linealizar el comportamiento de una nueva arquitectura de ADC basado en VCO, sin necesidad del uso de amplificador operacional, como se ha hecho hasta ahora.

Palabras clave: ADC-VCO, Oscilador en anillo, Conversión Analógico-Digital, CMOS

## **DEDICATORIA**

# ÍNDICE GENERAL

| 1. INTRODUCCION                                              | 1  |
|--------------------------------------------------------------|----|
| 1.1. Motivación del trabajo                                  | 1  |
| 1.2. Objetivos                                               | 3  |
| 1.3. Marco regulador                                         | 3  |
| 1.4. Esquema de este documento                               | 3  |
| 2. ESTADO DEL ARTE                                           | 4  |
| 2.1. Transistores MOS                                        | 4  |
| 2.2. Tecnología CMOS                                         | 5  |
| 2.3. Conversión analógico-digital                            | 6  |
| 2.4. Arquitecturas de ADC actuales                           | 8  |
| 2.5. Modulación sigma-delta en ADCs                          | 9  |
| 3. ANÁLISIS                                                  | 12 |
| 3.1. Idea inicial                                            | 12 |
| 3.2. VCO en anillo                                           | 13 |
| 3.3. Osciladores en anillo en ADCs                           | 17 |
| 3.3.1. Como parte de arquitecturas ya existentes             | 17 |
| 3.3.2. Arquitecturas con solo oscilador en anillo            | 17 |
| 3.4. Análisis matemático del VCO con realimentación negativa | 19 |
| 3.4.1. Lazo de realimentación por capacidades conmutadas     | 21 |
| 3.5. Simulaciones del modelo                                 | 25 |
| 3.5.1. Herramientas de simulación                            | 25 |
| 3.5.2. Simulación del DAC por capacidades conmutadas         | 29 |
| 3.5.3. Modelo sencillo de ADC con VCO, abierto               | 30 |

|    | 3.5.4. Modelo sencillo de ADC VCO, con bucle cerrado | 33 |
|----|------------------------------------------------------|----|
|    | 3.5.5. Modelo de VCO con primera diferencia          | 35 |
| 4. | CONCLUSIONES (?)                                     | 40 |
| 5. | ENTORNO SOCIOECONÓMICO (?)                           | 41 |
| 6. | PRESUPUESTO / PLANIFICACIÓN / PROCESO (?)            | 42 |
| B  | IBLIOGRAFÍA                                          | 43 |

## ÍNDICE DE FIGURAS

| 2.1  | Corte de transistor MOSFET                                   | 4  |
|------|--------------------------------------------------------------|----|
| 2.2  | Transistor MOS, canal-p                                      | 5  |
| 2.3  | Transistor MOS, canal-n                                      | 5  |
| 2.4  | Inversor CMOS                                                | 5  |
| 2.5  | Señal analógica a digital                                    | 6  |
| 2.6  | ADC de conversión directa tipo flash                         | 8  |
| 2.7  | ADC integrador de doble rampa                                | 9  |
| 2.8  | Bloques de un modulador $\Sigma\Delta$                       | 9  |
| 2.9  | Modulación $\Sigma\Delta$ de una señal de 1.5kHz             | 10 |
| 2.10 | Integradores por opamp (a) y por transconductancia (b)       | 11 |
| 3.1  | Símbolo y tabla de verdad de una puerta inversora            | 13 |
| 3.2  | Esquemático de una puerta inversora con transistores MOS     | 14 |
| 3.3  | VCO compuesto por 5 puertas inversoras                       | 15 |
| 3.4  | Esquemático de un VCO                                        | 15 |
| 3.5  | Modulador $\Sigma\Delta$ con un VCO $\hdots$                 | 17 |
| 3.6  | ADC con VCO en bucle abierto                                 | 18 |
| 3.7  | Sistema con bucle abierto                                    | 18 |
| 3.8  | ADC con VCO en bucle abierto, diagrama de bloques            | 19 |
| 3.9  | Esquemático de circuito de capacidades conmutadas            | 21 |
| 3.10 | Diagrama de circuito de capacidades conmutadas               | 22 |
| 3.11 | Diagrama para $\Phi = 1 \dots \dots \dots \dots \dots \dots$ | 22 |
| 3.12 | Diagrama para $\Phi = 0$                                     | 23 |

| 3.13 | Diagrama de bloques del sistema de impedancias equivalente                | 24 |
|------|---------------------------------------------------------------------------|----|
| 3.14 | Esquemático de reloj con frecuencia incremental                           | 25 |
| 3.15 | Simulación: Forma de onda del voltaje en la salida clk_out                | 26 |
| 3.16 | Simulación: zoom en sección de la forma de onda                           | 27 |
| 3.17 | Curva frecuencia-tiempo del reloj de frecuencia variable                  | 29 |
| 3.18 | Esquemático en LTSpice del modelo de DAC por capacidades conmutadas       | 30 |
| 3.19 | Esquemático del circuito de capacidades conmutadas con reloj de frecuen-  |    |
|      | cia variable                                                              | 30 |
| 3.20 | Esquemático del ADC por VCO, abierto                                      | 31 |
| 3.21 | Forma de onda de la simulación del VCO abierto                            | 31 |
| 3.22 | Forma de onda de la simulación del VCO abierto, detalle                   | 32 |
| 3.23 | FFT de la señal demodulada del VCO abierto                                | 32 |
| 3.24 | Esquemático del VCO doble con DACs cruzados                               | 33 |
| 3.25 | Forma de onda de la simulación del VCO con lazo de realimentación cruzado | 34 |
| 3.26 | Detalle de la forma de onda 3.25                                          | 34 |
| 3.27 | FFT de la forma de onda 3.25                                              | 35 |
| 3.28 | Esquemático del módulo de primera diferencia                              | 36 |
| 3.29 | Esquemático del VCO con circuito de primera diferencia                    | 37 |
| 3.30 | Forma de onda de la simulación del sistema con primera diferencia         | 37 |
| 3.31 | Detalle de la forma de onda 3.30                                          | 38 |
| 3.32 | FFT de la forma de onda 3.30                                              | 38 |

# ÍNDICE DE TABLAS

| 1   | Lista de abreviaturas  |      | •  |     |     |    |    |      | •   |     | •   |     | •  | •   |    | •  |     |    | • |  |  | • | • | XI |
|-----|------------------------|------|----|-----|-----|----|----|------|-----|-----|-----|-----|----|-----|----|----|-----|----|---|--|--|---|---|----|
| 3.1 | Parámetros de simulado | ción | de | l r | elo | oi | de | e fi | rec | cue | enc | cia | in | 1C1 | en | ne | nta | al |   |  |  |   |   | 26 |

ADC Analog to Digital Converter, Convertidor Analógico-Digital

CMOS Complimentary Metal-Oxide Semiconductor

MOSFET Metal Oxide Semiconductor Field Effect Transistor, también

llamados transistores MOS

TABLA 1. LISTA DE ABREVIATURAS

## 1. INTRODUCCIÓN

Los ADC¹ son onmipresentes en nuestro día a día. Sin ellos, no sería posible realizar una llamada con un teléfono móvil, o disfrutar de un sistema de climatización en nuestro hogar, o utilizar el control de crucero en nuestro coche. El objetivo de estos importantes bloques de la electrónica es convertir señales físicas, como ondas electromagnéticas, temperatura ambiente, o la posición de un eje, en señales digitales interpretables por un sistema basado en la electrónica digital. Una vez tenemos estas señales, normalmente compuestas por un flujo de bits, pueden ser procesadas por un microcontrolador para después tomar las decisiones necesarias para conseguir el objetivo deseado, como activar el compresor del aire acondicionado si la temperatura sube de cierto límite preestablecido.

Cada día que pasa aumenta la demanda de aparatos más rápidos, compactos, y eficientes. Por regla general, la miniaturización de la electrónica tiene un impacto positivo en estos criterios. Los transistores son los componentes fundamentales de los circuitos integrados. Estos transistores aumentan su eficiencia energética según disminuye su tamaño, además de permitir mayores frecuencias de operación. Por esto, existe un gran incentivo en la búsqueda de arquitecturas y técnicas de fabricación que permitan transistores más pequeños.

La ley de Moore ayuda a poner un poco de contexto histórico a esta carrera por la disminución de los transistores. Gordon Moore anunció en 1965 una tendencia en la, por aquel entonces emergente, industria de la electrónica: cada dos años se duplicaba la cantidad de componentes presente en un circuito integrado en la misma superficie [1]. A más componentes, mayor poder de procesamiento, pero también mayor coste de fabricación por la complejidad y delicadeza requerida en los procesos.

#### 1.1. Motivación del trabajo

Debido a las altas velocidades de reloj y los requisitos de consumo y fabricación (espacio ocupado, número de componentes, reducción del tamaño de los transistores), los ADC usados actualmente presentan problemas. Los ADC basados en la arquitectura sigma

<sup>&</sup>lt;sup>1</sup>Analog to Digital Converter. En español, Convertidor Analógico a Digital

delta, los más comunes en aplicaciones de bajo ancho de banda y alta resolución (audio, sensores biométricos y de alta precisión), requieren de un integrador. Estos integradores normalmente trabajan en el ámbito analógico, y la gran mayoría usan un amplificador operacional, con gran número de componentes y alto consumo.

Con las tecnologías de fabricación actuales, se consiguen transistores de tamaños diminutos, con buen tiempo de respuesta y bajo consumo en aplicaciones digitales, pero efectos adversos en aplicaciones analógicas. Algunos de estos efectos son la degradación de la señal por efectos cuánticos y defectos en la fabricación (el tamaño nominal de un transistor CMOS de tecnología puntera es entre un cuarto y una décima parte la longitud de onda de la luz ultravioleta usada en litografía), altas corrientes parásitas por el bajo tamaño de la puerta del transistor, y limitaciones en la simulación de sistemas por la alta densidad y complejidad en los microchips actuales. Otro efecto negativo que tiene la miniaturización en el diseño de microcircuitos es la falta de escalabilidad de la tensión de corte de los MOSFET. Mientras que la tensión de alimentación baja con el tamaño, la de corte no lo hace en la misma medida, haciendo más difícil el diseño de estructuras de alta ganancia, como los amplificadores operacionales, que requieren de suficiente diferencia entre ambas tensiones.

Además, a pesar de que el consumo individual de los transistores disminuye al reducirse su tamaño, lo hace de manera lineal, mientras que su incremento en número por unidad de superficie crece de manera cuadrática. Esto provoca un gran problema en cuanto a disipación térmica, por eso aumentar el número de componentes en circuitos integrados no es una solución en ciertos casos en que no pueda gestionarse correctamente el calor generado, como en sistemas embebidos y aplicaciones de muy bajo consumo, como dispositivos del IoT<sup>2</sup>.

Los ADC basados en VCO actuales necesitan una compensación de linealidad mediante circuitería digital, que termina ocupando la mayor parte de la superficie del chip. Este trabajo se centra en la búsqueda de una nueva arquitectura usando un VCO tanto como integrador como cuantificador, que permita ahorrar la necesidad de circuitos de compensación y circuitos analógicos complejos (amplificadores operacionales), manteniendo o mejorando el comportamiento lineal, la resolución, y el ancho de banda de las arquitecturas

<sup>&</sup>lt;sup>2</sup>Internet of Things. En español: Internet de las Cosas

ya existentes.

#### 1.2. Objetivos

El grueso de este trabajo se encuentra en el plano teórico. El primer paso es realizar un estudio de las arquitecturas de ADC ya existentes, centrándose en aquellas que emplean VCOs. A partir de este estudio, se estudiará la viabilidad de varias ideas de diferentes publicaciones que aún no han sido implementadas. Para esto, se utilizarán herramientas de simulación basadas en SPICE. Una vez probada la efectividad de la arquitectura, la siguiente tarea será montar un circuito con componentes discretos sobre protoboard, medir los parámetros de funcionamiento, y así dejar demostrada la factibilidad de la arquitectura.

#### 1.3. Marco regulador

#### 1.4. Esquema de este documento

#### 2. ESTADO DEL ARTE

Para entender las arquitecturas de ADC modernas es imprescindible conocer primero los bloques fundamentales sobre los que se asienta la microelectrónica actualmente: los transistores MOSFET<sup>3</sup>.

#### 2.1. Transistores MOS



Fig. 2.1. Corte de transistor MOSFET<sup>4</sup>

Un transistor MOSFET es un tipo de transistor que se usa para amplificar y conmutar señales eléctricas dentro de un circuito. Se compone de cuatro entradas: fuente, puerta, drenador, y sustrato, que normalmente está conectado a la fuente para evitar la modulación de la tensión de corte. Cuando se aplica un voltaje en la puerta, se crea un canal en el medio semiconductor que permite el paso de corriente entre la fuente y el drenador. Podemos distinguir dos tipos de transistores MOS: los canal-n y los canal-p, dependiendo del dopaje del silicio usado en su fabricación. Los canal-n tienen un dopaje negativo en el silicio de la fuente y el drenador, que se consigue añadiendo impurezas de un elemento como fósforo, dejando electrones libres que actúan como portadores de carga. En el caso de los canal-p, se dopan con elementos como boro, que dejan huecos (ausencia de electrones en capas de valencia), y estos actúan como portadores de carga.

<sup>&</sup>lt;sup>3</sup>Metal Oxide Semiconductor Field Effect Transistor

<sup>&</sup>lt;sup>4</sup>Fuente: http://ece-research.unm.edu/jimp/vlsi/slides/chap2\_1.html

Estos son los símbolos más usados para representar transistores MOS:



Fig. 2.2. Transistor MOS, canal-p<sup>5</sup>



Fig. 2.3. Transistor MOS, canal-n<sup>6</sup>

#### 2.2. Tecnología CMOS

La tecnología de fabricación CMOS<sup>7</sup> utiliza una combinación de transistores MOS de canal n y canal p para implementar las operaciones lógicas. Fue desarrollada en la década de 1960 por empleados de la compañía Fairchild Semiconductor[3].

Por ejemplo, un inversor (puerta lógica NOT) se consigue con la siguiente disposición:

| Truth Table                                          | Integrated Circuit               |
|------------------------------------------------------|----------------------------------|
| $egin{array}{ c c c c c c c c c c c c c c c c c c c$ | $V_{DD}$ $T_{2}$ $T_{I}$ $T_{I}$ |

Fig. 2.4. Inversor CMOS<sup>8</sup>

<sup>&</sup>lt;sup>5</sup>Fuente: [2]

<sup>&</sup>lt;sup>6</sup>Fuente: [2]

<sup>&</sup>lt;sup>7</sup>Complementary MOS

Los circuitos CMOS tienen un bajo consumo estático, ya que una vez formado el canal en región activa, la alta impedancia de entrada provoca un paso de corriente casi nulo, únicamente provocado por corrientes parásitas. También tienen una buena tolerancia al ruido por su propiedad regenerativa de la señal: si entra una señal degradada a una puerta CMOS, esta volverá al valor lógico que corresponda, dentro de las tolerancias que permita el circuito. Por estas propiedades es por las que la tecnología CMOS se ha convertido en dominante en el diseño de microcircuitos en la actualidad.

#### 2.3. Conversión analógico-digital

La tarea de un convertidor analógico-digital, o ADC, es tomar una señal eléctrica analógica y transformarla en una digital. Una señal analógica es aquella producida por un fenómeno electromanético y representable por una función continua que define su periodo y amplitud. Una señal digital es una sucesión de diferentes valores discretos con un espaciado temporal uniforme.



Fig. 2.5. Señal analógica a digital<sup>9</sup>

En un ADC, la señal analógica original sufre dos transformaciones: un muestreo y una

Fuente: https://www.oreilly.com/library/view/introduction-to-digital/9780470900550/chap5-sec008.html

<sup>&</sup>lt;sup>9</sup>Fuente: https://electronics.stackexchange.com/questions/352784/in-digital-systems-do-we-discretize-both-time-and-magnitude-or-only-time

cuantificación. El muestro toma valores de la señal a una frecuencia concreta, descartando los intermedios. La cuantificación transforma el espectro continuo de la señal en un conjunto de valores finito. Esto es suficiente para lograr un conjunto de palabras (conjunto de bits de longitud definida) a una frecuencia de trabajo, para ser almacenadas o procesadas por un microcontrolador.

Estos son algunos de los parámetros básicos que describen el comportamiento y prestaciones de un ADC:

**Frecuencia de muestreo:** Frecuencia a la cual se toman medidas de la señal original.

Determinado por el ancho de banda de la aplicación.

**Ancho de banda:** Rango de frecuencias de la señal original que puede ser correctamente muestreada, cuantizada, y posteriormente recreada.

**Resolución:** Número de pasos máximo entre rango de valores de la señal analógica. Determina el error de cuantificación y el SNR máximo.

**SNR:** La Signal-to-Noise Ratio, o Relación Señal-Ruido, es la relación entre la potencia de la señal transmitida y la potencia del ruido presente en dicha señal. Normalmente se representa en dB.

$$SNR = \frac{P_{signal}}{P_{noise}} \tag{2.1}$$

$$SNR_{dB} = 10log_{10}(\frac{P_{signal}}{P_{noise}})$$
 (2.2)

En cuanto a errores en la conversión, estas son las principales fuentes:

**Cuantificación:** Para una muestra dada en un momento determinado, es la diferencia entre el valor de la señal original y valor de la señal cuantificada.

**Linealidad:** Falta de correlación lineal entre entrada y salida del ADC. Necesita ser corregida para evitar divergencias entre entrada y salida que distorsionan la lectura.

Es importante diferenciar dos tipos de ADC según su frecuencia de muestreo:

A frecuencia de Nyquist: La frecuencia de muestreo es igual a dos veces la frecuencia máxima de la señal a capturar[4][5]. El teorema de Nyquist habla de esta frecuencia como la mínima a la que es matemáticamente posible recrear una señal perfectamente a partir de las muestras tomadas.

**Sobremuestreados:** La frecuencia de muestreo es superior a la frecuencia de Nyquist; habitualmente unas diez veces mayor.

#### 2.4. Arquitecturas de ADC actuales

Existen multitud de arquitecturas ADC, entre ellas: flash, aproximaciones sucesivas, de integración, de rampa, de seguimiento, tensión-frecuencia. Algunos ejemplos:



Fig. 2.6. ADC de conversión directa tipo flash<sup>10</sup>

<sup>10</sup>Fuente: https://www.allaboutcircuits.com/textbook/digital/chpt-13/flash-adc/



Fig. 2.7. ADC integrador de doble rampa<sup>11</sup>

Los más cercanos a la materia de este estudio son los de integración, en concreto los que utilizan la modulación sigma-delta.

#### 2.5. Modulación sigma-delta en ADCs

Un ADC que utiliza el principio de modulación sigma-delta, también llamado modulador sigma-delta, o modulador  $\Sigma\Delta$ , tiene como bloques principales un sumador, un integrador, y un cuantificador, además de un bucle de realimentación. Este es el esquema de bloques básico de un modulador  $\Sigma\Delta$ :



Fig. 2.8. Bloques de un modulador  $\Sigma\Delta$  12

El funcionamiento de este tipo de ADC sigue los pasos siguientes. La señal original (x(t)) es sumada a la salida del cuantificador (y(t)) en magnitud negativa. La salida (y(t)) es un flujo de un bit de profundidad, por lo que debe ser transformada a magnitud real a través de un DAC. El integrador forma un filtro de paso bajo sobre la diferencia entre señal

<sup>11</sup>Fuente: http://www.electronics-tutorial.net/analog-integrated-circuits/
data-converters/dual-slope-type-adc/

<sup>&</sup>lt;sup>12</sup>Fuente: Oversampled Analog-To-Digital Converter Architectures Based On Pulse Frequency Modulation[6]

original y cuantificada de tal manera que se consigue una realimentación de baja frecuencia, consiguiendo una reducción del ruido de cuantificación en la banda de respuesta.

Este es un ejemplo gráfico del resultado de la modulación  $\Sigma\Delta$ :



Fig. 2.9. Modulación  $\Sigma\Delta$  de una señal de 1.5kHz<sup>13</sup>

Se puede observar que el promedio de la señal modulada de 1 bit es proporcional a la señal original.

Con respecto a un ADC de aproximaciones sucesivas o de seguimiento, la modulación  $\Sigma\Delta$  una gran linealidad en la curva de respuesta y una disminución del ruido de fondo, ya que el bucle tenderá a hacer que la salida y(t) sea cero. El cuantificador suele ser un comparador implementado con un amplificador operacional de alta ganancia, con una referencia ajustada a la aplicación. Además suele existir un circuito sample-and-hold con una frecuencia de reloj que se ajusta a la entrada al circuito que recibirá la señal ya convertida a digital.

En cuanto al integrador, las implementaciones más comunes son con un amplificador

<sup>13</sup>Fuente: http://www.cs.tut.fi/sgn/arg/rosti/1-bit/

operacional o por transconductancia.



Fig. 2.10. Integradores por opamp (a) y por transconductancia (b)<sup>14</sup>

Como se puede observar, ambas opciones trabajan en ámbito analógico.

Las principales desventajas de la conversión por modulador  $\Sigma\Delta$  son la necesidad de una frecuencia de muestreo muy alta respecto a la original, lo cual es un problema a la hora de convertir señales de muy alta frecuencia;

<sup>14</sup> Fuente: [6]

## 3. ANÁLISIS

En este capítulo se expone el análisis de una nueva arquitectura de ADC que emplea un VCO como cuantificador e integrador.

#### 3.1. Idea inicial

La idea fundamental de esta nueva arquitectura es, partiendo de un sistema de ADC por VCO en bucle abierto, estudiar la viabilidad de linealizar la respuesta mediante un bucle de realimentación, haciendo uso de la ganancia intrínseca de la dispone el propio oscilador. Esto eliminaría la necesidad de un amplificador operacional presente en las arquitecturas de VCO con realimentación existentes hoy en día, rebajando por tanto el número de componentes necesarios y el consumo total del sistema.

La idea principal de esta arquitectura viene de publicaciones que ya hacen uso de un bucle de realimentación con DAC de 1 bit controlado por frecuencia. En esta publicación: VCO-ADC linearization by switched capacitorfrequency-to-current conversion[10] ya se destacan los beneficios de un ADC por VCO con realimentación, como son una mayor resistencia al ruido por jitter del reloj, mayor resistencia al ruido térmico de los componentes pasivos, y una mejora importante de la relación señal-ruido con respecto a un ADC VCO en bucle abierto. El problema de la arquitectura propuesta en la publicación es que no consigue prescindir de un amplificador operacional, que sigue siendo el componente más complejo, costoso, y con gran consumo.

En este estudio, exploraremos la posibilidad de usar la ganancia intrínseca del VCO para poder eliminar el amplificador operacional, para reducir el consumo y el tamaño del ADC, y abrir su uso a nuevas aplicaciones que requiran de una gran miniaturización y eficiencia.

El primer paso para desarrollar el estudio es comprender cómo funciona un VCO.

#### 3.2. VCO en anillo

Un VCO, siglas de *Voltage Controlled Oscillator* es un componente electrónico que emite un tren de pulsos cuya frecuencia es proporcional a un voltaje de entrada.

Un VCO en anillo es un tipo de oscilador controlado por voltaje. En su forma más básica, consiste en un número impar de puertas inversoras colocadas en un bucle cerrado. En las entradas de alimentación de las puertas se conecta la señal a modular. Este señal de entrada puede ser en voltaje o, a través de un transconductor, en corriente. La señal ya modulada aparece entre la salida y la entrada de cualquier par de puertas.

Esta es la representación simbólica de una puerta inversora, con sus conexiones nombradas:



| Input | Output |  |  |  |  |  |
|-------|--------|--|--|--|--|--|
| 0     | 1      |  |  |  |  |  |
| 1     | 0      |  |  |  |  |  |

Fig. 3.1. Símbolo y tabla de verdad de una puerta inversora

Así se consigue un inversor en tecnología CMOS. El transistor superior es de canal-p, y el inferior es de canal-n.



Fig. 3.2. Esquemático de una puerta inversora con transistores MOS

Cuando la señal de entrada está en cero lógico (0 voltios) el transistor canal-n se encuentra con una diferencia de voltaje baja entre la puerta y la fuente, así que no hay paso de corriente entre la fuente y el drenador. Por su parte, en el transistor canal-p la diferencia de voltaje entre la puerta y la fuente es grande (la fuente está conectada a una fuente de alimentación VCC que proporciona un voltaje llamado bias), así que la corriente entre su fuente y drenador es no nula. Así, en la salida el voltaje es equivalente al voltaje de bias VCC.

Cuando la señal de entrada está en uno lógico (cercano al voltaje de bias), ocurre lo contrario: el transistor n entra en su región activa (permite el paso de corriente) mientras que el p entra en zona de corte (no permite el paso de corriente). Así, la salida estará conectada a tierra, normalmente cero voltios.



Fig. 3.3. VCO compuesto por 5 puertas inversoras



Fig. 3.4. Esquemático de un VCO

El número impar de puertas inversoras provoca un estado de inestabilidad en el oscilador. Hay una pequeña demora en la activación de las puertas por efecto de las corrientes parásitas, que retrasan el cambio de voltaje, y por tanto el cambio de región de operación del transistor. La realimentación positiva en el anillo hace que se creen señales alternativas entre un 1 lógico y un 0 lógico entre la entrada y la salida de cada puerta. La frecuencia a la que estas señales cambian es proporcional al voltaje aplicado en la alimentación de las puertas (VCC en la figuras 3.1 y 3.2). La frecuencia de oscilación sigue la siguiente fórmula:

$$f = \frac{1}{2n\tau} \tag{3.1}$$

Donde n es el número de puertas en el anillo y  $\tau$  es el retraso de activación de la puerta, que es inversamente proporcional a la señal de entrada. Por ello, f depende la señal de entrada.

Asumiendo un comportamiento ideal del VCO, podemos expresar la relación entre entrada y salida como:

$$f_{VCO} = f_0 + K_{VCO} * V_i (3.2)$$

16

Donde  $f_{VCO}$  es la frecuencia del oscilador,  $f_0$  es la frecuencia en reposo (con una señal de entrada equivalente a 0),  $K_{VCO}$  es la ganancia intrínseca en Hz/V, y  $V_i$  es el valor de voltaje de entrada.

Viendo el oscilador como un integrador, y tomando la fase de la señal como salida, en vez de la frecuencia, hacemos el siguiente análisis:

$$\theta(t) = 2\pi \int_0^t f_{VCO}(\tau)d\tau = 2\pi f_0 t + 2\pi K_{VCO} \int_0^t x(\tau)d\tau$$
 (3.3)

Haciendo un análisis en frecuencia, la transformada de laplace del oscilador resulta así:

$$\frac{2\pi K_{VCO}}{s} \tag{3.4}$$

Como se puede observar, la señal que entra al oscilador es analógica, mientras que la que sale ya es digital, aunque debe ser demodulada más tarde. Con pocos componentes, se consigue un integrador y cuantificador que funciona principalmente en el ámbito digital,

<sup>&</sup>lt;sup>15</sup>Fuente: [6]

<sup>&</sup>lt;sup>16</sup>Fuente: [6]

<sup>&</sup>lt;sup>17</sup>Fuente: [6]

<sup>&</sup>lt;sup>18</sup>Fuente: [6]

evitando las restricciones que supone el procesado de una señal analógica, como se comentó en la introducción. De aquí surge el interés de los osciladores en anillo en su uso en ADCs.

#### 3.3. Osciladores en anillo en ADCs

#### 3.3.1. Como parte de arquitecturas ya existentes

Ya que estos osciladores actúan como un integrador, pueden usarse en arquitecturas de ADC ya establecidas, como los  $\Sigma\Delta$  .

Este es un ejemplo de un modulador  $\Sigma\Delta$  de segundo orden con un VCO en anillo sustituyendo el segundo integrador y el cuantificador.



Fig. 3.5. Modulador  $\Sigma\Delta$  con un VCO<sup>19</sup>

En rendimiento es equivalente a una implementación habitual con opamps, pero con menor consumo y número de componentes.

#### 3.3.2. Arquitecturas con solo oscilador en anillo

Además de la integración, un VCO en anillo también se encarga de la cuantificación. Así, se puede obtener un ADC con solo este componente.

La forma más básica consiste en solo un VCO con un circuito sample-and-hold y un circuito para sacar la primera diferencia.

<sup>&</sup>lt;sup>19</sup>Fuente: [6]



Fig. 3.6. ADC con VCO en bucle abierto<sup>20</sup>

Haciendo un análisis en frecuencia de este sistema, tenemos:



Fig. 3.7. Sistema con bucle abierto<sup>21</sup>

$$Y(s) = 2\pi K_{VCO}X(s) + (1 - z^{-1})Q(s)$$
(3.5)

Donde Q es el ruido de cuantificación del VCO, que toma como señal aleatoria aditiva a la salida del VCO. Tras la primera diferencia, el ruido de cuantificación sufre

Aunque el rendimiento de esta configuración es similar a los  $\Sigma\Delta$  convencionales, el VCO aporta un gran problema: la curva de respuesta voltaje-frecuencia no es lineal, porque el tiempo de activación de las puertas (ecuación 3.1) varía en función de la alimentación de las puertas; en el caso de un oscilador en anillo, esta alimentación es la señal a modular. Esto provoca distorsión en la cuantificación, con lo que se pierde en resolución en el muestreo.

Las soluciones más comunes a este problema son:

- Calibración Digital: Se hace un análisis de la curva de respuesta, se crea una tabla de mapeo entrada-salida, y por se hace la corrección por interpolación en un circuito digital. Aumenta mucho el área ocupada y el consumo.
- Modulación previa al VCO: Se coloca un modulador, habitualmente de tipo PWM, para limitar la frecuencia de oscilación de la señal que entra en el VCO. Es una

<sup>&</sup>lt;sup>20</sup>Fuente: [6]

<sup>&</sup>lt;sup>21</sup>Fuente: [6]

solución más sencilla, pero el modulador PWM consume mucho y puede presentar no linealidad, así que el problema se mueve de componente, pero no se elimina de todo el sistema.

- Reducción de la señal de entrada: Si se consigue lo suficiente, se reduce el impacto de la amplitud de la señal en la linealidad del sistema. Algunas maneras usadas para esto son la inclusión de un ADC más básico antes del VCO, cuya señal se resta a la entrada. Así se consigue disminuir la amplitud de la señal que entra al VCO. Este método necesita de un ADC extra, con el consecuente aumento en consumo y espacio ocupado.
- Ajuste por circuito: Ajustando individualmente la alimentación de las puertas con componentes pasivos se puede paliar la no linealidad, pero esta técnica pierde fiabilidad una vez se toman en cuenta los errores de fabricación, la temperatura, y pequeñas variaciones en voltaje de alimentación.

Ninguna de las soluciones anteriores es perfecta.

#### 3.4. Análisis matemático del VCO con realimentación negativa

Una manera común de linealizar un sistema es con un bucle de realimentación negativa. Partiendo de un ADC con VCO en bucle abierto, la manera más sencilla de incluir realimentación es unir la salida con la entrada a través de un sumador. En el bucle debe existir una conversión de la salida digital del VCO a la entrada analógica del sistema.



Fig. 3.8. ADC con VCO en bucle cerrado, diagrama de bloques

Haciendo un análisis del sistema, podemos despejar la función de transferencia del sistema:

$$VCO : \frac{K_{VCO}}{s}$$

$$Y(s) = Q(s) + \frac{K_{VCO}}{s}(X(s) - \beta Y(s))$$

$$Y(s) = Q(s) + \frac{K_{VCO}}{s}X(s) - \frac{K_{VCO}\beta}{s}Y(s)$$

$$Y(s)(1 + \frac{K_{VCO}\beta}{s}) = Q(s) + \frac{K_{VCO}}{s}X(s)$$

$$Y(s)(\frac{s + K_{VCO}\beta}{s}) = Q(s) + \frac{K_{VCO}}{s}X(s)$$

$$Y(s) = \frac{s}{s + K_{VCO}\beta}Q(s) + \frac{K_{VCO}}{s + K_{VCO}\beta}X(s)$$

$$Y(s) = \frac{s}{s + K_{VCO}\beta}Q(s) + \frac{K_{VCO}}{s + K_{VCO}\beta}X(s)$$

Donde Y(s) es la señal de salida, X(s) es la señal de entrada,  $K_{VCO}$  es la ganancia del VCO,  $\beta$  es la ganancia del lazo de realimentación, y Q(s) es el ruido de cuantificación modelado como una señal aditiva tras el VCO.

Respecto a los términos a la derecha de la ecuación superior, podemos deducir el siguiente comportamiento del sistema en función de la frecuencia:

$$\frac{K_{VCO}}{s+K_{VCO}\beta}X(s)$$

$$\frac{K_{VCO}}{s+K_{VCO}\beta}, s \to \infty := 0$$

$$\frac{K_{VCO}}{s+K_{VCO}\beta}, s \to 0 := \frac{1}{\beta}$$
(3.7)

$$\frac{s}{s+K_{VCO\beta}}Q(s)$$

$$\frac{s}{s+K_{VCO\beta}}, s \to 0 : = \frac{1}{\beta}$$

$$\frac{s}{s+K_{VCO\beta}}, s \to \infty : = 0$$
(3.8)

Así, tenemos que a altas frecuencias, el coeficiente de Q(s) aumenta y el de X(s) disminuye. A bajas frecuencias, ocurre lo contrario. Por lo tanto, este sistema aplica un filtro paso alto a Q(s) y un filtro paso bajo a X(s). Esto discrimina el ruido de cuantificación en la banda de frecuencias de la señal de entrada. Para aumentar la SNR<sup>22</sup> necesitamos que estos valores sean grandes

En cuanto a la linealidad del sistema: partimos de un DAC que recoge la frecuencia de salida del VCO y la convierte en corriente. Asumimos que esta conversión es lineal.

<sup>&</sup>lt;sup>22</sup>Signal to Noise Ratio: ratio entre la señal y el ruido

Esta corriente se resta a la entrada. Integrando esta diferencia (a través del VCO), tiende a cero. Cuando la resta es cero, las señales de entrada y del bucle son iguales, y si la corriente que sale del DAC es lineal con respecto a la frecuencia es lineal, con lo que la corriente de entrada del sistema también es lineal. Así que consiguiendo un DAC que realice la conversión con un buen nivel de linealidad dentro del ancho de banda de interés, resolvemos el problema de la linealidad en el VCO.

#### 3.4.1. Lazo de realimentación por capacidades conmutadas

Dado que la ganancia del VCO es relativamente estable y más compleja de manipular, en este estudio nos centramos en la ganancia en el lazo de realimentación. En el lazo es necesario hacer una conversión de la señal modulada digital, a la señal de entrada analógica. Para esto es necesario buscar un DAC relativamente sencillo para no volver a encontrarnos el problema que intentamos evitar: número de componentes y consumo. Además, los requisitos para el DAC no son especialmente restrictivos, salvo que la transformación sea lineal.

La solución escogida es el uso de un sistema de capacidades conmutadas. En nuestra implementación, este se compone de dos transistores pareados CMOS, en una distribución casi idéntica a las puertas lógicas inversoras.



Fig. 3.9. Esquemático de circuito de capacidades conmutadas

El circuito consta de dos transistores CMOS, canal-n y canal-p, y un condensador conectado entre fuente y drenador de los transistores. La fuente de alimentación V4 se conecta a la fuente del transistor canal-p, y la señal modulada en FM<sup>23</sup> se conecta a las puertas de ambos transistores. La señal PFM actúa a modo de reloj para controlar la activación de los transistores, que actúan a modo de interruptores.

Este es el diagrama simbólico del sistema:



Fig. 3.10. Diagrama de circuito de capacidades conmutadas

Donde  $\Phi$  es una señal de reloj de frecuencia variable y  $\hat{\Phi}$  es la inversa del mismo reloj.

A continuación se presenta un análisis del comportamiento en función del valor del reloj:



Fig. 3.11. Diagrama para  $\Phi = 1$ 

<sup>&</sup>lt;sup>23</sup>Frequency Modulation, modulación en frecuencia.

Para  $\Phi=1$  y  $\hat{\Phi}=0$ , el transistor superior se activa cerrando el circuito, y el inferior se desactiva abriéndolo. Esto permite el paso de corriente momentáneo al condensador C, que durante este semiperiodo se carga.



Fig. 3.12. Diagrama para  $\Phi = 0$ 

Para  $\Phi=0$  y  $\hat{\Phi}=1$ , el transistor superior se desactiva abriendo el circuito mientras que el inferior se cierra conectando el condensador con la tierra. Así, se crea un flujo de corriente desde el condensador que lo descarga.

Las siguientes ecuaciones describen la corriente de salida en función de la frecuencia.

$$I_C = \frac{\Delta Q}{\Delta t} =$$

$$= \frac{C(V_A - V_B)}{T} = Cf(V_A - V_B)$$

$$Si \ V_A = V_{dd} \ y \ V_B = V_{GND} = 0 \implies I_C = Cf(V_{dd})$$
(3.9)

Donde  $I_C$  es la corriente media que pasa por el condensador.

Teniendo corriente equivalente y voltaje de referencia, podemos modelar el sistema como una impedancia variable.

$$Z_{eq} = \frac{V_{dd}}{I_C} = \frac{V_{dd}}{Cf(V_{dd})} = \frac{1}{fC}$$
 (3.10)

Así obtenemos una resistencia variable proporcional a la frecuencia de entrada, con la

que podemos obtener la corriente proporcional a la frecuencia del VCO para nuestro bucle de realimentación.

Debemos tener en cuenta que los transistores tienen unas ciertas corrientes parasíticas fuera de su modelo ideal. Estas corrientes provocan que un transistor abierto tenga una impedancia muy alta, pero no cero, y uno cerrado tenga una impedancia muy baja, pero nunca nula. Relacionando este paso de corriente por los transistores con un voltaje de referencia, podemos modelar los efectos parasíticos como una impedancia intrínseca en los transistores.

Este es el circuito equivalente:



Fig. 3.13. Diagrama de bloques del sistema de impedancias equivalente

Donde  $Z_{eq}$  es la impedancia variable equivalente, y  $Z_{on}$  y  $Z_{off}$  son las impedancias de transistor activado y en corte. Como se abren y cierran de manera alternativa, y asumiendo un comportamiento ideal del sistema (activación/desactivación instantánea, sin solapamiento), el circuito equivalente tendrá una impedancia de cada en serie. Estas impedancias de los transistores dependen de factores como tecnología de fabricación, tamaño, y defectos de fabricación. En cualquier caso,  $Z_{on}$  es muy bajo, y  $Z_{off}$  es muy alto.

Queda este modelo ideal para el DAC por capacidades conmutadas:

$$I_{eq} = \frac{V_{dd}}{\frac{1}{fC} + Z_{on} + Z_{off}} \tag{3.11}$$

Con esto, ya tenemos nuestro DAC que transforma la señal modulada en frecuencia de 1 bit de manera sencilla y con pocos componentes.

#### 3.5. Simulaciones del modelo

Tras el análisis matemático expuesto en las secciones anteriores, procedemos a realizar simulaciones para comprobar la validez de la arquitectura. Usaremos LTSpice para elaborar esquemáticos y lanzar simulaciones, y Matlab para analizar los resultados.

En estas simulaciones se han usado las librerías de transistores CMOS de la compañía TSMC, cedidas al Departamento de Tecnologías Electrónicas. Estas librerías tienen los parámetros necesarios para poder simular su comportamiento en un programa SPICE.

#### 3.5.1. Herramientas de simulación

### Reloj de frecuencia variable en LTSpice

Para conseguir la curva de respuesta un sistema, podemos hacerlo por interpolación, tomando varios resultados discretos para diferentes valores de entrada, en este caso, frecuencia de reloj, o podemos usar una entrada que incremente su valor de forma lineal con el tiempo. Como no existe un componente con este comportamiento en LTSpice, se ha creado uno nuevo:



Fig. 3.14. Esquemático de reloj con frecuencia incremental

Este componente utiliza un interruptor y una fuente de voltaje cuyo valor se calcula con una función sinusoidal en función del tiempo.

$$V = \sin(2 * \pi * t * (f_{init} + f_{gain} * t)) + V_{offset}$$
(3.12)

Donde t es el tiempo en cada paso de la simulación,  $f_{init}$  es la frecuencia en t=0 del sistema,  $f_{gain}$  es un parámetro que dicta el incremento de la frecuencia por unidad de tiempo, y  $V_{offset}$  es el voltaje medio de la fuente. Las entrada de este circuito es  $f_{gain}$  y el voltaje nominal del reloj  $clk_v$ . Además, para que el 0 lógico del reloj tenga un voltaje igual a cero, hay una resistencia pull-down justo antes de la salida.

Para comprobar que el componente funciona, a continuación se presenta una simulación rápida. Los valores de las variables para esta simulación son los siguientes:

| clk_v                | 1 <b>V</b> |
|----------------------|------------|
| f_init               | 3e3        |
| f_gain               | 3e7        |
| Paso de simulación   | 1ns        |
| Tiempo de simulación | 10ms       |

TABLA 3.1. PARÁMETROS DE SIMULACIÓN DEL RELOJ DE FRECUENCIA INCREMENTAL

Este es el resultado de la simulación:



Fig. 3.15. Simulación: Forma de onda del voltaje en la salida clk\_out

Se puede observar que la forma de onda del reloj es cuadrada, y va aumentando según pasa el tiempo de simulación. Haciendo zoom en una zona cualquiera, y tomando medidas, podemos calcular la frecuencia de reloj en función de 1/T:



Fig. 3.16. Simulación: zoom en sección de la forma de onda

En esta sección, el periodo es aproximadamente T=3,2us. Las ecuaciones que describen la frecuencia real como la teórica son las siguientes:

Real: 
$$f = \frac{1}{3,2e-6} = 312,5kHz$$
  
Teórico:  $time \approx 5,111e-3 \implies f = (3e3 + 3e7 * time) = 156,3kHz$  (3.13)

A la vista queda una cierta discrepancia entre valores. Esto se debe a falta de precisión absoluta en la simulación, y a errores en la toma de medidas de manera visual.

Es necesario un método que permita el análisis de los datos de manera programática, y no manual. Ya que LTSpice permite exportar las formas de onda como matriz de puntos x-y, podemos usar Matlab para el análisis.

#### Procesado de formas de onda en Matlab

Partiendo de la matriz de puntos x-y (voltaje-tiempo) de la simulación del apartado anterior, nuestro objetivo es producir una recta frecuencia-tiempo.

Para calcular el periodo en función del tiempo, hacemos una función que guarde el tiempo en que cada periodo comienza, atravesando un threshold, y con el periodo calcularemos su inversa, que es la frecuencia.

Encontramos un problema al analizar el dataset: el paso de simulación es variable, lo que significa que los puntos no están uniformemente espaciados con respecto al tiempo, así que primero debemos limpiar estos datos. Generamos un vector de tiempos con el rango del dataset de simulación, e interpolamos los datos originales para sacar el valor de V que

corresponde a cada tiempo. Esto genera un cierto error de resolución, pero veremos que para nuestro caso es despreciable.

Este es el algoritmo que define el comportamiento del script de procesado:

```
dataset = load(file_name, "-ascii");
   length_dataset = length(dataset);
2
   times_eq_spaced = linspace(0, dataset(end,1), length_dataset);
   dataset_eq_spaced(:) = interp1(dataset(:,1),dataset(:,2),
       times_eq_spaced);
   timestamp_periods = [];
   threshold = 0.8;
   for i = 2:length(dataset_eq_spaced)
            if ( dataset_eq_spaced(i) > threshold ) && (
               dataset_eq_spaced(i-1) < threshold )</pre>
                    timestamp_periods = [ timestamp_periods; i t(i)
9
                        dataset_eq_spaced(i) ];
            end
10
   end
11
   freqs = [];
12
   for i = 1:length(timestamp_periods)
13
            if i == 1
14
                    freqs(i) = (1/(timestamp_periods(i,2) - 0));
            else
16
                    freqs(i) = (1/(timestamp_periods(i,2) -
17
                        timestamp_periods(i-1,2) );
            end
18
   end
19
   freqs_ordered = sort(freqs);
20
   plot(Tperiods(:,2), freqs_ordered)
21
```

Este es el resultado del análisis con el dataset de la simulación 3.15:



Fig. 3.17. Curva frecuencia-tiempo del reloj de frecuencia variable

Salvo errores de resolución por ser un dataset discreto y finito, la curva coincide con el resultado esperado. Queda demostrado que el reloj de frecuencia variable funciona, y las ecuaciones que describen su comportamiento son las expuestas en 3.13.

Para las demás simulaciones se usarán scripts muy similares, ya que también estaremos analizando ondas cuadradas cuyo parámetro de interés es la frecuencia.

### 3.5.2. Simulación del DAC por capacidades conmutadas

Este es el esquemático en LTSpice usado para simular el DAC por capacidades conmutadas:



Fig. 3.18. Esquemático en LTSpice del modelo de DAC por capacidades conmutadas

En la esquina superior derecha se reúnen los parámetros básicos de los transistores: sus dimensiones en ancho y largo. Los valores usados se corresponden con El voltaje de referencia escogido, 1.8V,

Añadimos el reloj de frecuencia variable explicado anteriormente y procedemos a simular.



Fig. 3.19. Esquemático del circuito de capacidades conmutadas con reloj de frecuencia variable

#### 3.5.3. Modelo sencillo de ADC con VCO, abierto

Partiendo del modelo 3.6, montamos el esquemático en LTSPice.



Fig. 3.20. Esquemático del ADC por VCO, abierto

A la izquierda tenemos un generador de señal sinusoidal de 250kHz con offset de 0.85V y amplitud 0.5V. Así se emula las características de las posibles señales a capturar en las aplicaciones a las que va destinado el sistema. En la parte superior, tenemos un espejo de corriente CMOS, que sirve para desacoplar la entrada del VCO y aportar ganancia En el centro está el VCO sencillo de cinco fases.

Este es el resultado de la simulación:



Fig. 3.21. Forma de onda de la simulación del VCO abierto



Fig. 3.22. Forma de onda de la simulación del VCO abierto, detalle



Fig. 3.23. FFT<sup>a</sup> de la señal demodulada del VCO abierto

Como se puede observar, la forma de onda en 3.21 no es perfectamente cuadrada, aunque 3.23 demuestra que sí está modulada, porque el primer harmónico coincide con la frecuencia de la señal original, así como el segundo y tercero con sus múltiplos. El umbral de ruido es alto para frecuencias altas, pero limitando el ancho de banda esto no supone un problema. En los siguientes apartados trataremos de aumentar la ganancia del primer harmónico, disminuyendo la de los demás harmónicos y el umbral de ruido.

<sup>&</sup>lt;sup>a</sup>Fast Fourier Transform, o transformada rápida de Fourier

#### 3.5.4. Modelo sencillo de ADC VCO, con bucle cerrado

Visto el comportamiento de un VCO en bucle abierto, es el turno de probar cómo se comporta con un bucle de realimentación. Dado que el DAC no invierte la señal de entrada, debemos buscar una solución para hacer negativo el bucle de realimentación. La manera más directa de hacer esto es replicar el circuito con un segundo ADC cuya entrada sea la inversa de la señal original. Así queda el circuito:



Fig. 3.24. Esquemático del VCO doble con DACs cruzados

El generador de señal V1, a la izquierda, proporciona una señal sinusoidal de 250kHz, con un offset (V3) de 0.85V. El componente E4 invierte la señal sinusoidal para pasarla al segundo VCO. A continuación, hay un consensador para desacoplar la parte continua de la entrada del resto del circuito. Lo siguiente es un divisor de tensión para sumar la realimentación a la entrada. Más tarde está el espejo de corriente, explicado en el modelo anterior, y después el VCO. De una de las fases del VCO se toma una señal que va al DAC opuesto. Como las señales de entrada de cada uno están desfasadas 180°, cruzando las entradas de los DACs se consigue que los lazos de realimentación sean negativos. La alimentación del sistema, tanto DAC como espejo de corriente, viene de la fuente V2, de

#### 1.8V.

Este es el resultado de la simulación:



Fig. 3.25. Forma de onda de la simulación del VCO con lazo de realimentación cruzado



Fig. 3.26. Detalle de la forma de onda 3.25

La forma de onda no es perfectamente cuadrada, pero rectificaremos eso en las siguientes simulaciones con algunos componentes más. El resultado de la modulación de la señal se puede ver en la transformada rápida de Fourier:



Fig. 3.27. FFT de la forma de onda 3.25

El primer armónico es pronunciado, y coincide con la frecuencia de la señal de entrada, así que la modulación es correcta. El resto de armónicos no son tan pronunciados como en el sistema de bucle abierto (figura 3.23). Se ha conseguido una mejora en ruido armónico dentro del ancho de banda, pero el umbral de ruido aumenta. El siguiente paso es colocar un circuito de primera diferencia

### 3.5.5. Modelo de VCO con primera diferencia

Este es el módulo de primera diferencia:



Fig. 3.28. Esquemático del módulo de primera diferencia

Las señales de fase de ambos VCO entran al módulo por la pata **D** de cada flip-flop a la izquierda. La salida del primer flip-flop entra al segundo inmediatamente. La salida de el primero y el segundo entra en la puerta XOR (**A3** y **A6**). A su vez, la salida de ambas puertas se suma por medio de los componentes **E2** y **E1**, invirtiendo una de ellas para compensar el desfase que introdujimos en la señal original (ver apartado anterior).

Añadiendo el módulo, queda el siguiente circuito completo:



Fig. 3.29. Esquemático del VCO con circuito de primera diferencia

Y simulando queda lo siguiente:



Fig. 3.30. Forma de onda de la simulación del sistema con primera diferencia



Fig. 3.31. Detalle de la forma de onda 3.30

Se puede apreciar que ya tenemos una señal perfectamente cuadrada y

Haciendo la FFT de la onda anterior:



Fig. 3.32. FFT de la forma de onda 3.32

Con respecto a la FFT de la figura 3.27, el armónico principal se acerca a los 0dB aún más, además de que se reduce mucho el segundo armónico. El umbral de ruido aumenta hasta los -60dB

Con todo este circuito, ya hemos conseguido el objetivo principal de conseguir un

modulador funcional basado en VCO con el menor número posible de componentes.

# 4. CONCLUSIONES (?)

# 5. ENTORNO SOCIOECONÓMICO (?)

# 6. PRESUPUESTO / PLANIFICACIÓN / PROCESO (?)

## **BIBLIOGRAFÍA**

- [1] G. E. Moore, "Cramming more components onto integrated circuits," *Electronics*, vol. 38, n.° 8, 1965.
- [2] T. C. Carusone, D. A. Johns y K. W. Martin, *Analog Integrated Circuit Design*, 2.<sup>a</sup> ed. John Wiley & Sons, Inc., 2012.
- [3] Nanowatt Logic Using Field-Effect Metal. Oxide Semiconductor Triodes, 3, Palo Alto, California, 1963, pp. 32-33.
- [4] H. Nyquist, "Certain topics in telegraph transmission theory," *Transactions of the American Institute of Electrical Engineers*, vol. 47, n.° 2, 1928.
- [5] C. E. Shannon, "Communication in the presence of noise," *Proceedings of the Institute of Radio Engineers*, vol. 37, 1949.
- [6] E. G. Fernández, "Oversampled Analog-To-Digital Converter Architectures Based On Pulse Frequency Modulation," Tesis doct., Universidad Carlos III de Madrid, 2017.
- [7] S. W. Smith, *The Scientist and Engineer's Guide to Digital Signal Processing*, 2.ª ed. California Technical Publishing, 1999.
- [8] J. M. de la Rosa, *Sigma-delta converters : practical design guide*, 2.ª ed. John Wiley & Sons Ltd, 2018.
- [9] T. Kite, "Understanding PDM Digital Audio," Audio Precision, Inc., inf. téc., 2012. [En línea]. Disponible en: http://users.ece.utexas.edu/~bevans/ courses/realtime/lectures/10\_Data\_Conversion/AP\_Understanding\_ PDM\_Digital\_Audio.pdf.
- [10] R. Garvi, L. M. Alvero-Gonzalez, C. Perez, E. Gutierrez y L. Hernandez, "VCO-ADC linearization by switched capacitorfrequency-to-current conversion," Universidad Carlos III de Madrid.
- [11] X. Xing y G. G. E. Gielen, "A 42 fJ/Step-FoM Two-Step VCO-Based Delta-Sigma ADC in 40 nm CMOS," *IEEE Journal of Solid-State Circuits*, vol. 50, n.º 3, pp. 714-723, mar. de 2015.