

# RK628D硬件设计注意事项

| 版本  | 时间           | 历史记录 | 作者              |
|-----|--------------|------|-----------------|
| V10 | 2020. 11. 30 | 初版   | Wayne/Logia/Sam |
|     |              |      |                 |
|     |              |      |                 |
|     |              |      |                 |

密级: 对客户公开







- RK628D GPIO复用情况介绍
- **RK628D** 电源介绍
- RK628D 晶体介绍
- **RK628D I2C介绍**
- **RK628D** 场景应用介绍



## ◇ RK628D 芯片介绍和功能框图



#### **Introduction:**

RK628D is a high-integration interface chip, which can support HDMI /parallel RGB /BT.1120 as input and Dual MIPI/Dual LVDS/GVI(general video interface)/parallel RGB/ BT.1120 as output with featured scaler inside. The key application scenario is extension of display output port for original application processor such as RK3288W /RK3399, or HDMI in interface providing.

### **Block Diagram:**





## ◇ RK628D 特性 详细的请参考RK628D datasheet



## **Video input interface:**

#### > HDMI interface

- ① Compliant with HDMI 1.4/HDMI 2.0
- ② Supports 8/10bit per component video format
- 3 Supports rgb888/yuv420
- Supports Max resolution 4k@60fps(yuv420)
- (5) Supports DDC Bus I2C master interface at 3.3/5V
- **6** Supports EDID and CEC function
- > Parallel interface
- ① Supports Max resolution 1080p@60fps
- ② Supports 16bits BT.1120 in
- ③ Supports 24bits parallel RGB in

#### Data rate:

| <b>I</b> nterface | Resolution  | Data rate | Bit rate per lane |
|-------------------|-------------|-----------|-------------------|
| HDMI_RX           | 4k@60fps    | NA        | 3Gbps             |
| BT. 1120_RX       | 1080p@60fps | 148.5M    | NA                |
| RGB_RX            | 1080p@60fps | 148.5M    | NA                |



## → RK628D 特性 详细的请参考RK628D datasheet



## **Video output interface:**

#### HDMI interface

- ① Supports resolutions including 720p /1080p
- ② DDC Bus I2C master interface at 3.3/5V
- ③ The EDID and CEC function are also supported by HDMI Transmitter Controller

#### MIPI interface

- > DSI
- ① Compliant with MIPI DPHY V1.2
- ② Up to 4 DPHY Data Lanes per channel
- ③ Supports data rate up to 1.2Gbps
- 4 Supports dual channel ,DSI0 and DSI1
- > CSI
- ① Compliant with MIPI DPHY V1.2
- Support format :YUV422
- ③ Up to 4 DPHY Data Lanes
- Supports data rate up to 1.2Gbps
- (5) Supports single channel ,combine with DSIO

#### > GVI interface

- ① Supports RGB666/RGB888/RGB101010/YCbCR422-8bit/YCBCR422-10bit format
- ② Supports Max resolution 4k@60fps
- ③ Supports up to 3.75Gbps data rate(effective data rate 3Gbps)
- 4 Supports 1/2/4/8 lanes
- Supports output lanes flexible mapping
- 6 Supports 1/2 section mode



## ◇ RK628D 特性 详细的请参考RK628D datasheet



## **Video output interface:**

#### > LVDS interface

- ① Compliant with the Standard TIA/EIA-644-A LVDS standard
- ② Supports data rate up to 1Gbps
- ③ Support 8bit format-1, format-2, format-3 display mode, Support 6bit display mode.
- Supports dual channel LVDS

#### > Parallel interface

- ① Supports Max resolution 1080p@60fps
- ② Supports 16bits BT.1120 out
- 3 Supports 24bits parallel RGB out

#### Data rate:

| <b>I</b> nterface | Resolution  | Data rate | Bit rate per lane |
|-------------------|-------------|-----------|-------------------|
| GVI_TX            | 4k@60fps    | NA        | 3.75Gbps          |
| Dual MIPI         | 2k@60fps    | NA        | 1.2Gbps           |
| Single MIPI       | 1080p@60fps | NA        | 1.2Gbps           |
| Dual LVDS         | 1080p@60fps | NA        | 1 Gbps            |
| Single LVDS       | 720p@60fps  | NA        | 1 Gbps            |
| BT. 1120_TX       | 1080p@60fps | 148.5M    | NA                |
| RGB_TX            | 1080p@60fps | 148.5M    | NA                |
| HDMI_TX           | 1080p@60fps | 148.5M    | NA                |



## ◆ RK628D GPIO复用情况介绍

## Rockchip 瑞芯微电子

## I2S信号

可以作为TX也可作为RX。如右图所示:

1、HDMIRX PHY接收的HDMI信号,经过PHY解析之后的I2S信号有两个输出通 道:

a: 给RK628D内部HDMI TX PHY。

b: 给RK628D的IO (标注I2S TX)。

- 2、a和b通道是互斥的,只能选择一个。
- 3、I2S\_TX信号可以外接Codec采集也可以给RKSoc采集,此类接法可以在 HDMIIN应用场景中使用。
- 4、IO接收的信号(标注I2S RX)可以经过RK628D内部,给HDMITX采集。
- 5、上述I2S\_TX和I2S\_RX,芯片IO一样复用关系,所以TX和RX没法同时使用。

#### 12S原理图:

| RK628D<br>RESETN_u           | GPIO0_A4/I2S_D0_M0_d<br>GPIO0_A5/I2S_D1_M0_d    | K2<br>H3<br>H2     | TP4001 TP_1.0                                 |
|------------------------------|-------------------------------------------------|--------------------|-----------------------------------------------|
| GPIO3_B3_d<br>GPIO3_B4/INT_d | GPIO0_A6/I2S_D2_M0_d<br>GPIO0_A7/I2S_D3_M0_d    | H1                 | TP4002 TP_1.0<br>TP4003 TP_1.0                |
| OSC_OUT                      | GPIO0_A3 12S_LRCK_M0_d<br>GPIO0_A2/12S_SCK_M0_d | J1<br>J2<br>TX_125 | S_LRCK SEE SEE SEE SEE SEE SEE SEE SEE SEE SE |
|                              | CDIO0 B4/I2C SCI                                | L3 12C             | 1_SCL                                         |
|                              | GPIO0_B4/I2C_SCL_u<br>GPIO1_B5/I2C_SDA_u        | K3 12C             | 1_SDA                                         |
|                              | DIL AVDD 21/2                                   | M10                |                                               |





## Rockchip 瑞芯微电子

### RGB/BT.1120信号

RGB和BT.1120芯片管脚是复用的。RGB/BT.1120可以作为TX也可作为RX。

#### 如右图所示:

- 1、BT.1120\_RX只需要D0~D15和CLK,一共是17根信号。
- 2、BT.1120\_RX不支持隔行Interlace模式,只支持逐行Progressive模式。
- 3、RGB\_RX支持RGB888、RGB666格式。RGB666是高位对齐 方式 (即RK628D使用数据位: D2~D7、D10~D15、 D18~D23, 剩余位接地)。
- 4、RGB做RX时,由于RK628D内部没有Dither功能,所以后端LVDS/MIPI屏幕要是8bit格式必须使用RGB888接法,不能使用RGB666接法。

举例: a: 8bit的LVDS屏幕, Soc端必须要有24bit数据位,如果是RGB666接法,会有色阶问题。

b: 6bit的LVDS屏幕, Soc端是24bit数据位, ——对应连接即可。Soc端是16bit数据位, 那么对应接法是Soc端分为6-6对应接到RK628D的高位数据D2~D7、D10~D15、D18~D23, 剩余位接地。

- 5、此部分IO支持3.3V和1.8V两种电平。
- 6、RGB/BT.1120 RX, 最高分辨率1080P/60FPS。
- 7、RGB/BT.1120\_TX, 最高分辨率1080P/60FPS。输出的信号可以接屏幕显示 (比如RGB屏幕)。
- 8、可以使用RGB/BT.1120实现两颗RK628D互连的应用。





## ◇ RK628D GPIO复用情况介绍

## Rockchip 瑞芯微电子

## LVDS/MIPI/GVI信号

LVDS/MIPI/GVI作为TX,此部分IO是复用,不能同时使用。

- 1、MIPI CSI TX只有Port0通道支持。
- 2、双LVDS模式下,Port0对应屏幕ODD,Port1对应屏幕EVEN。
- 3、双MIPI模式下,Port0对应屏幕左屏,Port1对应屏幕右屏。
- 4、如果接的单LVDS/MIPI屏幕,需要连接Port0,不能连接Port1。
- 5、LVDS/MIPI\_TX跟外设是直连接, GVI\_TX需要AC耦合, 电容值建议 100nF(见参考图设计)。

#### Description:

#### LVDS/MIPI/GVI Signal relationship:

|          |          | LVDS Mode  | MIPI_DSI_TX Mode | GVI Mode                        | MIPI_CSI_TX          |
|----------|----------|------------|------------------|---------------------------------|----------------------|
| Tar en l | y a s    | LVDS0_D0P  | DSIO_DOP         | GVI_DOP                         | CSIO_DOP             |
|          |          | LVDS0_DON  | DSIO_DON         | GVI_DON                         | CSIO_DON             |
| 25 12    |          | LVDS0 D1P  | DSIO D1P         | GVI D1P                         | CSIO D1P             |
| 18 52    |          | LVDS0 D1N  | DSIO D1N         | GVI D1N                         | CSIO D1N             |
| Port0    | ODD      | LVDS0 CLKP | DSIO CLKP        | Carana <del>Ca</del> abaa aa aa | CSIO CLKP            |
|          |          | LVDS0 CLKN | DSIO CLKN        |                                 | CSIO CLKN            |
| 18 62    |          | LVDS0 D2P  | DSIO D2P         | GVI D2P                         | CSIO D2P             |
| 10 10    |          | LVDS0 D2N  | DSIO D2N         | GVI D2N                         | CSIO D2N             |
| S 80     |          | LVDS0 D3P  | DSIO D3P         | GVI D3P                         | CSIO D3P             |
| 20 02    | 28 62 33 | LVDS0_D3N  | DSI0_D3N         | GVI_D3N                         | CSIO_D3N             |
| è :      |          | LVDS1 D0P  | DSI1 DOP         | GVI D4P                         | 37                   |
| 38 62    |          | LVDS1 DON  | DSI1 DON         | GVI D4N                         |                      |
| 100      |          | LVDS1 D1P  | DSI1 D1P         | GVI D5P                         |                      |
| Port1    | EVEN     | LVDS1 D1N  | DSI1 D1N         | GVI D5N                         | NC                   |
| 9.00     |          | LVDS1 CLKP | DSI1 CLKP        | · · · · ·                       | (1 1) (2) (1 1) (2)  |
| 100      |          | LVDS1 CLKN | DSI1 CLKN        |                                 | 40 (41 40 (41 40 (41 |
| 65 26    |          | LVDS1 D2P  | DSI1 D2P         | GVI D6P                         | M N N N N N          |
| 6 8      |          | LVDS1 D2N  | DSI1 D2N         | GVI D6N                         | 37 10 31 37 10 31    |
| 9 10     |          | LVDS1 D3P  | DSI1 D3P         | GVI D7P                         | 10 10 21 11 10 21    |
| 65 28    |          | LVDS1 D3N  | DSI1 D3N         | GVI D7N                         | 32 35 60 32 35 60    |



## **RK628D** 电源介绍



#### RK628D工作需要的电源如下:

| Group                      | Ball#       | Descriptions                 | Remarks                                      |
|----------------------------|-------------|------------------------------|----------------------------------------------|
| DVDD                       | D8,E9       | Digitial 1.1v power          | 芯片工作,必须供电。                                   |
| PLL_AVDD_3V3               | M10         | PLL 3.3v power               | 芯片工作,必须供电。                                   |
| PLL_AVDD_1V1               | J7          | PLL 1.1v power               | 芯片工作,必须供电。                                   |
| EFUSE_AVDD_2V5             | J8          | EFUSE 2.5 power              | 仅在烧写efuse,才供电。                               |
| VCCIO1                     | Н5          | IO1 3.3v power,              | 必须供电。同时决定芯片所有模块的IO电平。除了<br>RGB/BT.1120模块IO外, |
| VCCIO2                     | E8,F8       | IO2 1.8v/3.3v power,         | 决定芯片RGB/BT.1120模块IO电平。                       |
| GVI/LVDS/MIPI_PLL_AVDD_3V3 | C3          | TX Combphy PLL 3.3v Power    |                                              |
| GVI/LVDS/MIPI_AVDD_3V3     | D5,E4       | TX Combphy analog 3.3v Power | 内部电源独立,功能不用,可不供电。                            |
| GVI/LVDS/MIPI_AVDD_1V1     | C5,D4,E3,F3 | TX Combphy analog 1.1v Power |                                              |
| HDMITX_DVDD_1V1            | J4,J5,J6    | HDMI_TX digital 1.1v power   | 内郊中海州 <u>六</u> 内处太田 司太州中                     |
| HDMITX_AVDD_3V3            | K4          | HDMI_TX analog 3.3v power    | 内部电源独立,功能不用,可不供电。                            |
| HDMIRX_DVDD_1V1            | H9,J9       | HDMI_RX PHY 1.1v power       | 中郊中海州之 中处了田 司子伊中                             |
| HDMIRX_AVDD_3V3            | J10         | HDMI_RX PHY 3.3v power       | 内部电源独立,功能不用,可不供电。                            |

<sup>1、</sup>各路电源功耗数据,请见《RK628D场景功耗数据\_V10\_20201130.xlsx》。





#### RK628D工作需要24Mhz时钟:

由于HDMI\_TX和GVI\_TX的应用需要同源时钟的要求,所以时钟方案有两种设计方式,请注意选择。

Selection 1: 采用24Mhz无源晶体。

适用应用场景:

1、不包含HDMI\_TX和GVI\_TX的应用场景。

2、频率精度20PPM, 工作温度-20~85℃。

Selection 2: 采用控制器提供的24Mhz。

如RK3288W的PIN-M23 TEST\_CLKO输出24Mhz时钟,提供给RK628D OSCIN。中间串接27pF AC耦合方式,起到电平匹配作用。

适用应用场景:

1、所有的应用场景。

2、时钟类型:方波或是正弦波。

3、时钟信号幅度: 1.8V或是3.3V。

4、精度要求 20PPM。

| Output Signal      | Select number of schematic pages                                                                                             | Clock Source               |
|--------------------|------------------------------------------------------------------------------------------------------------------------------|----------------------------|
| GVI_TX             | 41.RK628D HDMI_RX Port + 40.RK628D Part + 50.GVI Panel                                                                       | Selection 2                |
| Single LVDS        | 41.RK628D HDMI_RX Port + 40.RK628D Part + 53.Single LVDS Panel 43.RK628D RGB_RX Port + 40.RK628D Part + 53.Single LVDS Panel | Selection 1<br>Selection 2 |
| Dual LVDS          | 41.RK628D HDMI_RX Port + 40.RK628D Part + 54.Dual LVDS Panel 43.RK628D RGB_RX Port + 40.RK628D Part + 54.Dual LVDS Panel     | Selection 1<br>Selection 2 |
| Single MIPI_DSI_TX | 41.RK628D HDMI_RX Port + 40.RK628D Part + 51.Single MIPI Panel 43.RK628D RGB_RX Port + 40.RK628D Part + 51.Single MIPI Panel | Selection 1<br>Selection 2 |
| Dual MIPI_DSI_TX   | 41.RK628D HDMI_RX Port + 40.RK628D Part + 52.Dual MIPI Panel 43.RK628D RGB_RX Port + 40.RK628D Part + 52.Dual MIPI Panel     | Selection 1<br>Selection 2 |
| Single_MIPI_CSI_TX | 56.HDMI IN Connector + 40.RK628D Part                                                                                        | Selection 1<br>Selection 2 |
| HDMI_TX            | 43.RK628D RGB_RX Port + 40.RK628D Part + 55.HDMI_TX Connector                                                                | Selection 2                |





## **RK628D 12C**介绍



RK628D工作相关寄存器配置,采用I2C总线访问方式,速率可以达到400Khz。

I2C地址可以通过GPIO3\_B3,外部上拉/下拉进行配置。从而可以实现同个I2C总线上挂两颗RK628D。

如下图: 要是GPIO3\_B3被上拉 I2C地址为0x51, 要是GPIO3\_B3被下拉 I2C地址为0x50。

注意: I2C/RESET/INT的IO电平均为3.3V。

#### I2C address configuration:

| I2C_SEL | I2C_ADDR   |
|---------|------------|
| 0       | 7'b1010000 |
|         | 7'b1010001 |

#### Description:

I2C address can be changed by resistance. GPIO3 B3 Pull-up or drop-down.

RK628D\_VCC\_IO\_3V30- 1 10K R0402 5% DNP RK628D\_I2CSEL



## ❤️ RK628D 场景应用介绍



场景一: RGB\_RX->HDMI\_TX

参考图组合: 43.RK628D RGB\_RX Port + 40.RK628D Part + 55.HDMI\_TX Connector

注意: HDMI\_TX需要注意同源时钟设计,所以24Mhz时钟使用RK3288W PIN-M23提供。使用RK3288W为例,框图如下:

- 1、RK3288W输出RGB信号给RK628D。
- 2、I2C/RESET/INT由RK3288W控制。
- 3、RK3288W PIN-M23输出24Mhz时钟给RK628D。
- 4、HDMI TX最高分辨率: 1080P/60FPS。







## 场景二: HDMI\_RX->GVI\_TX

参考图组合:

41.RK628D HDMI\_RX Port + 40.RK628D Part + 50.GVI Panel

注意: GVI\_TX需要注意同源时钟设计,所以24Mhz时钟使用RK3288W PIN-M23提供。

使用RK3288W为例,框图如下:

- 1、RK3288W输出HDMI信号给RK628D。
- 2、I2C/RESET/INT由RK3288W控制。
- 3、RK3288W PIN-M23输出24Mhz时钟 给RK628D。
- 4、GVI TX输出最高分辨率: 4K/60FPS。
- 5、HDMI\_RX接收最高分辨率: 4K/60FPS YUV420, 不支持YUV422和YUV444。





## Rockchip 瑞芯微电子

## 场景三: RGB\_RX->Single LVDS 和 HDMI\_RX->Single LVDS

#### 参考图组合:

41.RK628D HDMI\_RX Port + 40.RK628D Part + 53.Single LVDS Panel 43.RK628D RGB\_RX Port + 40.RK628D Part + 53.Single LVDS Panel 41.RK628D HDMI\_RX Port + 40.RK628D Part + 51.Single MIPI Panel 43.RK628D RGB\_RX Port + 40.RK628D Part + 51.Single MIPI Panel

- 1、RK3288W输出RGB/HDMI信号给RK628D。
- 2、I2C/RESET/INT由RK3288W控制。
- 3、RK3288W PIN-M23输出24Mhz时钟给RK628D, 或者独立24Mhz晶体。
- 4、Single LVDS支持最高分辨率: 1280\*800/60FPS。
- 5、Single MIPI 支持最高分辨率: 1080P/60FPS。







## 场景四: RGB\_RX->Dual LVDS 和 HDMI\_RX->Dual MIPI

#### 参考图组合:

41.RK628D HDMI\_RX Port + 40.RK628D Part + 54.Dual LVDS Panel 43.RK628D RGB\_RX Port + 40.RK628D Part + 54.Dual LVDS Panel 41.RK628D HDMI\_RX Port + 40.RK628D Part + 52.Dual MIPI Panel 43.RK628D RGB RX Port + 40.RK628D Part + 52.Dual MIPI Panel

- 1、RK3288W输出RGB/HDMI信号给RK628D。
- 2、I2C/RESET/INT由RK3288W控制。
- 3、RK3288W PIN-M23输出24Mhz时钟给RK628D, 或者独立24Mhz晶体。
- 4、Dual LVDS支持最高分辨率: 1080P/60FPS。
- 5、Daul MIPI 支持最高分辨率: 2K/60FPS。





## 场景五: HDMI\_RX->Single\_MIPI\_CSI\_TX

#### 参考图组合:

56.HDMI IN Connector + 40.RK628D Part

- 1、RK628D的HDMIRX信号来自连接座。
- 2、视频源HDMI信号通过线缆接到连接座。
- 3、I2C/RESET/INT由RK3288W控制。
- 4、RK3288W PIN-M23输出24Mhz时钟给RK628D,或者独立24Mhz晶体。
- 5、MIPI\_CSI\_TX输出分辨率: 常规场景 1080P/60FPS。 最高可达 4K/30FPS。
- 6、RK3288W/RK3399接收4K/30FPS, ISP需要超频。







## Rockchip 瑞芯微电子

## 场景六: RGB/BT.1120互连

如图, RK628D Num1接收RK3288W输出HDMI信号, 经过芯片转换输出HDMI\_TX的同时也输出RGB\_TX或是BT.1120\_TX, 由RK628D Num2 接收RGB或是BT.1120信号, 经过RK628D 转换之后输出HDMI\_TX信号。

#### 1、RGB互连:

RK628D.Num1和Num2 28根信号——对接

2、BT.1120互连:

RK628D.Num1和Num2 17根信号——对接

- 3、有HDMI TX输出通道,需要同源时钟设计。
- 4、配置GPIO3 B3分别为上拉和下拉,对应不同的地址。
- 5、两颗RK628D输出可以有多种组合,比如:
  - a、RK628D Num1 HDMI TX + RK628D Num2 HDMI TX
  - b、RK628D Num1 HDMI TX + RK628D Num2 LVDS TX
  - c、RK628D Num1 HDMI TX + RK628D Num2 MIPI DSI TX
  - d、RK628D Num1 LVDS TX + RK628D Num2 HDMI TX
  - e、RK628D Num1 MIPI DSI TX + RK628D Num2 HDMI TX

#### 6、约束条件:

RK628D Num1和RK628D Num2输出的分辨率必须一致。 如Num1 LVDS\_TX 720P同时Num2 HDMI\_TX 720P。

