### Primeros Pasos Radiant

Dr. Ing. Pablo Cossutta

Octubre 2019



### **Tutorial**

¿Qué se va a hacer?

- Instalar Radiant
  - Requiere registrarse
  - ► Requiere licencia
- Crear un proyecto
- Cargar los archivos en el proyecto
- Synthesis, Map, Place & Route, Bitstream
- Cargar el diseño

¿Qué se necesita?

- Archivo HDL (top.v)
- Constraints para síntesis (impl\_1.ldc)
- Constraints para implementación (impl\_1.pdc)

## top.v - Definition and clock divider

```
module top(
   output RGB0,
   output RGB1,
   output RGB2.
   input clk
   reg [21:0] div = 22'd0;
   always @(posedge\ clk)\ div <= div + 1'd1;
   reg en;
   always @(posedge clk) begin
      if (div == 22'd0) en <= 1'b1;
      else en \leq 1'b0:
   end
```

## top.v - Decoding

```
reg [2:0] rgb reg = 3'd0;
always @(posedge clk) begin
   if (en) begin
      case (rgb reg)
         3'b000: rgb reg <= 3'b001;
         3'b001: rgb reg <= 3'b010;
         3'b010: rgb reg <= 3'b100;
         3'b100: rgb reg <= 3'b000;
         default: rgb reg <= 3'b000;</pre>
      endcase
   end
end
```

### top.v - RGB Instantiation

```
RGB #(
 .CURRENT MODE ("1"),
 .RGB0 CURRENT ("0b000001"),
 .RGB1 CURRENT ("0b000001"),
 .RGB2 CURRENT ("0b000001")
 RGB INST (
 .CURREN (1'b1),
                     // 1
                 // 1
 .RGBLEDEN (1'b1),
 .RGB0PWM (rgb_reg[0]), //I - Blue
 .RGB1PWM (rgb reg[1]), //I - Green
 .RGB2PWM (rgb reg[2]), //I - Red
 .RGB0 (RGB0), // O
 RGB1 (RGB1), // O
 . RGB2
          (RGB2)
```

# Restricciones (Constraints)

#### Restricciones lógicas

• Generalmente necesarias para la síntesis

### $impl\_1.ldc$

```
create_clock -name \{clk\} -period 83.333 -waveform \{0.000 41.666\} [get_ports clk]
```

#### Restricciones físicas

Necesarias para la implementación

## impl\_1.pdc

```
ldc_set_location -site {35} [get_ports clk]
```

# Trabajo en clase (Hands On)

Utilizando los conocimientos adquiridos y la documentación correspondiente a la plataforma, implementar el siguiente diseño:

```
module top(
   output j05,
   input j01, j02, j03, j04);

assign j05 = j01 & j02 & j03 & j04;
endmodule
```

Cargar en la FPGA y analizar:

- Analizar RTL
- Modificar lógica y analizar recursos
- Agregar una 5<sup>ta</sup> entrada adicional, repetir