# پروژه state machine درس طراحی سیستم های دیجیتال

ارایه دهندگان:

محمدحسین حسنی علی سلطانی عارف علیجان نژاد مهدی حسینی زاده

موضوع پروژه:

#### **Recursive Machine: Mod-m counter**

### عکس state machine:



#### عکس Waveform:

| Signal name             | Value  | 40 80 120 160 200 240 . |
|-------------------------|--------|-------------------------|
| лг clk                  | 1 to 0 |                         |
| лл reset                | 0      |                         |
| <b>⊞ J</b> II out_moore | 1      | 0 1 2 3 4 5 0 1 2 3 4   |
| (x) M                   | 6      | 6                       |
| (x) N                   | 4      | 4                       |

## توضیحات مربوط به کد:

```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric_std.all;
entity counterEx is
 generic (
   M : natural := 6;
    N : natural := 4 -- N bits are required for M
  );
 port (
    clk, reset : in std_logic;
    out_moore : out std_logic_vector(N-1 downto 0)
  );
end entity;
architecture arch of counterEx is
 type stateType_moore is (start_moore, count_moore); -- Define an enumeration type for
Moore state
 signal state_moore_reg, state_moore_next : stateType_moore; -- Registers to hold
current and next Moore state
 signal count moore reg, count moore next: unsigned(N-1 downto 0); -- Registers to hold
current and next count value
begin
 process (clk, reset)
 begin
    if reset = '1' then -- Asynchronous reset condition
      state_moore_reg <= start_moore; -- Reset the state to start_moore</pre>
      count_moore_reg <= (others => '0'); -- Reset the count to all zeros
    elsif rising edge(clk) then -- Synchronous behavior on rising edge of the clock
      state_moore_reg <= state_moore_next; -- Update the current state with the next</pre>
state
      count_moore_reg <= count_moore_next; -- Update the current count with the next</pre>
count
   end if;
 end process;
  process (count_moore_reg, state_moore_reg)
  begin
    case state moore reg is
      when start_moore =>
        count moore next <= (others => '0'); -- Reset the count to all zeros
        state moore next <= count_moore; -- Transition to count_moore state</pre>
      when count moore =>
        count_moore_next <= count_moore_reg + 1; -- Increment the count by 1</pre>
        if (count moore reg + 1) = M - 1 then -- Check if the count reached (M - 1)
          state moore next <= start moore; -- Transition back to start moore state</pre>
          state_moore_next <= count_moore; -- Stay in the count_moore state</pre>
```

```
end if;
end case;
end process;

out_moore <= std_logic_vector(count_moore_reg); -- Convert the count to
std_logic_vector and assign it to the output
end arch;</pre>
```

این کد، یک ماشین شمارنده Recursive با نام "Mod-m counter" را پیادهسازی می کند. این شمارنده، به طور پیوسته از صفر شروع می کند و به تعدادی (M) دفعات به بالا شمارش می کند، سپس به صفر باز می گردد و این فرایند را تکرار می کند.

کتابخانههای ieee.std\_logic\_1164و sieee.numeric\_stdدر این کد استفاده شدهاند. اولی برای استفاده از نوع داده std\_logic دومی برای استفاده از نوع داده unsigned و توابع مرتبط با آن.

پارامترهای generic که در تعریف entity وجود دارند، شامل Mو Nهستند M .بیانگر تعداد دفعاتی است که شمارنده به بالا میشمارد تا به مقدار (M - 1) برسد، و Nتعداد بیتهای مورد نیاز برای نمایش این مقدار است.

در بخش architecture ، یک enumeration type به نام stateType\_moore تعریف شده است که دو حالت "start\_moore" و حالت "state\_moore\_next و حالت "state\_moore\_reg" را دارا میباشد. سیگنالهای state\_moore\_reg و حالت و حالت بعدی ماشین شمارنده استفاده میشوند. همچنین، سیگنالهای count\_moore\_next و count\_moore\_regبرای نگهداری مقدار فعلی و مقدار بعدی شمارنده به کار میروند.

در دو فرآیند (process) اصلی که در کد وجود دارند، رفتار سیگنالها به صورت همزمان و ناهمزمان تعیین میشود.

در فرآیند اول، سیگنال reset ایکبررسی میشوند. اگر سیگنال resetبرابر با '۱' باشد، یعنی شرط ریست ناهمزمان برقرار است و در این صورت حالت شمارنده به "start\_moore" تنظیم میشود و شمارنده به صفر بازمی گردد. اگر سیگنال resetبرابر با '۰' باشد و در لبه بالارونده (rising edge) سیگنال clkباشیم، حالت و مقدار فعلی شمارنده با حالت و مقدار بعدی جایگزین میشوند.

در فرآیند دوم، بر اساس حالت فعلی ماشین شمارنده، عملکرد مشخصی انجام میشود. در حالت"start\_moore"، مقدار شمارنده به صفر تنظیم میشود و حالت بعدی به "count\_moore" تغییر می کند. در حالت "count\_moore"، مقدار شمارنده یک واحد افزایش می یابد و سپس بررسی می شود که آیا مقدار شمارنده برابر با (1 - M) است یا خیر. اگر برابر باشد، حالت بعدی به "start\_moore" تغییر می کند و در غیر این صورت، در حالت "count\_moore" باقی می ماند.

در نهایت، مقدار فعلی شمارنده در قالب std\_logic\_vectorتبدیل شده و به سیگنال out\_mooreاختصاص داده می شود. این سیگنال مقدار شمارنده را به صورت بیتها نمایش می دهد.