

دانشگاه شهید بهشتی دانشکدهی مهندسی و علوم کامپیوتر

## طراحی مدارهای دیجیتال با VHDL

## طراحی UART با استاندارد T0

شرح پروژه: ساختار کلی UART با استاندارد T0 بصورت شکل زیر است.



بخش ارسال (P2S): این بخش داده موازی را از طریق خط data\_in که یک خط ۸ بیتی است، دریافت می کند و آن را روی خط که بصورت سریال ارسال می کند. روند کار به این صورت است که در تمام مدتی که start فعال نشده است، خروجی برابر '1' است. هر گاه پایه start برابر '1' شود، عمل تبدیل داده ی موازی به سریال آغاز می شود. در ابتدا یک بیت '0' روی که قرار داده می شود و به مدت baud کلاک روی خط می ماند. سپس طی ۸ ملام له بیت اطلاع از بیت صفر تا بیت ۷ روی خروجی قرار می گیرد و در baud نهم یک بیت کلاک روی خط می ماند. سپس طی ۸ می گردد. اگر در baud یازدهم روی خط تعد دریافت شد، یعنی گیرنده داده ی ارسالی و را به درستی دریافت نکرده است و فرستنده باید آن را دوباره ارسال نماید. در غیر این صورت ارسال تمام است.

بخش دریافت (S2P): این بخش داده سریال روی خط rx را دریافت کرده و پس از موازی سازی آن را روی خط data\_out قرار میدهد. در حالت عادی خط rx در حالت عادی برابر '1' است. هرگاه روی این خط یک صفر دیده شود، به معنای شروع یک داده سریال است و
پس از آن طی baud، ۸ بیت داده سریال از خط rx خوانده شده و روی خط data\_out قرار داده می شود. در baud نهم، parity دریافت
می گردد. در baud یازدهم خود گیرنده، مقدار parity بیت دریافتی را محاسبه می کند. در baud یازدهم اگر parity دریافت شده با parity می محاسبه شده متفاوت باشد، روی خط که اتمام دریافتی یک بایت داده را از روی خط سریال نشان می دهد.