# ١. توضيح ماژول ها

module inst mem(inst,addr,instruction); این ماژول در بر دارنده حافظه دستورات پردازنده می باشد. درون ماژول ما به وسیله ی دستور زیر ، فایل instruction.txt را که در پوشه پروژه قرار دارد را می خوانیم : initial begin \$readme ("instruction.txt", instruction); end ورودی addr ، آدرس ۳۲ بیتی است که وارد حافظه می شود و سپس محتوای آن خط آدرس توسط خروجی ۳۲ بیتی inst از ماژول خارج خواهد شد. Instruction کل حافطه دستورات ما هست، ما برای تست کردن صحت اجرای برنامه در تست بنچ کل حافظه را نیز در خروجی ماژول قرار دادیم! به دلیل محدودیت حافظه مدلسیم ، ما حافظه دستورات را ۱۶ کیلوبایت معادل ۶۵۵۳۶ کلمه تعریف کرده ایم یعنی : output logic [31:0]instruction [0:65536]; module ALU(z,c,a,b,alusel); این ماژول محساباتی ما هست، a و b و ورودی ۳۲ بیت آن هستند و c خروجی ۳۲ بیت آن. اگر  $_{\rm C}$  برابر صفر بشود ، پرچم  $_{\rm Z}$  به عنوان خروجی یک خواهد شد. نوع عملیات محاسباتی بر اساس ورودی ۳ بیت alusel تعیین خواهد شد : 000 : جمع - 001 : تفاضل – 010 : اندمنطقی – 011 : اورمنطقی – 100 (اگر a کوچکتراز b باشد c یک میشود) module PC(parout,parin,clk,rst); این ماژول رجیستر ۳۲ بیتی شمارنده برنامه می باشد که سینکرون می باشد. در صورت فعال بودن rst خروجی parout صفرخواهد شد. در هر لبه مثبت کلاک ، ۳۲ بیت parin در ۳۲ بیت parout قرار داده می شود. module MUX(c,a,b,sel); این ماژول مالتیپلکسر ۳۲ بیت دو به یک است. دو ورودی ۳۲ بیت a و b را می گیرد اگر مقدار sel صفر باشد ، a را روی خروجی c قرار خواهد داد و اگر sel یک باشد ، b را روی خروجی c قرارمی دهد. علاوه بر این مالتیپلکسر۳۲ بیتی ، از مالتیپلکسرهای ۵ بیت و ۱ بیت هم در برنامه استفاده شده است. module data\_mem(clk,readdata,addr,writedata,memread,memwrite,memory); این ماژول حافظه داده را نگه داری می کند. به دلیل محدودیت حافظه مدلسیم ، ما حافظه دستورات را ۱۶ کیلوبایت معادل ۶۵۵۳۶ کلمه تعریف کرده ایم یعنی : output logic [31:0]memory[0:65536]; ما داده ارا از فایل memory.txt که در محل پوشه پروژه قرار دارد فراخوانی کرده و در حافظه وارد می کنیم: initial begin \$readmemb("memory.txt", memory); End ورودی ۳۲ بیت addr ، آدرس محل حافظه را مشخص می کند ، سپس در صورت فعال بودن سیگنال کنترلی memread ، محتوای آن آدرس در خروجی ۳۲ بیت readdata نمایش داده خواهد شد. برای نوشتن در حافظه به صورت سنکرون عمل میکنیم ، به این صورت که اگر سیگنال ورودی memwrite فعال باشد ، با اولین لبه مثبت کلاک ، مقدار ورودی ۳۲ بیت writedata در خانه حافظه به آدرس addr نوشته خواهد شد. ما برای نشان دادن مقادیر حافظه در تست بنچ ، کل حافظه memory را از ماژول خروجی گرفتیم.

module reg\_file(register,readdata1,readdata2,readreg1,readreg2,writereg,writedata,regwrite,clk); این ماژول دربردارنده ی رجیستر فایل می باشد. متغیر register یک آرایه ۳۲ در ۳۲ بیت است ، که کلمه نخست آن یا همان RO همواره صفر می باشد. یعنی : initial begin

register[0]=32'b0;

end

می توان همزمان دو رجیستر را خواند ، برای خواندن دو ورودی ۵ بیت readreg1 و readreg2 آدرس محل رجیسترها را مشخص کنند، سیس مقادیر آنها در دو خروجی ۳۲ بیت readdata2 و readdata2 نمایش داده خواهد شد.

عمل نوشتن در رجیسترفایل به صورت سنکرون می باشد ، به این صورت که در صورت فعال بودن سیگنال کنترلی regwrite نوشته خواهد شد. regwrite ، با اولین لبه مثبت کلاک ، مقدار ورودی writereg در آدرس ورودی writereg نوشته خواهد شد.

ما برای تست کردن و دیدن محتویات رجیستر فایل ، حافظه register که دربردارنده تمام رجیسترفایل می باشد را از ماژول خروجی گرفته ایم.

#### module sum(c,a,b);

این ماژول یک جمع کننده combitional می باشد که دو ورودی ۳۲ بیت a و b را گرفته و حاصل جمع را در خروجی ۳۲ بیت a می گذارد.

#### module alu\_control(alusel,func,aluop);

این ماژول کنترل کننده عملیات واحد محاسباتی پردازنده می باشد.

خروجی ٣ بیت alusel به ALU وارد خواهد شد و نوع دستور محاسباتی را برای ALU مشخص خواهد کرد بدین صورت که اگر 000 : جمع – 001 : تفاضل – 010 : اند – 011 : اور – 100 خواهد بود.

ورودی ۲ بیت aluop یک سیگنال کنترلی است که از سمت کنترلر اصلی می آید اگر aluop :

alusel: 00 خواهدكرد. اين حالت براى دستور addi استفاده مى شود.(حالت default)

01: نوع دستورما R-type است پس به مقدار 6 بیت ورودی func که درواقع ۶ بیت کم ارزش insta می باشد نگاه می کند. باتوجه به آن جمع یا تفاضل یا ... را مشخص می کند.

alusel :10 را 001 خواهد كرد. اين حالت براي دستورات beg و beg استفاده مي شود.

alusel :11 را 010 خواهد كرد. اين حالت براى دستور andi استفاده مى شود.

## ۲. مسیر داده



دیتاپث ما همان دیتاپث اصلی MIPS است که دکتر تدریس کرده اند ، سیم های آبی و نارنجی(کنترلی) و mux ها جدید نشان دهنده قسمت های جدیدی هستند که به مسیر داده اضافه شده اند.

### توضیح مسیر داده دستورات جدید اضافه شده :

bne: برای این دستور که عکس دستور beq عمل می کند کافیست از سیگنال Zero که از ALU خارج می شود یک قرینه بگریم تا درست اجرا شود ، برای تشخیص اینکه چه زمانی باید Zero یا قرینه اش را بفرستیم ، یک MUX سر راهشان قرار دادیم. این MUX توسط سیگنال کنترلی NotBranch کنترل خواهد شد، بدین صورت که اگر دستور ما bne باشد ، NotBranch برابر یک خواهد شد و قرینه Zero را عبور می دهد.

andi,addi : در این دستورات مسیر داده برای عبور داده ها به alu و انجام عملیات و ریختن در رجیستر مقصد کاملا آماده است ، اما نمی توان نوع عملیات محاسباتی را برای ALUO مشخص کرد ، به همین دلیل ما سیگنال کنترلی یک بیت ALUOp را که از قبل داشتیم تبدیل به دو بیت کردیم ، تا بتوانیم با این دوبیت دستور جمع برای addi و اند برای andi را مستقیما به ALUCONTROI بدهیم تا ALUCONTROI به ALU دستورات را برساند.

**j , jr** : برای اجرای این دستورات ، ورودی PC باید تغییر کند ، به همین دلیل لازم است یک MUX سر راه ورودی PC باشد ، که توسط سیگنال کنترلی ISel کنترل می شود، اگر ISel یک باشد ، آدرس PC جدید وارد می شود. برای دستور j بایستی ۲۶ بیت کم ارزش خروجی INST MEM که حاوی آدرس جدید است جدا شود ، سپس ۲ بیت صفر به سمت راست آن اضافه می شود ، در ادامه ۴ بیت پرارزش خروجی PC که نشان دهنده شماره page حافظه دستورات است را از سمت چپ اضافه می کنیم. اکنون یک آدرس ۳۲ بیتی را از readdata1 برایمان می آورد ، اکنون یک آدرس ۳۲ بیتی را از PC قرار می دهیم بنابراین برای انتخاب اینکه آیا آدرس دستور j یا آدرس دستور g وارد pc شود ، یک MUX دیگر نیز قبل از PC قرار می دهیم که توسط سیگنال کنترلی AddrSel انتخاب می شود ، اگر یک باشد آدرس j را رد می کند.

**jal** : این دستور همانند دستور j است با این تفاوت که بایستی آدرس آخرین دستور قبل از پرش را در رجیستر ۳۱ ذخیره کند. برای اینکار ابتدا باید عدد ۳۱ را به WriteReg بدهیم ، بنابراین قبل از ورودی WritReg یک MUX قرار می دهیم که توسط سیگنا کنترلی R31Sel کنترل می شود ، اگر یک باشد عدد ۳۱ وارد آن می شود. در ادامه کار بایستی مقدار PC+4 را در رجیستر ۳۱ ذخیره کنیم پس قبل از ورودی WriteData یک MUX قرار می دهیم که اگر سیگنال کنترلی PC4Sel یک باشد ،آنگاه مقدار PC+4 را وارد WriteData خواهد کرد.

## ۳. کنترلر و سیگنال های کنترلی :

|      | RegDst | RegWrite | ALUSrc | MemRead | MemWrite | MemToReg | Branch | ALUOp | NotBranch | JSel | AdrrSel | R31Sel | PC4Sel |
|------|--------|----------|--------|---------|----------|----------|--------|-------|-----------|------|---------|--------|--------|
| RT   | 1      | 1        | 0      | 0       | 0        | 0        | 0      | 01    | Х         | 0    | Х       | 0      | 0      |
| lw   | 0      | 1        | 1      | 1       | 0        | 1        | 0      | 00    | Х         | 0    | Х       | 0      | 0      |
| sw   | Х      | 0        | 1      | 0       | 1        | Х        | 0      | 00    | Х         | 0    | Х       | 0      | 0      |
| beq  | X      | 0        | 0      | 0       | 0        | X        | 1      | 10    | 0         | 0    | Х       | 0      | 0      |
| bne  | X      | 0        | 0      | 0       | 0        | X        | 1      | 10    | 1         | 0    | Х       | 0      | 0      |
| addi | 0      | 1        | 1      | 0       | 0        | 0        | 0      | 00    | Х         | 0    | Х       | 0      | 0      |
| andi | 0      | 1        | 1      | 0       | 0        | 0        | 0      | 11    | Х         | 0    | X       | 0      | 0      |
| J    | X      | Х        | Х      | X       | Х        | Х        | X      | Х     | Х         | 1    | 0       | 0      | 0      |
| Jr   | Х      | 0        | Х      | Х       | 0        | Х        | 0      | 00    | Х         | 1    | 1       | 0      | 0      |
| Jal  | Х      | 1        | Х      | Х       | Х        | Х        | Х      | Х     | Х         | 1    | 0       | 1      | 1      |

| OPC  | ALUOp | func   | ALU Action | ALUOperation |  |
|------|-------|--------|------------|--------------|--|
|      | 01    | 100000 | add        | 000          |  |
|      | 01    | 100010 | sub        | 001          |  |
| RT   | 01    | 100100 | and        | 010          |  |
|      | 01    | 100101 | or         | 011          |  |
|      | 01    | 101010 | slt        | 100          |  |
| lw   | 00    | XXXXXX | add        | 000          |  |
| sw   | 00    | XXXXXX | add        | 000          |  |
| beq  | 10    | XXXXX  | sub        | 001          |  |
| bne  | 10    | XXXXXX | sub        | 001          |  |
| addi | 00    | XXXXX  | add        | 000          |  |
| andi | 11    | XXXXXX | and        | 010          |  |
| Jr   | 00    | XXXXXX | add        | 000          |  |

# ۴. طراحی برنامه های تست و سیمولیشن آنها :

در ابتدا یک فایل memory.txt در پوشه پروژه ایجاد کردیم. سپس <mark>۵۰۱ خط عدد ۳۲ بیتی(معادل ۲۰۰۴ آدرس)</mark> در آن نوشتیم ، مقادیر آدرس های <mark>۱۰۰۰ تا ۱۰۷۶</mark> این فایل حافظه به ترتیب <mark>دسیمال</mark> برابر است با :

| خانه | آدرس | مقدار |
|------|------|-------|
| 250  | 1000 | 1     |
| 251  | 1004 | 2     |
| 252  | 1008 | 3     |
| 253  | 1012 | 4     |
| 254  | 1016 | 5     |
| 255  | 1020 | 6     |
| 256  | 1024 | 7     |
| 257  | 1028 | 8     |
| 258  | 1032 | 9     |
| 259  | 1036 | 10    |
| 260  | 1040 | 32    |
| 261  | 1044 | 16    |
| 262  | 1048 | 8     |
| 263  | 1052 | 4     |
| 264  | 1056 | 24    |
| 265  | 1060 | 8     |
| 266  | 1064 | 256   |
| 267  | 1068 | 64    |
| 268  | 1072 | 32    |
| 269  | 1076 | 1     |

توجه داشته باشید داده های هردو برنامه همین مقادیر هستند و همچنین این دو برنامه در یک سیمولیشن اجرا شده یعنی ابتدا دستورات برنامه اول ، سپس دستورات برنامه دوم اجرا خواهد شد.

### برنامه اول ( مجموع اعضای یک آرایه ۱۰ بیتی از ۱۰۰۰ تا ۱۰۳۶) :

ما مقادیر آدرس های ۱۰۰۰ تا ۱۰۳۶(معادل خانه ۲۵۰ تا ۲۵۹ ) را میخوانیم و حاصل جمع را در آدرس ۲۰۰۰ (معادل خانه ۵۰۰) خواهیم ریخت.

add R1, R0, R0
addi R2, R0, 40
add R4, R0, R0
LOOP: slt R3, R1, R2
beq R3, R0, END-LOOP
lw R5, 1000(R1)
add R4, R4, R5
addi R1, R1, 4
J LOOP

END-LOOP: sw R4, 2000(R0)

: یک ماژول تست بنچ به نام ()tb1 وجود دارد که ماژول زیر را سیمولیت می کند datapath uut0(register,clk,rst,instruction,memory);

register خروجی تمام حافظه regfile می باشد،

instruction خروجی تمام حافظه Inst-mem می باشد،

memory خروجی تمام حافظه Data-mem می باشد ما در سیمولیشن فقط به مقادیر Data-Mem نگاه می کنیم.







## برنامه دوم (پیداکردن بزرگترین عنصر یک آرایه ۲۰ بیتی از ۱۰۰۰ تا ۱۰۷۶) :

ما مقادیر آدرس های ۱۰۰۰ تا ۱۰۷۶(معادل خانه ۲۵۰ تا ۲۶۹ ) را میخوانیم و مقدار بزرگترین عنصر و اندیس آنرا به ترتیب در آدرسهای ۲۰۰۰ و ۲۰۰۴ (معادل خانه ۵۰۰ و ۵۰۱) حافظه میریزیم/

add R1, R0, R0
addi R2, R0, 80
add R8, R0, R0
lw R4, 1000(R1)
LOOP: slt R3, R1, R2
beq R3, R0, END-LOOP
lw R5, 1000(R1)
slt R6, R4, R5
beq R6, R0, CONTINUE
lw R4, 1000(R1)
add R7, R8, R0
CONTINUE: addi R8, R8, 1
addi R1, R1, 4

END-LOOP: sw R4, 2000(R0)

sw R7, 2004(R0)

J LOOP

