## Transmissão Serial Assíncrona

Versão 2013

#### **RESUMO**

O objetivo desta experiência é projetar e implementar circuitos digitais para comunicação de dados serial (transmissão de dados) com um terminal de dados, utilizando a norma EIA-RS-232C e o código ASCII (*American Standard Code Information Interchange*).

A parte prática consiste no projeto e na implementação de um circuito digital que envia dados (caracteres em código ASCII) para um terminal serial usando uma placa de desenvolvimento FPGA.

#### **OBJETIVOS**

Após a conclusão desta experiência, os seguintes tópicos devem ser conhecidos pelos alunos:

- Comunicação serial assícrona (RS232C);
- Conversores de nível de tensão;
- Projeto com FPGA.

# 1. INTRODUÇÃO TEÓRICA

### 1.1. Comunicação Serial Assíncrona

Uma comunicação é chamada de **serial** quando o envio dos códigos dos caracteres se processa sobre uma única linha, onde os bits enviados são encadeados um por vez, e numa fila. Essa comunicação é **assíncrona** quando não exige o sincronismo dos relógios entre o receptor e o transmissor. Cada caractere carrega seus próprios sinais de sincronismo.

## **1.2. Normas EIA-RS-232**<sup>1</sup>

As normas EIA (*Electronic Industries Alliance*) são adotadas pelos fabricantes de equipamentos para eliminar possíveis discrepâncias na interligação dos mesmos, e auxiliar o usuário na escolha e instalação dos equipamentos. Em particular, a norma EIA-RS-232C² tem por objetivo padronizar um método de interconexão entre terminais e canais de comunicação de dados, quando os mesmos são fornecidos por fabricantes distintos. Ela define um modo de troca de sinais de controle (protocolo) e de sinais de dados serializados entre o terminal e o canal de comunicação de dados.

O canal de transmissão de dados inclui os conversores de sinais e a linha de transmissão; os conversores são utilizados para compatibilizar os níveis dos sinais recebidos e transmitidos para a linha de transmissão com a norma em questão; as normas elétricas destes sinais são descritas mais adiante.

O terminal de dados, entretanto, deve providenciar a serialização dos dados, para que o projeto do canal de transmissão seja independente do comprimento e da codificação dos mesmos. A Figura 1.1 mostra os sinais típicos em uma interligação entre dois terminais por meio de um canal de transmissão de dados, utilizando os critérios apresentados por esta norma.

<sup>&</sup>lt;sup>1</sup> O padrão EIA RS-232 também é conhecido como EIA 232 ou, mais recentemente, TIA 232. TIA é uma abreviatura de "*Telecommunications Industry Association*".

<sup>&</sup>lt;sup>2</sup> A revisão C do padrão EIA RS-232 é conhecido como RS-232C e foi elaborada em 1969. Atualmente, a última revisão é o ANSI/EIA/TIA 232 F de 1997.

#### a) Sinais de Intercomunicação

Neste item são descritas as funções dos principais sinais de intercomunicação padronizados pela norma EIA-RS-232C.

- FRAME GROUND: corresponde ao fio terra dos equipamentos. É ligado à carcaça metálica do
  equipamento e nas partes condutoras do mesmo, expostas ao operador, de modo a evitar
  diferenças de potencial entre o equipamento e o operador;
- SIGNAL GROUND: estabelece a referência elétrica (terra) para todos os sinais de intercomunicação, exceto para o FRAME GROUND;
- TRANSMITTED DATA: corresponde ao dado serializado, gerado pelo terminal de dados;
- RECEIVED DATA: corresponde ao dado serializado recebido do canal de comunicação de dados;
- REQUEST TO SEND: gerado pelo terminal de dados, informa aos conversores de sinais a ele conectados, que o terminal deseja transmitir dados.
- CLEAR TO SEND: gerado nos circuitos dos conversores de sinais, é utilizado para indicar que os circuitos estão prontos para enviar dados.

Todos estes sinais e os possíveis opcionais devem obedecer às características elétricas relacionadas no item 1.2.



Figura 1.1 - Interligação entre dois Terminais de Dados.

#### b) Características Elétricas dos Sinais

O ponto de interconexão entre o terminal de dados e o canal de transmissão deve ser feito por meio de conectores, onde o conector fêmea deve estar associado ao canal de transmissão de dados e fixado próximo do terminal de dados. O conector macho, associado ao terminal de dados, deve ser acoplado a um cabo, que deve ser o menor possível (menor que 15 metros).

A norma ainda específica que a amplitude de nenhum sinal deve exceder 50V em relação aos sinais SIGNAL GROUND ou FRAME GROUND e que a máxima corrente de curto-circuito entre dois sinais quaisquer, inclusive os terras, não deve exceder 1,5 A.

Os circuitos que geram os sinais de interligação devem ser projetados de forma a não apresentarem nenhum dano no caso desses sinais sofrerem algum curto-circuito com os terras presentes no equipamento ou permanecerem em aberto. Também deve ser possível seu funcionamento contínuo nas condições máximas especificadas anteriormente.

Os sinais nos circuitos de interligação podem estar nas condições ON ou MARK, quando a tensão nesses sinais for mais negativa que -3 V em relação à terra de sinal, e OFF ou SPACE, quando a tensão nesses sinais for maior que +3V em relação à terra de sinal. Geralmente, deve-se usar a nomenclatura MARK/SPACE para os sinais TRANSMITTED DATA e RECEIVED DATA e ON/OFF para os demais.

Os circuitos de recepção de sinais devem ser projetados de modo a serem acionados apenas por tensão ficando, portanto, insensíveis a parâmetros como Tempos de Subida, Tempos de Descida, existência de *overshoots* ou *undershoots* e etc.

A impedância de entrada nos circuitos de recepção deve ter uma resistência, em regime DC, maior que  $1000~\Omega$ , tensão em circuito aberto menor que 2~V e capacitância menor que 2500~pF, medidas nos pinos do conector de acoplamento.

A seguir, apresentam-se as características elétricas que os sinais de interligação devem apresentar:

- a) a tensão dos sinais deve ser pelo menos ± 3V em relação à terra de sinais e não exceder ± 25V, também com respeito à terra de sinais;
- b) a forma de onda dos sinais deve ser aproximadamente retangular;
- c) para se evitar indução de ruídos nos circuitos de interligação, não devem ser utilizados drives indutivos.

Esta técnica de transmissão de sinal digital por nível de tensão é denominada de "Loop de tensão".

A transmissão digital também pode ser efetuada por níveis de corrente. Esta técnica é denominada de "loop de corrente". Os valores padrões são:

- MARK ou ON: 60 mA (ou 20mA);
- SPACE ou OFF: 0 mA.

A comunicação por *loop* de corrente é mais imune a ruído que a comunicação por níveis de tensão, e suas interfaces transmissoras e receptoras são da mesma complexidade.

### c) Interface Mecânica

Como qualquer outro padrão, o RS-232C é uma referência para projetistas de equipamentos. Assim define entre outras coisas as interfaces mecânicas ou conectores. A Figura 1.2 ilustra alguns conectores padrão existentes.



Figura 1.2 - Alguns conectores - interface mecânica.

A Tabela I apresenta a designação dos sinais do RS-232C aos pinos dos conectores DB-25 e DE-9.

Tabela I – Designação de alguns sinais do RS-232C aos pinos de conectores.

| Sinal                     | DB-25 | DE-9 |
|---------------------------|-------|------|
| Common Ground (CG)        | 7     | 5    |
| Transmitted Data (TxD)    | 2     | 3    |
| Received Data (RxD)       | 3     | 2    |
| Data Terminal Ready (DTR) | 20    | 4    |
| Data Set Ready (DSR)      | 6     | 6    |
| Request To Send (RTS)     | 4     | 7    |
| Clear To Send (CTS)       | 5     | 8    |
| Carrier Detect (DCD)      | 8     | 1    |
| Ring Indicator (RI)       | 22    | 9    |

### d) UART

Um UART (*Universal Asynchronous Receiver/Transmitter* ou transmissor/receptor assíncrono universal) é um dispositivo responsável pela comunicação de dados (paralelos) em um meio de transmissão serial. Sua principal função é converter dados entre as formas paralela e serial. Os UARTs normalmente são usados com os padrões de comunicação serial, como RS-232C, RS-422 e RS-485.

Nos computadores pessoais, as placas-mãe incorporam um circuito integrado UART para comunicação pelas portas seriais. Um exemplo de UART é o National Semiconductor PC16650D, que alcança taxas de até 1,5M bauds.

## 1.3. Transmissão Serial Assíncrona

A comunicação com o terminal é realizada com protocolo assíncrono como mostrado na Figura 1.3, com notação MARK (1) e SPACE (0).

Em estado de repouso, o canal de comunicação apresenta o sinal MARK. O início da transmissão é sinalizado pelo START BIT, através de um sinal SPACE. Em seguida, são transmitidos os bits de dados, o bit de paridade e os STOP BITs.



Figura 1.3 – Protocolo Serial Assíncrono (MARK e SPACE).

A velocidade de comunicação é definida em *bauds*, que, em um sistema de transmissão de dados binários, representam o número de *bits* transmitidos por segundo.

Os níveis de tensão utilizados tipicamente para os níveis MARK e SPACE são -12 V e +12 V, respectivamente. A Figura 1.4 mostra como o caractere '5', cujo código em ASCII é dado pela palavra  $(0110101)_2$ , é enviado para um terminal.



Figura 1.4 - Formato da saída serial da palavra (0110101)<sub>2</sub>.

O circuito de transmissão deve incluir um registrador de deslocamento com entrada paralela e saída serial. Um aspecto importante no projeto de um transmissor serial assíncrono diz respeito ao sincronismo do *clock* interno do circuito e a transmissão dos bits pelo canal serial: cada bit transmitido deve seguir um intervalo de tempo específico, ou seja, um bit deve ser transmitido a cada 1/baud segundos. Ao término da transmissão, o canal serial deve retornar para o repouso, ou seja, para o sinal MARK.

## 1.4. Recepção Serial Assíncrona

Os sinais enviados pelo terminal têm a mesma forma dos recebidos pelo terminal. Portanto, o circuito de recepção de dados deve detectar o pulso do START BIT e, a partir desse ponto, por meio de um registrador de deslocamento, copiar o dado em código ASCII e o bit de paridade.

Como o início da operação do terminal certamente é assíncrono com relação ao relógio do circuito de recepção, deve-se tentar sincronizar, o melhor possível, a entrada de dados detectada pelo pulso do START BIT. O circuito de recepção deve tentar amostrar o dado de entrada no meio do intervalo do bit, ou seja,  $1/2 \times (1/baud)$  após o início da transmissão do bit.

Uma sugestão para realizar esse sincronismo é utilizar um sinal de frequência algumas vezes mais alta que aquela necessária no registrador de deslocamento, para gerar o *clock* desse registrador.

O diagrama de blocos do circuito sugerido é apresentado na Figura 1.5; os diagramas de sinais dessa figura são para um caso em que a frequência do oscilador é 8 vezes maior que a frequência do *clock* do registrador de deslocamento.

Em t = 0, o diferenciador liga o *flip-flop* que habilita o contador a começar a contar (admitindo-se que esse contador seja sensível à borda de subida do sinal OSC). Temos duas possibilidades de temporização entre o dado de entrada e o sinal do oscilador do circuito de recepção:

- No caso A vemos que, logo após o contador ser habilitado, ocorre uma borda de subida do sinal "OSC A". Quando o contador atinge o valor 4, o sinal CLOCK A muda de estado, indo para o nível lógico 1 e amostrando o sinal DADOS (supondo-se também que o registrador de deslocamento é acionado pela borda de subida do sinal OSC).
- No caso B, por outro lado, o sinal OSC B passa por uma borda de subida e em seguida (no instante t = 0) o contador é habilitado. Portanto, o contador só começará a contar na próxima borda de subida de OSC B. Quando ele atingir o valor 4, o sinal CLOCK B passa para nível lógico 1 e o dado é amostrado no registrador de deslocamento.

Vemos, portanto, que para o caso em que  $F_{OSC} = 8 \times f_{CLOCK}$  o dado será amostrado o mais rápido em  $1/8 \times T_{CLOCK}$  antes do meio do intervalo do dado, e o mais lento bem no meio do dado. É fácil concluir que o intervalo de amostragem  $\Delta A$  (veja ainda Figura 1.5) ficará sempre entre  $T_{CLOCK}/2$ - $T_{OSC}$  e  $T_{CLOCK}$ ; quanto menor  $T_{OSC}$ , maiores são as chances de o dado ser amostrado mais perto de CLOCK/2; e isso é bom porque é em CLOCK/2 que o dado tem as maiores probabilidades de estar estável.

Veja também que o terminal só garante que o dado esteja estável de  $T_{CLOCK}/4$  a  $3 \times T_{CLOCK}/4$ ; portanto  $\Delta A < T_{CLOCK}/4$  (ou seja,  $T_{OSC} < T_{CLOCK}/4$ ).

O fim de transmissão de um caractere ASCII também deve ser decidido pelo circuito do receptor de dados. Essa detecção é feita utilizando-se um contador que deve contar o número de pulsos do sinal de *clock* do registrador de deslocamento correspondente ao caractere e gerar um sinal quando a recepção do mesmo chegar ao fim.



Figura 1.5 – Circuito de Recepção: Diagrama de blocos e Diagrama de sinais.

## 1.5. Código ASCII

O código ASCII é um código padronizado, utilizado para a representação dos caracteres alfanuméricos na área de computação digital. Possui 7 bits de informação e, eventualmente, um bit de paridade; com esses 7 bits são codificadas as letras maiúsculas e minúsculas, números decimais, sinais de pontuação e caracteres de controle. A Tabela II apresenta o código ASCII completo.

 $\boldsymbol{b_6}$ 0 0 0 1 1 1 **Bits** 0  $b_5$ 0 0 1 1 0 1 1 0 1 0 1 1 1  $b_4$ 0 0  $b_2$  $b_1$  $\mathbf{b}_{0}$ 0 0 **NULL** DLE SP 0 Р 0 @ 0 1 SOH DC1 0 0 ļ 1 Α Q а q 2 0 0 STX DC2 В 0 1 1 ETX DC3 # 3 C S С s EDT 1 0 0 DC4 \$ 4 D Т d t 1 0 1 NAK % 5 Е U 0 **ENQ** u е 0 ACK F ٧ n 1 1 SYN 6 f 3 v 7 O 1 1 1 **BEL ETE** G W g 0 0 0 BS CAN ( 8 Н Χ Х 0 0 1 HT ΕM ) 9 Ι Υ i У 0 LF SUB \* J Ζ 1 0 1 : j z 0 1 VT ESC Κ 1 1 + ; [ k { 0 0 L Ι 1 1 FF FS < \ 1 1 CR 1 0 GS -= Μ ] m } 1 1 1 0 S0 RS Ν ^ 1 1 1 S1 US / ? 0 DEL 0

Tabela II - Tabela com Código ASCII.

**Palavra** 

| $  b_6   b_5   b_4   b_3   b_2   b_1   b$ |
|-------------------------------------------|
|-------------------------------------------|

O código ASCII foi desenvolvido para representar textos para computadores ou equipamentos de comunicação e seu primeiro padrão foi publicado em 1963. Mais recentemente, com a difusão do uso de computadores, novos padrões foram desenvolvidos para incorporar novos caracteres e símbolos. Uma evolução do código ASCII é o código UTF-8 (*UCS Transformation Format* – 8-bit).

#### 1.6. Conversão de Níveis de Tensão

Como os padrões de nível de tensão para circuitos digitais (TTL ou CMOS) e para o RS-232C são diferentes, é necessário o uso de circuitos especializados para conversão de níveis de tensão. Por exemplo, o bit 1, que em um circuito digital tem um nível de tensão típico da ordem de +5V, deve ser convertido para um sinal MARK que tem tipicamente um nível de tensão de -12V. Da mesma forma, o bit 0 (tensão de 0V) deve ser convertido para o sinal SPACE (tensão +12V).

Vários componentes estão disponíveis no mercado para realizar a conversão de níveis de tensão. Por exemplo, temos o par 1488/1489 e o MAX232.

O componente 1488 é responsável pela conversão de níveis de tensão TTL para RS-232 e o 1489, de RS-232 para TTL. A figura 1.6 apresenta as pinagens destes componentes.



Figura 1.6 - Pinagens e esquemas lógicos dos conversores de tensão 1488 e 1489.

Convém observar que o conversor 1488 tem como pinos de alimentação: VCC+, VCC- e GND (tipicamente, +12V, -12V e 0V, respectivamente). Já o conversor 1489 tem os pinos comuns de alimentação: VCC (tipicamente +5V) e GND (0V).

O circuito integrado MAX232 contém circuitos de conversão de tensão para ambos os sentidos (TTL para RS232C e RS232C para TTL) em um único encapsulamento. A figura 1.7 mostra a pinagem deste CI.



Figura 1.7 - Pinagem e esquema lógico do MAX232.

#### 2. PARTE EXPERIMENTAL

A parte experimental envolve o desenvolvimento de um circuito digital para a transmissão de dados para um terminal serial, usando a placa de desenvolvimento FPGA da Altera.

## 2.1. Especificação do Projeto

a) O projeto da parte experimental consiste em projetar, implementar e documentar um circuito digital que faça uma transmissão serial assíncrona para um terminal, que estará disponível no laboratório, fazendo com que um dado caractere em código ASCII, colocado em 7 chaves de **dados** seja apresentado no terminal, ao pressionar-se um botão de **partida**.

O circuito deve ser projetado de forma a permitir a apresentação do caractere colocado nas chaves a cada acionamento do botão de partida e também de forma a gerar o bit de paridade automaticamente. (A escolha da **paridade** – par o ímpar – deve ser explicitada no planejamento.)

Acrescente cartas de tempo do circuito de transmissão serial no planejamento.

O terminal serial que será utilizado no laboratório deve ser operado por tensão, isto é, com pulsos de tensão entre +12V e -12V. É necessário usar um **conversor de nível** para a interface com a linha serial, como por exemplo, o 1488 (TTL para RS-232C) se a montagem fosse feita no painel de montagens experimentais. A Figura 2.1 mostra o diagrama de blocos do circuito a ser projetado.



Figura 2.1 - Diagrama de Blocos do Circuito de Transmissão de Dados.

- b) Planeje os casos de testes devem ser executados para assegurar o correto funcionamento do circuito. Acrescente formas de onda no planejamento
- c) Estude a documentação da placa de desenvolvimento FPGA Altera DE2 para localizar os componentes de suporte a comunicação serial (circuito *transceiver* MAX232 e conector DSUB para comunicação RS-232C). A figura 2.2 ilustra o diagrama esquemático dos componentes relativos à interface serial da placa DE2 da Altera.



Figura 2.2 - Suporte a comunicação serial da placa DE2 da Altera (fonte: Altera 2008).

d) Pesquisar a identificação dos pinos relacionados à comunicação serial na placa Altera DE2.

| Nome do sinal | Pino | Descrição        |
|---------------|------|------------------|
| UART_RXD      |      | UART Receiver    |
| UART_TXD      |      | UART Transmitter |

DICA: o sinal DSERIAL do projeto deve ser designado para o pino do sinal UART\_TXD.

## 2.2. Implementação do Projeto

Neste item vamos implementar o projeto do circuito de transmissão serial na placa DE2.

e) Sintetizar o circuito de transmissão serial para a placa Altera DE2.

DICA: usar o *clock* de 27 MHz para gerar o sinal de transmissão de dados, através do uso de um divisor de frequência (use o módulo divisor de frequência fornecido).

Calcule o fator de divisão de frequência para alguns valores de taxa de transmissão:

| Baud rate | Fator de divisão |
|-----------|------------------|
| 110       |                  |
| 300       |                  |
| 1200      |                  |
| 9600      |                  |
| 19200     |                  |

f) Usar a seguinte designação de pinos:

DADOS: chaves SW0 a SW6

PARTIDA: botão KEY2

DICA: lembrem-se que os botões na placa DE2 são ativos em baixo. O projeto deve levar isto em consideração. Use a tabela de designação de pinos da placa DE2.

- g) Testar o circuito de transmissão serial para vários valores de taxa de transmissão e dados seriais.
- h) Analise o funcionamento do circuito transmissor com a variação da frequência do relógio (*clock* de transmissão) e sua relação com o dado enviado.

#### PERGUNTAS:

- 1. Há alguma limitação de funcionamento do circuito projetado? Elabore uma discussão sobre as frequências mínima e máxima de funcionamento do circuito.
- 2. Construa uma tabela mostrando para diferentes *baud rates* (p.ex. 110, 300, 4800 e 19200 *bauds*), a frequência do relógio (*clock de transmissão*) correspondente que é necessária para o correto funcionamento do circuito.
- 3. Os dados de teste (caracteres a serem mostrados no circuito) influem nos testes efetuados? Caso afirmativo explique por que.

## CONFIGURAÇÃO DA COMUNICAÇÃO SERIAL COM O PC

Caso seja usado um computador tipo PC para emular um terminal serial, conecte o cabo serial na porta serial COM1 e utilize o software de comunicação serial *HyperTerminal* do Windows (ou outro compatível). Crie uma nova conexão usando os parâmetros abaixo (configurações de porta), como na figura 2.3:

Conexão: COM1

Bits por segundo: 110

Bits de dados: 7Paridade: ímparBits de parada: 2

• Controle de fluxo: Nenhum

Se for necessário mudar algum parâmetro, deve-se criar uma nova conexão.



Figura 2.3 – Exemplo de configuração do HyperTerminal.

Para testar a conexão, faça um curto-circuito com os pinos TX e RX do cabo serial e veja se o que for digitado é ecoado no terminal.

## **CONFIGURAÇÃO DO TERMINAL SERIAL**

Caso sejam usados terminais seriais, estes deverão ser configurados após cada *reset*. Para ajustar os parâmetros de comunicação, apertar simultaneamente as teclas "*shift*" e "*setup*". Com a flecha  $\downarrow$  (baixo), vá até a linha SET 4. Com a flecha  $\rightarrow$  (direita), escolhe o parâmetro desejado com a barra de espaço. Para salvar as alterações apertar novamente "*shift*" e "*setup*".

Os valores dos parâmetros no SET 4 são:

BITS: 7
BIT8: 0
Paridade: ON
Paridade: ODD
Stop Bit: 2
Baud Rate: 110

Os seguintes fios do terminal serial devem ser curto-circuitados:

• 4 com 5

8 com 20

#### 3. BIBLIOGRAFIA

- FREGNI, E.; SARAIVA, A. M. **Engenharia do Projeto Lógico Digital: Conceitos e Prática**. Editora Edgard Blücher, 1995.
- HELD, G. **Understanding Data Communications**. 6<sup>th</sup> ed., New Riders, 1999.
- SIGNETICS. **TTL Logic Data Manual**. Signetics, 1982.
- Fairchild Optoelectronics. Manuais de components. Palo Alto, CA.
- CCITT Fifth Plenary Assembly. Green Book. Vol. VIII, Geneve, December 1972
- Electronic Industries Association. Interface Between Data Terminal Equipment and Data Communication Equipment Employing Serial Date Interchange EIA-RS-232-C, Washington, August 1969.
- ALTERA. Altera DE2 Development and Education Board User Manual. 2008.

## 4. MATERIAL DISPONÍVEL

Circuitos Integrados TTL:

- Portas lógicas: 7400, 7404, 7408, 7410, 7420, 7432, 7486.
- Outros componentes: 7474, 74161, 74163, 74164, 74165, 74175, 74180, 74193, 74195.
- Conversão de nível TTL-RS-232C: 1488, 1489.

# 5. EQUIPAMENTOS NECESSÁRIOS

- 1 painel de montagens experimentais.
- 1 fonte de alimentação fixa, 5V ± 5%, 4A.
- 1 osciloscópio digital.
- 1 multímetro digital.
- 1 gerador de pulsos.
- 1 terminal serial ou computador com interface serial e software de comunicação.
- 1 computador compatível com IBM-PC com software Altera Quartus II.
- 1 placa de desenvolvimento FPGA DE2 da Altera com o dispositivo Altera Cyclone II EP2C35F672C6.

#### Histórico de Revisões

E.S.G. e F.N.A/2001 - revisão

E.T.M./2004 - revisão

E.T.M./2005 - revisão

E.T.M./2008 – revisão

E.T.M./2011 - revisão

E.T.M./2012 - revisão

E.T.M./2013 - revisão da parte experimental