

## Universidad de Oviedo. Escuela Politécnica de Ingeniería de Gijón Tecnología Electrónica. Grado en Ingeniería en Tecnologías Industriales

| APELLIDOS Y NOMBRE |          |
|--------------------|----------|
| DNI                |          |
| GRUPO PA1          | MODELO A |
| EJERCICIO 1        |          |

Sintetizar la función lógica f(A,B,C,D) cuya tabla de verdad se adjunta en la figura, dibujando el esquema del circuito correspondiente en cada caso, utilizando:

a) El mínimo número posible de puertas NAND

b) Un decodificador 4 a 16 con salidas activas a nivel bajo y una puerta lógica apropiada con el número de entradas que sea preciso, indicando de qué puerta se trata

| D                                                             | С                                              | В                                                                            | Α                                                                                 | f                                                   |
|---------------------------------------------------------------|------------------------------------------------|------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|-----------------------------------------------------|
| 0                                                             | 0                                              | 0                                                                            | A<br>0                                                                            | 0                                                   |
| 0                                                             | 0<br>0<br>0                                    | 0                                                                            | 1                                                                                 | 1                                                   |
| 0                                                             | 0                                              | 1                                                                            | 0                                                                                 | 1<br>1<br>0                                         |
| 0                                                             | 0                                              | 1                                                                            | 1                                                                                 | 0                                                   |
| 0                                                             | 1                                              | 0                                                                            | 0                                                                                 | 0                                                   |
| 0                                                             | 1                                              | 0                                                                            | 1                                                                                 | 1                                                   |
| 0                                                             | 1                                              | 1                                                                            | 0                                                                                 | 0                                                   |
| 0                                                             | 1                                              | 1                                                                            | 1                                                                                 | 0                                                   |
| 1                                                             | 0                                              | 0                                                                            | 0                                                                                 | 0                                                   |
| 1                                                             | 0                                              | 0                                                                            | 1                                                                                 | 1                                                   |
| 1                                                             | 0                                              | 1                                                                            | 0                                                                                 | Χ                                                   |
| 1                                                             | 0                                              | 1                                                                            | 1                                                                                 | Χ                                                   |
| 1                                                             | 1                                              | 0                                                                            | 0                                                                                 | X                                                   |
| 1                                                             | 1                                              | 0                                                                            | 1                                                                                 | Χ                                                   |
| 1                                                             | 1                                              | 1                                                                            | 0                                                                                 | Χ                                                   |
| 1                                                             | 1                                              | 1                                                                            | 1                                                                                 | X                                                   |
| 0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1<br>1 | 1<br>1<br>1<br>0<br>0<br>0<br>0<br>1<br>1<br>1 | 0<br>1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>1<br>0 | 1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1 | 0<br>1<br>0<br>0<br>0<br>1<br>X<br>X<br>X<br>X<br>X |

## **EJERCICIO 2**

En el circuito de la figura, se pide:

- a) Razonar los valores correctos de las tensiones V<sub>1</sub> y V<sub>2</sub>
- b) Identificar, razonadamente, la función realizada por el bloque CMOS
- c) Niveles lógicos en A, B, C, D, E y F, justificando la respuesta



Características de entrada de las puertas TTL en colector abierto:

 $i_{IL}=1,6 \text{ (mA)}; i_{IH}=-40(\mu A); u_{IL}=0,8(V); u_{IH}=2,0(V)$ 

| VARIABLE | VALOR | BREVE RAZONAMIENTO |
|----------|-------|--------------------|
| V1       |       |                    |
| V2       |       |                    |
| Punto A  |       |                    |
| Punto B  |       |                    |
| Punto C  |       |                    |
| Punto D  |       |                    |
| Punto E  |       |                    |
| Punto F  |       |                    |

Bloque CMOS. Es una puerta (indicar tipo):

Razonamiento:

## **EJERCICIO 3**

La figura muestra la conexión de varios displays de cátodo común a los puertos de salida digitales de un microcontrolador, de forma que su encendido se realizará mediante un procedimiento de barrido. Los puertos son de tipo CMOS, siendo además las características de salida las siguientes:

Puerto A (salidas PAi) I<sub>OL</sub>=25 mA, I<sub>OH</sub>=-25 mA.

Puerto B (salidas PBi)  $I_{OL}$ =50 mA,  $I_{OH}$ =-50 mA

Datos de los LED del display para que luzcan:  $I_{D(MEDIA)}=10$  (mA);  $V_D=2(V)$ 



Si los transistores tienen  $\beta$ =250, se pide:

- a) Corriente por el LED cuando está encendido (máxima)
- b) Corriente por el display en conducción (máxima)
- c) Resistencia limitadora R<sub>LIM</sub>
- d) Máxima resistencia de base del transistor que garantice la saturación  $R_{\mbox{\scriptsize B}}$  y
- e) Corriente de base mínima correspondiente I<sub>B(MIN)</sub>

| $I_{LED(MAX)}$ | I <sub>DISPLAY(MAX)</sub> | R <sub>LIM</sub> | R <sub>B</sub> (MAXIMA) | $I_B(MINIMA)$ |
|----------------|---------------------------|------------------|-------------------------|---------------|
|                |                           |                  |                         |               |