Amplificadores de potencia de audio







### Multiplicador de Vbe Reguador de tensión paralelo





Éste circuito opera alimentado por una fuente de corriente

 $V_{CE} = \left(\frac{R_1}{R_2} + 1\right) V_{BE}$  Tener en cuenta que VBE depende de la corriente de colector

Variación de la tensión  $V_{\mathit{CE}}$  en función de la corriente  $I_I$ 

$$R_1 = R_2 = 1K\Omega$$



Variación de la tensión  $V_{\it CE}$  en función de la corriente  $I_{\it I}$  y las resistencias  $R_{\it I}$  y  $R_{\it 2}$ 



Impedancia del multiplicador como sistema realimentado



Impedancia del multiplicador

$$R_1 = R_2 = 1K\Omega$$



Impedancia del multiplicador en función de la frecuencia

Circuito utilizado para análisis por simulación



### Impedancia del multiplicador en función de la frecuencia

(La gráfica se obtuvo por simulación con  $R_1$ = $R_2$ = $1K\Omega$ ,  $I_1$ =10mA e  $I_{ALTERNA}$ =0,1mA)



### Impedancia del multiplicador en función de la frecuencia

### Corrección con capacitor

Circuito utilizado para análisis por simulación



### Impedancia del multiplicador en función de la frecuencia Corrección con capacitor



### Variación de la tensión del multiplicador con la temperatura $R_1 = R_2 = 1K\Omega$



Mejoramiento del multiplicador de  $V_{\it BE}$  para independizarlo aún más de la corriente de polarización



Estudio evolutivo de un amplificador de tensión orientado a su aplicación en amplificador de potencia de audio

Variación de la tensión  $V_{\it CE}$  en función de la corriente  $I_{\it I}$  y la resistencia de colector  $R_{\it 3}$ 



Amplificador de Tensión

Configuración típica para amplificadores operacionales o de potencia para audio y ultrasonido



### Amplificador de tres etapas con realimentación

- Con la técnica de realimentación se estabiliza la polarización y la ganancia de tensión. También se logra relativamente alta impedancia de entrada, baja impedancia de salida y reducida distorsión armónica.
- Se opera con doble fuente en serie (o fuente dividida) fijando el punto medio como masa, lo que permite conectar directamente la carga sin capacitor de acoplamiento.



# Circuito con etapa de salida clase B (sin polarizar)

La topología de la etapa de salida clase B es mas eficiente pero agrega distorsión armónica



### Circuito similar al analizado en la clase de Realimentación

La topología de esta etapa de salida resulta en una eficiencia máxima del 25%



### Transferencia de la etapa de salida clase B Sin corrección de cruce

- $\succ$  Los transistores T4 y T5 conducirán menos de 180° para una señal alterna  $V_{\rm I}$
- $\succ$  La potencia que deberán disipar los colectores de T4 y T5 dependerá de  $V_{\rm O}$



### Deformación de la señal de salida

# 3.80 2.80 1.80 -1.80 -3.80 2.00 1.80 -1.80 -2.80 -3.80 -3.80 -3.80

# Corrección del cruce por polarización con diodos



### Análisis espectral de la señal de salida

### Distorsión armónica = 15% con Vi=3Vpico



Notar la presencia de armónicas altas y la supremacía de las impares respecto de las pares, lo cual es típico de la distorsión por cruce.

### Polarización de los transistores con $I_{CQ}$ =1mA



### Deformación de la señal de salida



Incluyendo una etapa de salida clase B en el diseño del amplificador

¿Cómo se conecta/fusiona la segunda etapa con la tercera etapa?



### $I_1 = I_2 = I_{C3}$

### Análisis espectral de la señal de salida

Distorsión armónica = 2% con Vi=3Vpico Polarizando los transistores con I<sub>CO</sub>=1mA



Notar la reducción de la amplitud relativa de las armónicas impares

Incluyendo una etapa de salida clase B en el diseño del amplificador

- > La corriente de polarización de los diodos es la misma que la del colector de T3
- > Los diodos tienen deriva térmica similar a la del transistores T4 y T5.



Dinámica de la corriente por la carga y los transistores de salida

R permite un ajuste preciso de las corrientes de polarización ICQ4 e ICQ5

Para una excitación sinusoidal, T4 (T5) conduce solo en el hemiciclo positivo (negativo)





Cálculo de la potencia generada en el transistor T4

Cálculo de la condición de mayor exigencia para disipación de calor en el transistor T4

¿A que amplitud de la tensión de salida corresponde la máxima disipación de potencia en cada transistor?

$$\bar{I}_{C4} = \frac{1}{2\pi} \int_{0}^{\pi} I_{P} \operatorname{sen}(wt) dt = \frac{I_{P}}{\pi}$$

$$P_{FUENTE\ VCC+} = \bar{I}_{C4} V_{CC} = \frac{I_{P} V_{CC}}{\pi}$$

$$P_{CARGA+} = \frac{I_{P}^{2} R_{L}}{4}$$

 $P_C = P_{FUENTE\ VCC+} - P_{CARGA+} = \frac{I_P V_{CC}}{I_P I_{CC}} - \frac{I_P^2 R_L}{I_P I_{CC}}$ 

$$\frac{dP_{C}}{dI_{P}} = \frac{d\left(\frac{I_{P}V_{CC}}{\pi} - \frac{I_{P}^{2}R_{L}}{4}\right)}{dI_{P}} = \frac{V_{CC}}{\pi} - \frac{I_{P}R_{L}}{2} = 0$$

$$\downarrow I_{P} = I_{P}/P_{CMAX}$$

$$I_{P}|_{P_{CMAX}} = \frac{2V_{CC}}{\pi R_{L}}$$

$$\downarrow V_{P} = R_{L}I_{P}$$

$$V_{P}|_{P_{CMAX}} = \frac{2}{\pi}V_{CC} = 0.637V_{CC} \approx 64\% \text{ de } V_{CC}$$

La potencia disipada en cada transistor de salida (T4 o T5 en nuestro ejemplo) puede graficarse en función de la tensión pico de salida así:

$$P_C = \frac{I_P V_{CC}}{\pi} - \frac{I_P^2 R_L}{4}$$

$$I_P = I_P \Big|_{_{P_{CMAX}}} = \frac{2V_{CC}}{\pi R_L}$$

$$P_{CMAX} = \frac{{V_{CC}}^2}{\pi^2 R_L}$$

Este es el dato para calcular el disipador

Gráfica normalizada de la potencia disipada en cada transistor de salida en función de la tensión pico de salida:



### Elección del transistor

Los fabricantes suelen especificar  $P_D$  en función de la temperatura de la cápsula



$$P_{D}(T_{c}) = P_{D \max} - \frac{P_{D \max}}{T_{i \max} - T_{co}} (T_{c} - T_{co}) con T_{c} \ge T_{co}$$





¿Qué eficiencia puede lograrse con la etapa de salida clase B?

$$\eta = \frac{P_{CARGA}}{P_{FUENTE}} = \frac{I_P V_P / 2}{2I_P V_{CC} / \pi} = \frac{\pi}{4} \frac{V_P}{V_{CC}}$$

 $\eta_{max}$  V

La máxima eficiencia es cuando  $V_{\rm p}$  se acerca a  $V_{\rm CC}$ 

$$\eta_{max} = \frac{\pi V_{CC}}{4 V_{CC}} = 0,785 \cong 78\%$$

¿Cómo se relaciona la eficiencia con la potencia disipada en los transistores?



Ley de Ohm térmica:  $\theta_{ja} = \frac{T_j - T_a}{P_{C MAX}}$ 

$$\theta_{ja} = \theta_{jc} + \theta_{cs} + \theta_{sa}$$

http://www.disipadores.com

$$\theta_{sa} = \frac{T_j - T_a}{P_{CMAX}} - \theta_{jc} - \theta_{cs}$$

### Mejorando la polarización de la etapa de salida

Incluyendo un multiplicador de Vbe en la polarización de la etapa de salida clase B



El transistor permite reemplazar a varios diodos y tiene las misma deriva térmica que la juntura base emisor de los transistores de salida

### Mayor estabilidad térmica de etapa de salida

Se logra agregando resistencias en serie con los emisores de los transistores de salida de manera de lograr estabilidad en su polarización por medio de realimentación local



R11 y R12 se calculan considerando la disipación de calor de T4

### Mayor ganancia de tensión y menor impedancia de salida

Se logra aumentando la ganancia de corriente de los transistores de salida (En este ejemplo, conectándolos en modo cuasi Darlington)



# Compensación térmica de la etapa de salida

 Además de acoplar térmicamente la fuente de polarización VBB con el transistor Q1 es necesario un sistema de realimentación local que prevea el embalamiento térmico

La temperatura del transistor aumenta por lo que debemos cambiar la curva Ic-Vbe, lo que hace que aumente IcQ y nuevamente aumente la temperatura. Así hasta la destrucción del dispositivo.



# Etapa de salida con cuasi darlington

Compensación térmica con resistor RE



Q1 sufre embalamiento térmico debido a que se controla por la tensión fija VBB

Q2 no sufre embalamiento térmico debido a que no se controla por tensión sino por corriente

Notar además queV<sub>BE2</sub> está afuera de la malla de control

La corriente de emisor del transistor cuasi-darlington es:

$$I_E = \frac{V_{BB} - V_{BEI}}{R_E}$$

Igualando con  $I_E = I_{CI}(\beta_2 + 1)$  resulta:

$$I_{CI} = \frac{V_{BB} - V_{BEI}}{R_E(\beta_2 + 1)}$$

La potencia generada en el transistor  $Q_1$  es:

$$P_G = V_{CE} I_{CI}$$

Con lo que resulta:

$$P_G = V_{CE} \frac{V_{BB} - V_{BEI}}{R_E (\beta_2 + 1)}$$

# Cálculo del RE mínimo requerido para compensar el embalamiento térmico

 ${
m R_E}$  introduce realimentación local que permite compensar el embalamiento térmico de Q1



$$I_E = I_{C1} + I_{B1} + I_{C2}$$

$$si \beta_1 >> 1 \Rightarrow I_{BI} << I_{CI}$$
 :.

$$I_F = I_{C1} + I_{C2}$$

Además es:

$$I_{C2} = \beta_2 I_{C1}$$

Finalmente:

$$I_E = I_{CI}(\beta_2 + 1)$$

La potencia disipable en el transistor  $Q_1$ , por ley de Ohm térmica es:

$$P_D = \frac{Tj - Ta}{\theta ja}$$

Para evitar el embalamiento térmico, la generación de calor debe ser menor a la capacidad de disiparlo, por lo que debe cumplirse que:

$$\frac{\partial P_D}{\partial T_i} \ge \frac{\partial P_G}{\partial T_i}$$

La variación de potencia disipada es:

$$\frac{\partial P_D}{\partial Ti} = \frac{1}{\theta i a}$$

Y la variación de potencia generada es:

$$\frac{\partial P_G}{\partial Tj} = \frac{V_{CE} K}{R_F (\beta_2 + I)} \qquad con K = -\frac{\partial V_{BEI}}{\partial Tj} = 2 \, mV/^{\circ} C$$

Combinando resulta en: 
$$\frac{1}{\theta ja} \ge \frac{V_{CE} K}{R_E(\beta_2 + I)}$$

$$\theta ja \le \frac{R_E(\beta_2 + 1)}{V_{CE} K}$$

Notar que para el cuasi-darlington estudiado (NPN-PNP), el transistor que puede embalarse térmicamente es Q1, que además es el que cierra la malla de polarización estabilizada, por lo que debe considerarse para el cálculo de  $R_E$  la manera en que éste transistor disipará su potencia, o sea el valor resultante de  $\theta ja$  según se utilice o no disipador térmico, luego puede calcularse  $R_E$ . Además será:

$$V_{CE} = V_{CEMAX} = V_{CC}$$
  $y$   $\beta_2 = \beta_{2MIN}$ 

Finalmente:

$$R_{E} \ge \frac{\theta j a_{QI} \ V_{CC} \ K}{\left(\beta_{2MIN} + 1\right)}$$

### Mejoramiento del comportamiento de la segunda etapa

Se incrementa la ganancia de tensión de la segunda etapa mediante el aumento de la impedancia vista por el colector del transistor T3



• Una forma es mediante la tecnología Bootstrap (tirabotas).

### Mayor ganancia de tensión y menor impedancia de salida

Se logra aumentando la ganancia de corriente de los transistores de salida

(En este ejemplo, conectándolos en modo Darlington)



R11 y R12 no se calculan igual que para el caso cuasi Darlington

### Funcionamiento del circuito bootstrap (tira botas)

La ganancia de tensión de la segunda etapa será  $\ gm_{T3}$  .  $R_{O\,T3}$  // Z //  $Z_{i\,etapa3}$ 

$$v_{o} = 0.99 v_{i}$$

$$i_{i} = \frac{v_{i} - v_{o}}{R'_{6}}$$

$$Z = \frac{v_{i}}{i_{i}}$$

$$Z = \frac{v_{i}}{v_{i} - v_{o}} R'_{6}$$

$$Z = 100 R'_{6}$$

$$Z = \frac{v_{i}}{v_{i} - v_{o}} R'_{6}$$

$$Z = \frac{v_{i}}{v_{i} - v_{o}} R'_{6}$$

### Mejoramiento del comportamiento de la segunda etapa

Mediante la implementación de una carga activa



La ganancia de tensión de la segunda etapa será  $\ gm_{T3}$  .  $R_{O\,T3}/\!\!/R_{O\,T9}/\!\!/Z_{i\,etapa3}$ 

### Mejoramiento del comportamiento de la primera etapa

 Se reemplaza la resistencia de polarización del par diferencial por una fuente de corriente



• Se logra mejorar el manejo de tensiones de modo común y el CMRR

### Mejoramiento del comportamiento de la segunda etapa

 La batería auxiliar se reemplaza por una tensión de referencia lograda con dos diodos



### Mejoramiento del comportamiento de la primera etapa

• Otra mejora importante es reemplazar la carga resistiva de T1 por una activa lograda con un espejo de corriente



• Se logra duplicar la ganancia de la primera etapa

### Mejoramiento del comportamiento de la primera etapa

 Para mejorar la linealidad de la etapa de entrada se agrega realimentación local por medio de resistencias en los emisores



Amplificador de audio de potencia

# Especificaciones típicas

Potencia de salida = 50W sobre 8 ohm a 1KHz con THD 0,01% Potencia de salida = 80W sobre 4 ohm a 1KHz con THD 0,02% Distorsión armónica total = 0,05% de 20 Hz a 20KHz a 1W/8ohm Distorsión por intermodulación = 0,05 % a 1W/8ohm

Distorsión por intermodulación transitoria (TIM)= rara vez especificado

Ancho de banda = 10 Hz a 100 KHz a 1W/8ohm

Ancho de banda de potencia (limitado por "slew rate") = 50 KHz a 50W/8ohm

Sobreimpulso de la tensión de salida = rara vez especificado

Factor de amortiguamiento = 200

Impedancia de entrada = 50 Kohm de 20 Hz a 20KHz

Corrimiento de la tensión de salida =  $\pm 20$ mV entre 20 y 50 °C de temp. amb.

Ruido = mejor que 90dB de relación señal ruido o 10uV RMS máx. a la salida

Consumo sin señal = 5W

Protección contra cortocircuito a la salida

Protección contra tensión continua a la salida



# Distorsión armónica

# Esquema de un amplificador de audio de potencia



(lazo cerrado)

### Distorsión armónica a lazo abierto





### Medición o simulación a lazo abierto



La distorsión armónica total se produce fundamentalmente por:

- Transferencia alineal de la primera y segunda etapa
- Conmutación en tercera etapa ("cruce" en salida clase B)
- THD = Total harmonic distortion, en inglés

En un transistor bipolar polarizado en modo activo es

$$I_{CQ} = I_{S} \left( e^{rac{V_{BE}}{V_{T}}} - 1 
ight) \quad ext{con } V_{BE} = V_{BEQ}$$

Si se le aplica una señal VS será  $V_{BE} = V_{BEQ} + V_S$   $\Rightarrow$   $I_C + I_{CQ} = I_S \left( e^{\frac{V_{BEQ}}{V_T} + \frac{V_S}{V_T}} - 1 \right)$ 

Resultando:

$$I_C = I_{CQ} \left( e^{rac{V_S}{V_T}} - 1 
ight)$$

Sobre un carga dada se obtiene:

$$|V_O| = \left| R_{CARGA} I_{CQ} \left( e^{\frac{V_S}{V_T}} - 1 \right) \right|$$

Desarrollando en serie:

$$V_o = a_1 V_s + a_2 V_s^2 + a_3 V_s^3 + \dots$$



$$a_1 = \frac{R_{CARGA}}{V_T}$$

$$_{2} = \frac{R_{CARGA}I_{Q}}{2V_{T}^{2}}$$

$$a_1 = \frac{R_{CARGA}I_Q}{V_T} \qquad a_2 = \frac{R_{CARGA}I_Q}{2V_T^2} \qquad a_3 = \frac{R_{CARGA}I_Q}{6V_T^3}$$

Con señal sinusoidal  $V_S = V_S \ seno(wt)$  se puede expresar:

$$V_o = a_1 \hat{V_s}$$
 seno  $wt + a_2 \hat{V_s}^2$  seno  $wt + a_3 \hat{V_s}^3$  seno  $wt + a_3 \hat{V_s}$ 

$$V_o = a_1 \hat{V_s} seno wt + \frac{a_2 \hat{V_s^2}}{2} (1 - \cos 2wt) + \frac{a_3 \hat{V_s^3}}{4} (3 seno wt - seno 3wt) + ...$$

$$V_{o} = \frac{a_{2}\hat{V_{s}^{2}}}{2} + \left(a_{1}\hat{V_{s}} + \frac{3a_{2}\hat{V_{s}^{3}}}{4}\right) seno wt - \frac{a_{2}\hat{V_{s}^{2}}}{2}cos 2wt - \frac{a_{3}\hat{V_{s}^{3}}}{4}seno 3wt + \dots$$

Definiendo distorsión armónica como la relación entre la suma de las componentes armónicas a la fundamental, se tiene para las componentes segunda y tercera armónica:

$$HD_{2} = \frac{\frac{a_{2} V_{s}^{2}}{2}}{a_{1} V_{s}} = \frac{1}{4} \frac{\hat{V}_{s}}{V_{T}} \qquad HD_{3} = \frac{\frac{a_{3} V_{s}^{3}}{4}}{a_{1} V_{s}} = \frac{1}{24} \left(\frac{\hat{V}_{s}}{V_{T}}\right)^{2}$$

Resulta evidente la necesidad de exitar la segunda etapa con bajos niveles de señal y que a su vez la misma provea una alta ganancia de tensión

PRIMERA ETAPA

# Distorsión de cada etapa

- Se mantiene el circuito realimentado para sostener la correcta polarización.
- Se neutraliza la realimentación de alterna.
- Se busca medir cada etapa por separado, independizándola del efecto de carga de las otras.





Amplitud entrada = 3,5mVpico Resistencia emisor par diferencial =  $100~\Omega$ Distorsión = 0,02%



El costo es una reducción de ganancia de 10dB.

El beneficio es una reducción de la distorsión de mas de 40 dB. Notar que la componente segunda armónica es muy alta en relación a la tercera, cuando se esperaba que hubiera ocurrido cancelación debido al uso del espejo de corriente como carga activa Amplitud entrada = 3mVpicoResistencia emisor par diferencial =  $0~\Omega$ Distorsión = 4,81%



Notar que solo 3mV producen un altísimo nivel de distorsión, se buscará reducirlo con el agregado de realimentación local como se muestra en la siguiente diapositva

Notar que las corrientes de colector del par diferencial son levemente diferentes













La segunda y tercera armónica tienen un peso importante en la distorsión



La segunda resulta muy reducida respecto de la tercera

### Comparación entre antes y después de igualar las corrientes de colector del par diferencial







### **SEGUNDA ETAPA**











Amplitud entrada = 0,01mApico Distorsión = 0,1%



Se nota que por debajo de 0,05mA la reducción de la señal de entrada no es tan importante en la reducción de la distorsión como lo es para señales mayores a 0,05mA, debido a que para éste circuito el operar con señales del orden de 0,05mA o menores cae dentro de su zona cuasi lineal.

TERCERA ETAPA



Se ajusta el valor de la corriente de polarización de la tercera etapa desde una situación de corte hasta 1A en los transistores de salida

| I       | Distorsón |  |  |
|---------|-----------|--|--|
| uA      | %         |  |  |
| 0       | 20        |  |  |
| 0,01    | 14        |  |  |
| 0,1     | 12        |  |  |
| 1       | 10        |  |  |
| 10      | 8         |  |  |
| 100     | 6         |  |  |
| 1000    | 4         |  |  |
| 10000   | 2,2       |  |  |
| 20000   | 1,7       |  |  |
| 30000   | 1,4       |  |  |
| 40000   | 1,2       |  |  |
| 50000   | 1         |  |  |
| 100000  | 0,5       |  |  |
| 200000  | 0,14      |  |  |
| 500000  | 0,08      |  |  |
| 1000000 | 0,06      |  |  |

Notar que a partir de 200mA la distorsión corresponde a un funcionamiento clase A (para la amplitud de 3Vpico de la señal de salida con la que se efectuaron todas las mediciones)



Distorsión en función de la corriente de polarización para una amplitud pico de salida de 3V



¿Cómo varía la distorsión de la señal de salida del amplificador en función de su amplitud?

(Solo la tercera etapa más el efecto de carga de la segunda)

Se midió para una corriente I=10mA obteniéndose los siguientes valores.

| Vo   | Distorsón |  |
|------|-----------|--|
| V    | %         |  |
| 1    | 3,1       |  |
| 3    | 2,2       |  |
| 6    | 1,7       |  |
| 13,1 | 1,15      |  |
| 16   | 1,05      |  |
| 20   | 1,1       |  |
| 22,5 | 1,3       |  |
| 25,4 | 1,6       |  |
| 28,2 | 2,1       |  |
| 30   | 2,6       |  |
| 35   | 4         |  |
| 40   | 5,3       |  |

Notar que la distorsión disminuye a medida que aumenta la amplitud. Sin embargo al acercarse al recorte de la etapa de salida vuelve a crecer. Ver el gráfico siguiente

### Analizar el amplificador de potencia del Turner 730

Se ajustará PS401 para conseguir 0V sobre RL con VG=0V y se ajustará PS402 para conseguir una corriente de colector de Q407 y Q408 de 10mA con VG=0V



#### Distorsión en función de la amplitud pico de salida para I=10mA



- 1) Calcular las tensiones de todos los nodos y las corrientes de todas la ramas para VG=0V
- 2) Calcular la ganancia de lazo para frecuencias medias (1KHz)
- 3) Calcular la ganancia global para frecuencias medias (1KHz)
- 4) Calcular la máxima potencia obtenible sobre la carga para frecuencias medias (1KHz)
- 5) Calcular la impedancia de entrada para frecuencias medias (1KHz)
- 6) Calcular la impedancia de salida para frecuencias medias (1KHz)
- 7) Calcular el factor de amortiguamiento para frecuencias medias (1KHz)
- Calcular la máxima tensión pico sobre la carga para frecuencias medias (1KHz)
- 9) Calcular la máxima eficiencia obtenible con éste amplificador para frecuencias medias (1KHz)
- 10) Determinar:
  - a) El tamaño de los disipadores para cada transistor (resistencia térmica disipador-ambiente)
  - b) Encontrar el disipador comercial que podría utilizarse para construir un prototipo funcional
  - c) Comparar con los disipadores utilizados originalmente por Turner y obtener conclusiones
- 11) Simular el comportamiento estático y dinámico del amplificador determinando:
  - a) Medir las tensiones de todos los nodos y las corrientes de todas la ramas para VG=0V
  - b) Medir la impedancia de entrada en función de la frecuencia (desde 0,1Hz hasta 1GHz)
  - c) Medir la impedancia de salida en función de la frecuencia (desde 0,1Hz hasta 1GHz)
  - d) Respuesta en frecuencia para 1W sobre la carga
  - e) Ancho de banda de potencia
    - Es la máxima frecuencia para la que el amplificador logra reproducir una señal sinusoidal a máxima potencia (hallada en el punto 4 sin deformación
    - Respuesta al escalón
    - i. Pequeña señal (la tensión pico de salida estará entre 0,1V y 1V)
    - ii. Gran señal (amplitud de salida apenas menor que la máxima tensión pico de salida hallada en el punto 8
    - iii. En base a lo medido en i. determinar el ancho de banda para pequeña señal asumiendo que el amplificador está compensado por polo dominante
    - iv. En base a lo medido en ii. determinar la velocidad de crecimiento de la tensión de salida ("slew rate")
  - Determinar el margen de fase
  - h) Determinar la distorsión armónica a 1KHz y a 10KHz para potencias de 0,1W; 1W; 10W y 90% de la máxima calculada en el punto 4
  - i) Determinar la distorsión por intermodulación para potencias de 0,1W; 1W; 10W y 90% de la máxima calculada en el punto 4
  - j) Determinar el Rechazo de Ruido de la Fuente de Alimentación ("PSNR")