

Figura 1: Osciloscopio Tektronix MSO 70404C

# 1. Mediciones

### 1.1. Instrumental utilizado

Para las mediciones se utilizó un osciloscopio  $Tektronix\ MSO\ 70404C$ , en la figura 1 puede observarse el mismo. El instrumento posee 4 GHz de ancho de banda analógico, y una tasa de muestreo de  $25\,\mathrm{GS/s}$  [1].

## 1.1.1. Seguridad del instrumento

La impedancia de entrada del instrumento es de  $50\,\Omega$  y cumplía el rol de carga para el generador de pulsos. Dado el cuantioso costo del instrumento, era fundamental garantizar que el circuito bajo ninguna condición fuera a entregar una potencia potencialmente peligrosa para el mismo.

El osciloscopio tiene especificada una tensión de entrada máxima de 5  $V_{RMS}$  para una resolución  $\geq 100 \ mV/div$  y 1  $V_{RMS}$  para una resolución  $< 100 \ mV/div$ .

En condiciones normales de funcionamiento, la potencia disipada por la carga es mínima, ya que es la potencia que disipa el tren de pulsos en un carga de  $50\,\Omega$ . REFERENCIAR ACÁ LA SECCIÓN DONDE SE DESARROLLA ESTA EXPRESIÓN.

No solo es necesario analizar la disipación de potencia en condiciones normales de funcionamiento, sino también para el caso de una falla, ya que el principal objetivo es garantizar la integridad del instrumento en cualquier condición.

En caso de haber alguna falla con algún componente del circuito, el stub de salida provee una función de protección. Este componente, para señales con una variación temporal mucho mayor al largo del mismo, actúa como una puesta a tierra.

Entonces, la componente de continua a la salida del generador de pulsos tiene un valor esperado de 0 V, tanto para condiciones normales de funcionamiento como en presencia de fallas.

En cuanto a la componente alterna de la salida, su valor esperado es extremadamente bajo, ya que únicamente señales de gran ancho de banda pueden ser filtradas y permanecer con una amplitud considerable a la salida del *stub*.

## 1.2. Banco de medición

En la figura 4 puede observarse el esquema del banco de medición. Consistió de



Figura 2: Fuente de alimentación utilizada.

- Placa FPGA: consistía de una placa de desarrollo Nexys 4 DDR. La función de este componente era la de generar el pulso cuadrado unipolar, que controla la PRF y el ciclo de trabajo del pulso del driver.
- Fuente de alimentación: provee DC para el driver. La amplitud de esta fuente determina la amplitud del pulso unipolar del driver.
- Driver: tiene tres funciones: actuar como buffer para la FPGA, de manera que la carga exigida sea baja, convertir la amplitud digital del pulso de la FPGA a la amplitud de la fuente de alimentación, y convertir el pulso unipolar en uno bipolar.
- $\blacksquare$  Pulser: el DUT, genera los pulsos en base a la salida del driver.
- Osciloscopio: instrumento de medición del experimento. Actúa como carga con su impedancia de entrada de  $50\,\Omega$ .

#### 1.2.1. Fuente de alimentación

La fuente de alimentación era una XXXXX, en la figura 2. Permitía generar amplitudes de entre XXXX y XXXX y tenía una máxima capacidad de corriente de XXXXX.

Presentaba limitación de corriente regulable e indicadores para la amplitud y la corriente entregada, lo que permitía trabajar de manera segura, dentro de los límites de consumo obtenidos en las simulaciones anteriores.

#### 1.2.2. FPGA

La FPGA cumplía el rol de excitación del sistema. Generaba el pulso unipolar cuadrado de entrada, que controla la PRF y el ciclo de trabajo del pulso del driver. La FPGA utilizada es una Artix-7 de Xilinx, montada en una placa de desarrollo Nexys-4 DDR de Digilent [2]. En la figura  $\ref{eq:property}$ ?? puede observarse la misma.

Las variables de ajuste del pulso unipolar eran las siguientes

- Frecuencia: la frecuencia de la señal cuadrada de entrada es igual a la frecuencia de repetición de pulsos (PRF) del sistema.
- Ciclo de trabajo: el ciclo de trabajo de la señal cuadrada unipolar determina los extremos de la señal cuadrada unipolar. A mayor ciclo de trabajo, valores más negativos.

Como fuera explicado anteriormente, a mayor tensión en la porción negativa del pulso bipolar, mayor amplitud de pulso a la salida. Por lo tanto, para poder medir las mayores amplitudes de pulso posibles era necesario para el pulso de entrada alcanzar el mayor ciclo de trabajo posible.

El circuito programado en la FPGA consistía en un generador de cuadrada con ciclo de trabajo variable. Mediante dos botones externos, disponibles en la placa, se podía subir y bajar el ciclo de trabajo.



Figura 3: Banco de medición

Debido a la implementación del circuito, con un contador, el paso de estas variaciones era de un  $10\,\%.$ 

En el anexo A puede inspeccionarse el HDL del circuito utilizado.

#### 1.3. Mediciones realizadas

Las mediciones consistieron en mediciones en del dominio del pulso de salida. Se midieron tiempo de crecimiento, tiempo de decaimiento, amplitud máxima, y ancho a medio máximo (FWHM del inglés  $Full\ Width\ at\ Half\ Maximum$ ).

Se realizaron distintas mediciones para distintas condiciones del circuito. Se barrió para el pulso digital de entrada, el ciclo de trabajo, y para la fuente de alimentación distintos valores de tensión.

- Para la amplitud de la fuente, se utilizaron valores de 5 V y 7 V.
  - $\bullet\,$  5 V por ser un valor fácilmente obtenible en los sistemas UWB de referencia.
  - 7 V por ser la máxima amplitud tolerable por el circuito. Tensiones de alimentación mayores a estas resultan en corrientes de polarización mayores a las máximas admisibles dado los dimensionamientos de las pistas de los PCBs.
- El ciclo de trabajo se barrió entre 50 % y 70 %.
  - $\bullet$  Se tomo 50 % como límite inferior por ser un valor fácilmente obtenible como división de un reloj digital.
  - Se tomo 70 % como límite superior ya que se observó que valores superiores a este resultaban en un pulso bipolar con amplitudes negativas decrecientes, y por lo tanto, amplitudes de pulso decrecientes.
  - La teoría no indicaba un límite superior para el ciclo de trabajo. Sin embargo, este se observó en la práctica debido a no idealidades en el pulso de salida del driver, que no era perfectamente cuadrado.

### 1.4. Resultados

En las figuras 5, 6, 7, 8, 9 pueden observarse los resultados en diversas capturas de pantalla tomadas del osciloscopio.

Se observó en las mediciones una amplitud de pulso creciente con mayor ciclo de trabajo y mayor amplitud de pulso, como era esperado. La menor amplitud de pulso obtenida fue de  $380\,\mathrm{mV}$  para un  $V_{cc}$  de  $5\,\mathrm{V}$  y un D de  $50\,\%$ , y la mayor fue de  $1,12\,\mathrm{V}$  para un  $V_{cc}$  de  $7\,\mathrm{V}$  y un D de  $70\,\%$ 



Figura 4: Banco de medición



Figura 5: Salida @  $V_{cc}$  5 V, D 50 %

En cuanto al ancho de pulso, se mantuvo aproximadamente constante en 160 ps, al igual que los tiempos de crecimiento y decrecimiento, que se mantuvieron constantes en 90 ps.

En la tabla 1 pueden observarse los resultados obtenidos.

## 1.4.1. Comparación contra simulación

En las figuras pueden observarse los resultados de las mediciones obtenidas superpuestos con los resultados de simulación para las mismas condiciones de trabajo (amplitud de alimentación y ciclo de trabajo).

Para las simulaciones, se toman dos resultados: el de una simulación ïdeal", indicada como .esquemático ideal.en las leyendas, que se corresponde a una simulación sin contemplar parásitos de ningún tipo. El otro resultado corresponde a una simulación mas completa, en las leyendas "Layout", es una simulación en la que se extrajeron previamente los efectos parásitos del PCB, y se incorporaron en la simulación del pulso.

Se realizan las comparaciones en el dominio del tiempo y de la frecuencia.

En el dominio del tiempo, se observa una buena coincidencia entre la amplitud de los pulsos y el ancho. Se observa una diferencia en el *ringing* de ambos. Las simulaciones prácticamente no presentan oscilaciones alrededor del pulso, mientras que las mediciones las presentan tanto previa como posteriormente. También se observa un segundo pulso de menor amplitud siguiendo al primero.



Figura 6: Salida @ $V_{cc}$ 5 V, D $70\,\%$ 



Figura 7: Salida @  $V_{cc}$ 7 V, D $50\,\%$ 

| $V_{cc}$ [V] | D [%] | A [V] | FWHM [ps] | $3  \mathrm{dB} \; B \; [\mathrm{GHz}]$ | $t_r$ [ps] | $t_f$ [ps] |
|--------------|-------|-------|-----------|-----------------------------------------|------------|------------|
| 5            | 50    | 0.380 | 159       | 7.5                                     | 93         | 88         |
| 5            | 70    | 0.625 | 161       | 3.6                                     | 93         | 91         |
| 7            | 50    | 0.702 | 162       | 3                                       | 93         | 93         |
| 7            | 60    | 0.909 | 164       | 3                                       | 94         | 95         |
| 7            | 70    | 1.120 | 165       | 3                                       | 95         | 96         |

Cuadro 1: Resultados de mediciones.



Figura 8: Salida @  $V_{cc}$ 7 V, D $60\,\%$ 



Figura 9: Salida @  $V_{cc}$ 7 V, D $70\,\%$ 

Vcc: 5V, duty: 50%



Figura 10: Pulso @  $V_{cc}$  5 V, D 50 %

PSD, Vcc: 5V, duty: 50%



Figura 11: PSD @  $V_{cc}$  5 V, D  $50\,\%$ 

Como causa de estas discrepancias, se descarta un efecto del PCB no modelado, ya que los parásitos de esta estructura fueron extraídos por una simulación electromagnética, y sus efectos contemplados en las simulaciones del *layout*.

Estas discrepancias sugieren una limitación en el modelado de alguno de los dispositivos, tanto el SRD como el Schottky. Las simulaciones predijeron correctamente la amplitud y el ancho de los pulsos resultantes, pero fallaron en predecir el ringing y el pulso secundario.

En el dominio de la frecuencia, se observa coincidencia entre los anchos de banda de los pulsos. EN REALIDAD NO, SE VE QUE EL PULSO 5V@50D TIENE UN ANCHO DE BANDA \*MUCHO\* MAYOR A LAS SIMULACIONES Y A LAS DEMÁS MEDICIONES. HAY Q VER Q PASÓ AHÍ

## 1.5. Comparación con resultados de la literatura

En la tabla  $\ref{table}$  se resumen resultados reportados para generadores de pulsos UWB en la literatura.

Vcc: 5V, duty: 70%



Figura 12: Pulso @  $V_{cc}$ 5 V, D $70\,\%$ 

PSD, Vcc: 5V, duty: 70%



Figura 13: PSD @  $V_{cc}$  5 V, D 70 %



Figura 14: Pulso @  $V_{cc}$ 7 V, D $50\,\%$ 



Figura 15: PSD @  $V_{cc}$ 7 V, D $50\,\%$ 



Figura 16: Pulso @  $V_{cc}$ 7 V, D $60\,\%$ 



Figura 17: PSD @  $V_{cc}$ 7 V, D $60\,\%$ 





Figura 18: Pulso @  $V_{cc}$ 7 V, D $70\,\%$ 

#### PSD, Vcc: 7V, duty: 70%



Figura 19: PSD @  $V_{cc}$ 7 V, D $70\,\%$ 

Cuadro 2: Resultados reportados en la literatura

| Referencia | A[V]                   | FWHM [ps] | Bal <sup>a</sup> | Bias                 | Dispositivos         | $V_{cc}$ [V] | $V_{in}$ [V] | PRF [MHz] |
|------------|------------------------|-----------|------------------|----------------------|----------------------|--------------|--------------|-----------|
| [3]        | $\pm 0.896, \pm 1.6$ b | 335, 511  | Sí               | Int                  | SRD                  | +5           | TTL          | 50        |
| [4]        | 7,5                    | 110       | No               | $\operatorname{Ext}$ | SRD+3TBJ+SD          | +12          | TTL          | 5         |
| [5]        | 0,8                    | 170       | No               | $\operatorname{Int}$ | $\operatorname{SRD}$ | +4           | 4            | 10        |
| [6]        | 200                    | 300       | No               | $\operatorname{Ext}$ | SRD+2SD              | ?            | ?            | 10        |
| [7]        | 6, 4                   | 150       | No               | $\operatorname{Int}$ | SRD+L                | ?            | 5            | 12        |
| [8]        | $1.27$ $^{\rm c}$      | 286       | No               | $\operatorname{Int}$ | 2SRD+L               | 10           | $10^{-d}$    | ?         |

 $<sup>^{\</sup>rm a}\ Balance a do.$ 

<sup>&</sup>lt;sup>b</sup> la publicación presenta dos resultados, correspondientes a circuitos con componentes concentrados y distribuidos.

 $<sup>^{\</sup>rm c}$  la publicación presenta múltiples resultados, se muestran los mejores.

<sup>&</sup>lt;sup>d</sup> la señal de entrada es senoidal.

# Referencias

- [1] Tektronix, Inc., "Osciloscopio MSO 70404C." Datasheet, 2023. Disponible online en https://download.tek.com/datasheet/DPO-DSA-MS070000-DataSheet-EN-11Apr23.pdf.
- [2] Digilent, "Nexys 4 DDR." Página Oficial, 2023.
- [3] P. Rulikowski and J. Barrett, "Truly balanced step recovery diode pulse generator with single power supply," in *Proceedings. 2004 IEEE Radio and Wireless Conference (IEEE Cat. No.04TH8746)*, pp. 347–350, 2004.
- [4] P. Protiva, J. Mrkvica, and J. Macháč, "A compact step recovery diode subnanosecond pulse generator," *Microwave and Optical Technology Letters*, vol. 52, no. 2, pp. 438–440, 2010.
- [5] A. Kamal, A. Bhattacharya, M. Tamrakar, and C. Roy, "Low-ringing and reduced-cost step recovery diode based uwb pulse generators for gpr applications," *Microwave and Optical Tech*nology Letters, vol. 56, no. 10, pp. 2289–2294, 2014.
- [6] J. Han and C. Nguyen, "A new ultra-wideband, ultra-short monocycle pulse generator with reduced ringing," *IEEE Microwave and Wireless Components Letters*, vol. 12, no. 6, pp. 206– 208, 2002.
- [7] J. Han and C. Nguyen, "Coupled-slotline-hybrid sampling mixer integrated with step-recovery-diode pulse generator for uwb applications," *IEEE Transactions on Microwave Theory and Techniques*, vol. 53, no. 6, pp. 1875–1882, 2005.
- [8] D. Oloumi and E. Fear, "A picosecond pulse generator using srd diodes: Design, analysis, and measurements," in 2018 USNC-URSI Radio Science Meeting (Joint with AP-S Symposium), pp. 159–160, 2018.

# A. Verilog Source Code

```
'timescale 1ns / 1ps
module square_wave_gen (
  input clk,
  input rst_n,
  output sq_wave
);
// Input clock is 100MHz
localparam CLOCK_FREQUENCY = 100000000;
// Counter for toggling of clock
integer counter = 0;
reg sq_wave_reg = 0;
assign sq_wave = sq_wave_reg;
always @(posedge clk) begin
  if (rst_n) begin
    counter \leq 8'h00;
    sq_wave_reg \ll 1'b0;
  \mathbf{end}
```

```
else begin

// If counter is zero, toggle sq_wave_reg
if (counter == 8'h00) begin
    sq_wave_reg <= ~sq_wave_reg;

// Generate 1Hz Frequency
    counter <= CLOCK_FREQUENCY/2 - 1;
end

// Else count down
else
    counter <= counter - 1;
end
end</pre>
```