# Técnicas y metodologías para la implementación de sistemas de visión en All Programmable SoCs utilizando síntesis de alto nivel





Miguel Ángel García

Directora: Patricia Miriam Borensztejn

### Por qué usar AP SoCs?

#### **Sistemas embebidos** → restricciones:

- Espacio
- Peso
- Energía
- Rendimiento

Los All Programmable SoCs (**AP SoC**) las atacan delegando parte del trabajo a hardware específico, que puede diseñarse utilizando **HLS**.

#### Qué son los AP SoCs



Xilinx Zynq-7000

### Objetivos de este trabajo

Analizar la construcción de soluciones de visión artificial sobre AP SoCs, considerando:

- Metodología para el ciclo completo de desarrollo.
- Aceleración por hardware utilizando Síntesis de Alto Nivel (HLS).
- Diseño de todas las capas del sistema.
- Potencia de Processing System (PS) vs Processing System + Lógica Programable (PL).
- Herramientas disponibles.

#### Placa de desarrollo Zybo

- AP SoC Zynq-7010
  - ARM Cortex-A9 Dual Core a 650Mhz
  - La versión más chica de Zynq en lo referido a PL (La parte de PS es siempre igual)
- RAM externa: 512 MB DDR3
- Ethernet: 10Mb/100Mb/1Gb
- Precio u\$d189

#### Caso de Estudio

- Implementación de una solución de Odometría Visual Estéreo sobre Zybo.
  - LIBVISO2 como punto de partida.
  - Data set KITTI: capturado a 10 fps.



### Impacta el rendimiento en el resultado ?

 Experimento en PC para probar cómo afecta al resultado la pérdida de cuadros:



# Metodología de Trabajo

Metodología **integral** para el desarrollo de sistemas utilizando **co-diseño hardware/software** 

- A) Diseño
- B) Implementación y testing en CPU de propósito general
- C) Partición hardware/software
  - Migrar software al AP SoC y aplicar optimizaciones software
  - Medir rendimiento → Partición preliminar
- D) Implementación de hardware (IP Cores), testing e integración

# A) Diseño



#### B) Implementación en CPU de propósito general

- Objetivo: construir un "golden model"
- Modificaciones a LIBVISO2:
  - Calibración y parametrización desde archivos.
  - Simulación pérdida de cuadros.
- Automatización de pruebas:
  - run\_test\_case: json + gnuplot

# C) Migración a Zybo

- Configuración plataforma hardware
  - Solo utilizamos PS y algunos periféricos



#### Plataforma de Software

- Permite explotar la plataforma de hardware.
- PetaLinux: distribución Linux de Xilinx.
  - SDK para co-diseño
  - Niveles de privilegio: Usuario y Kernel
  - Soporta SMP y VM
  - Documentación
  - Boot en la placa usando xmd

# Migración de la aplicación

- Nueva aplicación "viso"
  - SSE → Neon
  - PNG → raw
    - kitti2raw
- Aplicación viso\_profile: igual a viso pero compilada con opciones de profiling.

## Acceso a datasets desde Zybo: NFS



#### Pruebas de la solución en Zybo

- Automatización de las pruebas:
  - run\_test\_case\_remote: json + ssh + nfs + gnuplot
- Rendimiento, dependiendo de la fuente de datos:
  - NFS: 1,94 FPS
  - Disco RAM: 2,55 FPS

### Optimización Software

- Estudio del impacto de los parámetros
  - Calidad del resultado
  - Rendimiento
  - Tolerancia a la pérdida de cuadros
    - → Configuración "ad hoc"
- Análisis de viso
- Aplicación de optimizaciones
- Medición

#### Análisis del rendimiento de viso

 Resultados para viso\_profile utilizando la configuración "ad hoc":



## Aplicación viso\_s

- Nueva aplicación viso\_s, objetivo: mejorar el rendimiento de viso explotando los dos procesadores.
- Paralelizamos el procesamiento:
  - Threads, mediante la biblioteca pthreads.
  - Requirió detectar secciones paralelizables y modificar el código.

### Detección y Extracción de features



### Resultados de viso\_s

Rendimiento (Disco RAM): 4,23 FPS
 65% más rápido que viso

## D) Optimización Hardware

- Consiste en delegar parte de la funcionalidad al hardware:
  - Particionar funcionalidad
  - Diseñar IP Cores mediante HLS
  - Integrar: hardware y software

#### Dificultades del diseño de hardware

- Vivado HLS permite utilizar lenguajes de alto nivel, pero el código no es ejecutado por una CPU.
- Deben introducirse decisiones:
  - Interfaces
  - Optimizaciones y Paralelismo
  - Jerarquía de memoria
- Codificar algoritmos aprovechando las características del hardware.

# Índice Optimización Hardware

- Patrón de diseño para procesamiento de imágenes.
  - Optimizaciones aplicables
- Arquitectura de hardware
  - IP Cores
  - Integración a la plataforma hardware
- Plataforma software
- Modificaciones a la aplicación

# Patrón de diseño IP Cores para imágenes

- Basado en documento técnico de Xilinx (Vallina).
- Aplicable a IP Cores que procesan <u>secuencialmente</u> los píxeles de una imagen:
  - Caracteriza entradas y salidas como flujos unidireccionales (streams).



# Patrón: Jerarquía de memoria

- Para procesar cada píxel suele ser necesario un contexto de NxM alrededor del mismo.
  - → Guardamos una porción de la imagen en dos tipos de buffers:
  - Line Buffers (LB): acceso a un elemento para escritura y otro para lectura por ciclo: Block RAM
  - Window: acceso simultáneo a todos sus elementos:
     LUTs RAM

# Patrón: algoritmo general, paso 1

Leer un píxel del stream + desplazar Window y Line Buffers (ej 3<sup>er</sup> píxel de una línea):

#### Window:



#### **Line Buffers:**



# Patrón: algoritmo general, paso 2

#### **Alimentar Window desde Line Buffers:**



# Patrón: algoritmo general, paso 3

#### **Procesar Window:**

#### Window:



#### Patrón: Análisis del rendimiento

 Uso de LOOP\_TRIPCOUNT para estimar los ciclos que toma procesar una imagen de 1024x768 píxeles:

| Latency  |          | Inte     |          |      |
|----------|----------|----------|----------|------|
| min      | max      | min      | max      | Туре |
| 11798017 | 11798017 | 11798018 | 11798018 | none |

~0,066 píxeles/ciclo

| Name            | BRAM_18K | DSP48E | FF    | LUT   |
|-----------------|----------|--------|-------|-------|
| Expression      | -        | -      | 0     | 250   |
| FIFO            | -        | -      | -     | -     |
| Instance        | -        | -      | -     | -     |
| Memory          | 3        | -      | 0     | 0     |
| Multiplexer     | -        | -      | _     | 71    |
| Register        | -        | -      | 237   | -     |
| Total           | 3        | 0      | 237   | 321   |
| Available       | 120      | 80     | 35200 | 17600 |
| Utilization (%) | 2        | 0      | ~0    | 1     |

#### Patrón: Optimización directiva PIPELINE

Aplicable a funciones y bucles



## Patrón: Optimización directiva PIPELINE

#### Resultados:

| Latency |        | Inte   |        |      |
|---------|--------|--------|--------|------|
| min     | max    | min    | max    | Туре |
| 791041  | 791041 | 791042 | 791042 | none |

~0,99 píxeles/ciclo

| Name            | BRAM_ | 18K | DSP4 | 8E | FF    | LUT   |
|-----------------|-------|-----|------|----|-------|-------|
| Expression      | -     |     | _    |    | 0     | 188   |
| FIFO            | _     |     | _    |    | _     | _     |
| Instance        | -     |     | _    |    | -     | _     |
| Memory          |       | 2   | _    |    | 0     | 0     |
| Multiplexer     | -     |     | _    |    | -     | 43    |
| Register        |       |     | -    |    | 202   | 10    |
| Total           |       | 2   |      | 0  | 202   | 241   |
| Available       |       | 120 | 8    | 30 | 35200 | 17600 |
| Utilization (%) |       | 1   |      | 0  | ~0    | 1     |

## Patrón: Optimización K píxeles por ciclo

- Problema: de un stream solo se pueden leer o escribir un dato por ciclo.
- Idea propuesta: usar streams más "anchos". Ahora cada dato es un grupo de píxeles.
- Implica modificar:
  - Streams
  - Line Buffers
  - Window
  - Algoritmo

## Patrón: Ejemplo 4 píxeles por ciclo

#### Resultados

| Latency |        | Inte   |        |      |
|---------|--------|--------|--------|------|
| min     | max    | min    | max    | Туре |
| 196616  | 196616 | 196617 | 196617 | none |

~3,99 píxeles/ciclo

| Name            | BRAM_18K | DSP48E | FF    | LUT   |
|-----------------|----------|--------|-------|-------|
| Expression      | -        | -      | 0     | 525   |
| FIFO            | -        | _      | _     | -     |
| Instance        | -        | 1      | 0     | 0     |
| Memory          | 2        | _      | 0     | 0     |
| Multiplexer     | -        | _      | _     | 44    |
| Register        | -        | -      | 486   | 34    |
| Total           | 2        | 1      | 486   | 603   |
| Available       | 120      | 80     | 35200 | 17600 |
| Utilization (%) | 1        | 1      | 1     | 3     |

< 250% de la implementación de ~0,99 píxeles/ciclo

#### Patrón: fusión de IP Cores

- Útil cuando se realizan múltiples operaciones sobre una misma imagen.
- Reduce recursos al compartir:
  - Streams
  - Line Buffers
  - Window
  - Parte de la lógica de control

#### Patrón: fusión de IP Cores

#### Resultados

| Latency |        | Interval |        |      |
|---------|--------|----------|--------|------|
| min     | max    | min      | max    | Туре |
| 791041  | 791041 | 791042   | 791042 | none |

► No se altera

| Name            | BRAM_18K | DSP48E | FF    | LUT   |
|-----------------|----------|--------|-------|-------|
| Expression      | _        | _      | 0     | 259   |
| FIFO            | _        | _      | _     | _     |
| Instance        | -        | _      | _     | _     |
| Memory          | 2        | _      | 0     | 0     |
| Multiplexer     | _        | _      | _     | 43    |
| Register        | _        | _      | 264   | 10    |
| Total           | 2        | 0      | 264   | 312   |
| Available       | 120      | 80     | 35200 | 17600 |
| Utilization (%) | 1        | 0      | ~0    | 1     |

Consumo de recursos: ~60% que dos IP Cores independientes

### Análisis del rendimiento de viso\_s

 Resultados para viso\_s\_profile utilizando la configuración "ad hoc"



#### Partición hardware/software



Slide: 37

## Arquitectura de hardware



Capitulo 7

## Pipeline de procesamiento de imágenes

- Los IP Cores forman un pipeline: consumen lo producido por otros.
- No es necesario esperar a que el anterior termine.
- Queremos evitar cuellos de botella.



## Pipeline de procesamiento de imágenes

Estudiamos el rendimiento requerido para cada IP Core.



| IP Core             | velocidad de consumo           | productividad                  |
|---------------------|--------------------------------|--------------------------------|
| Sobel               | $\sim 2 rac{pixel}{ciclo}$    | $\sim 2 \frac{pixel}{ciclo}$   |
| Half Resolution     | $\sim 2 rac{pixel}{ciclo}$    | $\sim 0.5 \frac{pixel}{ciclo}$ |
| Blob + Checkerboard | $\sim 0.5 \frac{pixel}{ciclo}$ | $\sim 0.5 \frac{pixel}{ciclo}$ |
| Features            | $\sim 0.5 \frac{pixel}{ciclo}$ | $\sim 1 \frac{feature}{ciclo}$ |

# Índice de IP Cores implementados

- 1) Sobel
- 2) Half Resolution
- 3) Blob + Checkerboard
- 4) Features
- 5) Controller

## 1) IP Core Sobel

- Los filtros Sobel horizontal y vertical resultan de aplicar dos convoluciones de 5x5 a la imagen.
- Productividad requerida: 2 píxeles/ciclo
- Usamos:
  - Patrón para procesamiento de imágenes
    - Window de 5x5 y 5 LB
  - Optimizaciones:
    - K píxeles por ciclo
    - Fusión de IP Cores
    - Directiva PIPELINE

## 1) IP Core Sobel

• IP Core Sobel16:

```
## src

-ap_start

-ap_clk

-ap_rst_n

-width[15:0]

-height[15:0]

dest_du

dest_dv

dest_dv

ap_done

ap_idle

ap_idle

ap_ready
```



Resultado de la simulación: Sobel horizontal

## 1) IP Core Sobel

• Rendimiento y consumo de recursos de Sobel16 (1344x372 píxeles):

| Late   | ncy    | Inte   | rval   |      |
|--------|--------|--------|--------|------|
| min    | max    | min    | max    | Туре |
| 252217 | 252217 | 252218 | 252218 | none |

~1,98 píxeles/ciclo

| Name            | BRAM_18K | DSP48E | FF    | LUT   |
|-----------------|----------|--------|-------|-------|
| Expression      | _        | _      | 0     | 1018  |
| FIFO            | -        | _      | -     | _     |
| Instance        | -        | _      | -     | _     |
| Memory          | 8        | _      | 0     | 0     |
| Multiplexer     | -        | _      | _     | 29    |
| Register        | _        | _      | 813   | 4     |
| Total           | 8        | 0      | 813   | 1051  |
| Available       | 120      | 80     | 35200 | 17600 |
| Utilization (%) | 6        | 0      | 2     | 5     |

#### 2) IP Core Half Resolution

- Para cada cuadrado de 2x2 píxeles se genera un solo píxel con su promedio.
- Productividad requerida: 0,5 píxeles/ciclo
- No empleamos el patrón de diseño
- Aunque nos sirvieron las ideas:
  - E/S mediante streams
  - Procesar K píxeles.
  - Aplicar la directiva PIPELINE.

## 2) IP Core Half Resolution

• IP Core **HalfResolution16**:

```
#src

ap_start

ap_clk

ap_done

ap_rst_n

width[15:0]

height[15:0]
```



Resultado de la simulación

## 2) IP Core Half Resolution

Rendimiento y consumo de recursos de HalfResolution16 (672x186 píxeles):

| La  | tency  | Interval |        |      |
|-----|--------|----------|--------|------|
| min | max    | min      | max    | Туре |
| 1   | 249571 | 2        | 249572 | none |

► Productividad: ~0,5 píxeles/ciclo

| Name            | BRAM_18K | DSP48E | FF    | LUT   |
|-----------------|----------|--------|-------|-------|
| Expression      | -        | -      | 0     | 173   |
| FIFO            | -        | _      | _     | _     |
| Instance        | -        | _      | _     | _     |
| Memory          | 1        | _      | 0     | 0     |
| Multiplexer     | -        | _      | _     | 76    |
| Register        | -        | -      | 161   | -     |
| Total           | 1        | 0      | 161   | 249   |
| Available       | 120      | 80     | 35200 | 17600 |
| Utilization (%) | ~0       | 0      | ~0    | 1     |

## 3) IP Core Blob + Checkerboard

- Los filtros Blob y Checkerboard resultan de aplicar una convolución de 5x5, cada uno, a la imagen.
- Productividad requerida: 0,5 píxeles/ciclo
- Usamos:
  - Patrón para procesamiento de imágenes
  - Optimizaciones:
    - Fusión de IP Cores
    - Directiva PIPELINE

### 3) IP Core Blob + Checkerboard

IP Core Blob + Checkerboard:

```
## src

-ap_start

-ap_clk

-ap_rst_n

-width[15:0]

height[15:0]

dest_blob 
dest_chk 
ap_done

ap_idle
ap_ready
```



Resultado de la **simulación**: Blob

#### 3) IP Core Blob + Checkerboard

 Rendimiento y consumo de recursos de Blob + Checkerboard (672x186 píxeles):

| Latency |        | Inte   | rval   |      |
|---------|--------|--------|--------|------|
| min     | max    | min    | max    | Туре |
| 127712  | 127712 | 127713 | 127713 | none |

~0,97 píxeles/ciclo

| Name            | BRAM_18K | DSP48E | FF    | LUT   |
|-----------------|----------|--------|-------|-------|
| Expression      | -        | -      | 0     | 516   |
| FIFO            | -        | _      | -     | -     |
| Instance        | -        | _      | _     | _     |
| Memory          | 4        | _      | 0     | 0     |
| Multiplexer     | -        | _      | _     | 93    |
| Register        | -        | _      | 666   | 119   |
| Total           | 4        | 0      | 666   | 728   |
| Available       | 120      | 80     | 35200 | 17600 |
| Utilization (%) | 3        | 0      | 1     | 4     |

- Realiza la detección de mínimos y máximos locales, en dos imágenes de manera simultanea.
- Velocidad de lectura requerida: 0,5 píxeles/ciclo
- Usamos:
  - Patrón para procesamiento de imágenes
  - Optimizaciones:
    - Fusión de IP Cores
    - Directiva PIPELINE

En cada iteración se analiza el píxel del centro de la ventana:



Window para cada imagen

- Para saber si el píxel del centro es extremo alcanza con conocer el valor y fila de los extremo para cada columna, completa y restringida entre las filas 5 y 15
- Reemplazamos una ventana de 21x21 celdas de 16 bits por 4 de 21x1 de 16 bits y 4 de 21x1 de 5 bits →

Condensando la información de las ventanas ahorramos 75% de recursos.

#### IP Core Features:



| fila | columna | valor | tipo |
|------|---------|-------|------|
|      |         |       |      |
| 16   | 137     | 1658  | 1    |
| 16   | 138     | -395  | 2    |
| 16   | 175 -   | -1483 | 0    |
| 16   | 215     | 561   | 7    |
| 16   | 355     | 182   | 7    |
| 16   | 358     | -98   | 6    |
|      |         |       |      |

Resultado de la simulación

• Rendimiento y consumo de recursos de **Features** (672x186 píxeles):

| Late   | ncy    | Interval |        |      |
|--------|--------|----------|--------|------|
| min    | max    | min      | max    | Туре |
| 255380 | 255380 | 255381   | 255381 | none |

~0,49 píxeles/ciclo

| Name            | BRAM_18K | DSP48E | FF    | LUT   |
|-----------------|----------|--------|-------|-------|
| Expression      | -        | -      | 0     | 9476  |
| FIFO            | -        | -      | -     | -     |
| Instance        | -        | _      | -     | -     |
| Memory          | 40       | -      | 0     | 0     |
| Multiplexer     | -        | -      | -     | 233   |
| Register        | -        | -      | 6763  | 137   |
| Total           | 40       | 0      | 6763  | 9846  |
| Available       | 120      | 80     | 35200 | 17600 |
| Utilization (%) | 33       | 0      | 19    | 55    |

En Zynq7010 no puede utilizarse más de una instancia

Capitulo 7

## 5) IP Core Controller

- Es el único que es accedido desde los procesadores, mediante el bus AXI:
  - Ahorro de recursos al minimizar interfaces AXI Slave
  - Coherencia
  - Simplifica software



| Instance                    | Module                    | BRAM_18K | DSP48E | FF  | LUT |
|-----------------------------|---------------------------|----------|--------|-----|-----|
| controller_AXILiteS_s_axi_U | controller_AXILiteS_s_axi | 0        | 0      | 548 | 700 |
| Total                       | 1                         | 0        | 0      | 548 | 700 |

Recursos necesarios para implementar la interfaz AXI Slave

## Integración

- Plataforma de hardware
  - Incorporar los IP Cores
  - Configurar DMA y PS
- Plataforma de software
  - Actualizar árbol de dispositivos
  - Implementar controlador

#### Integración del hardware

 Configuración de PS, habilitando los buses para la comunicación con PL



#### Integración del hardware

- Consistió en:
  - Instanciar IP Cores
  - Configurar canales DMA
  - Realizar las conexiones necesarias entre los IP Cores y con PS.
  - Generar archivo Bitstream

Veamoslo en Vivado IP Integrator...

#### Prueba del hardware

- Realizamos una prueba standalone (sin SO).
- Detectar Features y calcular filtros Sobel de una imagen de 1344x372 píxeles tomó 0,003 segundos → la plataforma es capaz de procesar 300 imágenes/segundo.



Consumo de recursos.

#### Plataforma software

- Árbol de dispositivos
- Módulo controlador (driver): módulo del kernel
  - Transferencias DMA
  - Manejo del IP Core Controller
  - Alocación de buffers contiguos en RAM
  - API
    - mmap
    - IOCTL

#### Prueba del módulo controlador

Construimos una aplicación de prueba para el módulo.

```
Proceso en espacio
                                                Kernel
   de usuario
           mmap("/proc/image_proc_buffer_0")
           mmap("/proc/image_proc_buffer_1")
           mmap("/proc/image_proc_buffer_2")
           mmap("/proc/image proc buffer 3")
           ioctl("/dev/image proc controller", {
            width: 1344.
            height: 372,
            tau: 50.
            image buf idx:0,
            du buf idx: 1,
            dv buf idx: 2,
            features buf idx: 3
```

Capitulo 7

## Nueva aplicación viso\_h

- Nuevas aplicaciones viso\_h y viso\_h\_profile a partir de viso\_s
  - Reemplazo de malloc y free por buffers contiguos.
  - Uso del filtro Sobel de la imagen completa para el cálculo de descriptores.
- Delegar tareas al módulo controlador
  - Cálculo de filtros Sobel.
  - Detección de features.

## Pruebas de viso\_h en Zybo

Rendimiento (Disco RAM): 7,42 FPS

75% más rápido que viso\_s

190% más rápido que viso

Se pierden menos de la mitad de los cuadros!

• Simulación de pérdida de cuadros acorde al rendimiento:



Modificación de los parámetros para un rendimiento de 5 fps:



Parámetros para un rendimiento de 10 fps (sin pérdida):



Configuración "ad hoc" vs configuración para 10 fps:



## Qué es el rendimiento?

Hay que considerar costo, necesidades y contexto!



# Qué es el rendimiento?

|           | u\$d | kg    | watts | cm3  | FPS  |
|-----------|------|-------|-------|------|------|
| Zybo      | 189  | 0,250 | 2     | 204  | 7,42 |
| Ultrabook | 880  | 1,8   | 32    | 1890 | 20   |

Slide: 70

#### Conclusiones

- Metodología
- Estudio de los parámetros y pérdida de FPS
- Grupos de componentes
- HLS
  - Caracterización del patrón
  - Estudio de las optimizaciones de forma general
  - Las optimizaciones propuestas
  - Herramientas
- Resultados del caso de estudio