

# Санкт-Петербургский государственный университет Кафедра системного программирования

### Динамическая бинарная трансляция в RISC-V с помощью Instrew

Михайлов Илья Игоревич

28.11.2023

**Научный руководитель:** ассистент кафедры системного программирования, Косарев Д. С.

Санкт-Петербург 2024

#### Введение

- Бинарные трансляторы являются популярными инструментами для анализа кода, профиляции и эмуляции, важным классом которых являются динамические бинарные трансляторы (далее ДБТ)
- В качестве промежуточного представления для ДБТ хорошо использовать LLVM IR
   Тулчейн LLVM позволяет проводить качественные оптимизации
- Instrew является ДБТ с поднятием кода в LLVM IR, но нет поддержки RISC-V, как хост-архитектуры
- Результатом работы является добавление поддержки архитектуры RISC-V для ДБТ Instrew с открытым исходным кодом
- В связи с наличием процессорно-специфических и низкоуровневых деталей реализации, задача является довольно трудоемкой

#### Постановка задачи

**Цель:** Добавить поддержку архитектуры RISC-V для ДБТ Instrew.

#### Задачи:

- Выполнить обзор динамических бинарных трансляторов и сравнить их с Instrew
- Выполнить обзор архитектуры Instrew
- Реализовать минимальную функциональность для запуска Instrew на RISC-V:
  - Добавить процессорно-специфические патчи в minilibc и другие компоненты
  - Реализовать функции, связанные с RISC-V ABI
- Провести тестирование

### Обзор

- Динамические бинарные трансляторы:
  - QEMU
  - Box64
  - Rosetta 2
  - Valgrind
- Динамические бинарные трансляторы с поднятием в LLVM IR:
  - Remill + McSema
  - Instrew + Rellume
  - DBILL

#### Архитектура Instrew



Михайлов Илья (СПбГУ)

# Пример (1/4)

Listing 1: objdump -d exit.S

### Пример (2/4)

Listing 2: ./build/server/instrew -dumpir=lift ./test/riscv64/exit

```
define void @SO 1010c(ptr addrspace(1) noalias nocapture align 16
    dereferenceable (400) %0) #0 {
 \%2 = \text{getelementptr i8}, \text{ ptr addrspace}(1) \%0, i64 0
 \%66 = getelementptr i8, ptr addrspace(1) \%0, i64 512
 \%67 = load\ i64. ptr addrspace(1) \%0. align 8
  br label %68
68:
                                                      : preds = \%1
  store i64 65814, ptr addrspace(1) %0, align 8
  store i64 O, ptr addrspace(1) %13, align 8
  store i64 94, ptr addrspace(1) %20, align 8
  call void @syscall rv64(ptr addrspace(1) %0)
 \%69 = load\ i64, ptr addrspace(1) \%0, align 8
  br label %70
70:
                                                      : preds = \%68
 \%71 = phi i64 [ \%69. \%68 ]
```

# Пример (3/4)

Listing 3: ./build/server/instrew -dumpir=codegen ./test/riscv64/exit

```
declare void @syscall rv64(ptr addrspace(1))
; Function Attrs: null pointer is valid
define void @SO 1010c(ptr addrspace(1) noalias nocapture align 16
   dereferenceable (400) %0) #0 {
  br label %2
                                                    : preds = \%1
 \%3 = \text{getelementptr} inbounds i8. ptr addrspace(1) \%0. i64 144
 \%4 = \text{getelementptr} inbounds i8, ptr addrspace(1) \%0, i64 88
  store i64 65814, ptr addrspace(1) %0, align 16
  store i64 0, ptr addrspace(1) %4, align 8
  store i64 94, ptr addrspace(1) %3, align 16
  call void @syscall rv64(ptr addrspace(1) %0)
  br label %5
                                                    preds = \%2
5:
  ret void
```

# Пример (3/4)

Listing 4: ./build/server/instrew -dumpobj ./test/riscv64/exit

```
0000000000000000 <SO 1010c>:
0:
      ff010113
                              addi sp.sp.-16
                              ra,8(sp)
4:
     00113423
8:
     000105b7
                              lui
                                     a1.0×10
                              addiw
c :
     1165859h
                                     a1,a1,278 # 10116 <S0 1010c+0×10116>
     00b53023
                              sd
                                     a1,0(a0)
10:
14:
     04053c23
                              sd
                                     zero,88(a0)
18:
     05e00593
                              l i
                                     a1.94
1c:
     08b53823
                              sd
                                     a1,144(a0)
20:
     00000097
                              auipc
                                     ra.0 \times 0
                              ialr ra # 20 <S0 1010c+0x20>
24:
     000080e7
28:
     00813083
                              Ιd
                                     ra .8(sp)
2c:
     01010113
                              addi
                                     sp.sp.16
30:
     00008067
                              ret
```

# Реализация (1/3)

#### Listing 5: Релокация

```
uint64_t syma = (uintptr_t) sym + patch_data->addend;
uint64_t pc = patch_data->patch_addr;
int64_t prel_syma = syma - (int64_t) pc;

case R_RISCV_32_PCREL:

if (!rtld_elf_signed_range(prel_syma, 32, "R_RISCV_32_PCREL"))
    return -EINVAL;
rtld_blend(tgt, 0xffffffffff, prel_syma);
break;
```

### Реализация (2/3)

Listing 6: Заголовок

```
ASM BLOCK(
    .text:
    .global start;
    .type start, %function;
start:
    .weak __global_pointer$;
    . hidden global pointer$;
    . option push;
    .option norelax;
    lla gp. global pointer$;
    .option pop;
    mv a0. sp:
    . weak DYNAMIC;
    . hidden DYNAMIC;
    IIa a1, _DYNAMIC;
    and sp. sp. -16:
    tail start main; );
```

# Реализация (3/3)

#### Listing 7: Системный вызов

```
static size_t syscall2(int n, size_t a, size_t b)
{
    register size_t a7 __asm__("a7") = n;
    register size_t a0 __asm__("a0") = a;
    register size_t a1 __asm__("a1") = b;
    __asm_syscall("r"(a7), "0"(a0), "r"(a1))
}
```

#### Заключение

В результате работы были выполнены следующие задачи:

- Выполнен обзор архитектуры Instrew и других ДБТ
- Реализованы некоторые процессорно-специфические патчи
- Реализована эмуляция системных вызовов
- Реализованы архитектурно-специфичные ELF релокации

Протестировать Instrew на простых примерах не удалось, из-за сложности локализации ошибки в реализации релокаций