## **GUJARAT TECHNOLOGICAL UNIVERSITY**

Diploma Engineering - SEMESTER - 6 (NEW) - EXAMINATION - Winter-2024

Subject Code: 4361102 Date: 21-11-2024

**Subject Name: VLSI** 

Time: 02:30 PM TO 05:00 PM Total Marks: 70

## **Instructions:**

- 1. Attempt all questions.
- 2. Make Suitable assumptions wherever necessary.
- 3. Figures to the right indicate full marks.
- 4. Use of simple calculators and non-programmable scientific calculators are permitted
- 5. English version is authentic.

|                  |            |                                                                                                                                   | Marks           |
|------------------|------------|-----------------------------------------------------------------------------------------------------------------------------------|-----------------|
| Q.1              | (a)        | Write advantages of High K FINFET.                                                                                                | 03              |
| <b>પ્ર</b> શ્ન.1 | (샌)        | High K FINFET ના ફાયદા લખો.                                                                                                       | οЗ              |
|                  | <b>(b)</b> | Define terms: (1) pinch off point (2) Threshold Voltage.                                                                          | 04              |
|                  | (બ)        | વ્યાખ્યાયિત કરો: (1)pinch off point (2) Threshold<br>Voltage.                                                                     | ০               |
|                  | <b>(c)</b> | Draw and explain structure of MOSFET. transistor.                                                                                 | 07              |
|                  | (5)        | MOSFET નું બંધારણ દોરો અને સમજાવો.                                                                                                | ୦૭              |
|                  |            | OR                                                                                                                                |                 |
|                  | <b>(c)</b> | Compare Full Voltage Scaling and Constant Voltage Scaling.                                                                        | 07              |
|                  | (5)        | Full Voltage Scaling અને Constant Voltage Scaling ની સરખામણી કરો.                                                                 | 0.9             |
| Q.2              | (a)        | Draw Resistive Load Inverter. Write the input voltage range for                                                                   | 03              |
| <b>પ્રશ્ન</b> .2 | (씨)        | different operating region of operation.<br>રેસિસ્ટિવ લોડ ઇન્વર્ટર દોરો.જુદા જુદા ઓપરેશન રીજન માટે ઇનપુટ વોલ્ટેજ<br>ની રેન્જ લખો. | 69              |
|                  | <b>(b)</b> | Draw and Explain VDS -ID and VGS -ID characteristics of N channel MOSFET.                                                         | 04              |
|                  | (બ)        | N યેનલ MOSFETની VDS-ID અને VGS-ID લાક્ષણિકતાઓ દોરો અને<br>સમજાવો.                                                                 | ०४              |
|                  | (c)        | Draw & Explain working of Depletion Load NMOS Inverter circuit.                                                                   | 07              |
|                  | (5)        | ડિપ્લેશનલોડ NMOS ઈન્વર્ટર સર્કિટ દોરો અને તેની કાર્ય પધ્દ્રતિ સમજાવો.                                                             | ୦૭              |
| 0.0              | ( )        | OR                                                                                                                                | 0.2             |
| <b>Q.2</b>       | (a)        | Describe advantages of CMOS Inverter.                                                                                             | 03              |
| <b>뇟</b> 윉.2     | (왠)        | CMOS ઈન્વર્ટર ના ફાયદા વર્ણવો.                                                                                                    | 03              |
|                  | (b)        | Draw and Explain Noise Margin in detail.                                                                                          | 04              |
|                  | (બ)        | નોઇસ માર્જિન વિગતવાર દોરો અને સમજાવો.                                                                                             | 07              |
|                  | (c)        | Draw and Explain VTC of N MOS Inverter.<br>N MOS ઈન્વર્ટર ની VTC દોરો અને સમજાવો.                                                 | 07              |
| 0.3              | (5)<br>(a) | Draw and explain generalized multiple input NOR gate structure with                                                               | იე<br><b>03</b> |
| Q. 3             | (a)        | Depletion NMOS load.                                                                                                              | US              |
| પ્રશ્ન.3         | (씨)        | Generalized મલ્ટીપલ ઈનપુટ NOR ગેટ નું બાંધકામ ડીપ્લેશન N MOS લોડ<br>સાથે                                                          | ٥3              |

|                          |                  | દોરો અને સમજાવો.                                                                              |     |
|--------------------------|------------------|-----------------------------------------------------------------------------------------------|-----|
|                          | <b>(b)</b>       | Differentiate AOI and OAI logic circuits.                                                     | 04  |
|                          | (બ)              | AOI અને OAI ના તફાવત લખોં.                                                                    | ०४  |
|                          | (c)              | Implement two input EX-OR gate using CMOS, and logic function Z = (AB +CD)' using NMOS Load.  | 07  |
|                          | (ક)              | EX-OR gate CMOS ની મદદથી અને લોજીક ફંક્શન Z = (AB +CD)'<br>NMOS લોડની મદદથી અમલમાં મૂકો.      | 00  |
|                          |                  | OR                                                                                            |     |
| Q. 3                     | (a)              | Draw and explain generalized multiple input NAND gate structure with Depletion NMOS load.     | 03  |
| <b>у</b> <sub>8</sub> .3 | (ਅ)              | Generalized મલ્ટીપલ ઈનપુટ NAND ગેટ નું બાંધકામ ડીપ્લેશન N MOS<br>લોડ સાથે<br>દોરો અને સમજાવો. | 03  |
|                          | <b>(b)</b>       | Implement logic function $Y = ((P+R)(S+T))^2$ using CMOS logic.                               | 04  |
|                          | (မ)<br>(မ)       | ((P+R)(S+T))' લોજીક ફંકશન CMOS લોજીકની મદદથી અમલીકરણ કરો.                                     | 68  |
|                          | (c)              | Describe the working of SR latch circuit.                                                     | 07  |
|                          | ( <del>S</del> ) | SR latch circuit ની કાર્ય પધ્દ્રતિ વર્ણવો.                                                    | 00  |
| Q. 4                     | (a)              | Compare Etching methods in chip fabrication.                                                  | 03  |
| Ų. <b>-</b><br>닛욁.4      | (a)<br>(신)       | ચિપ ફેબ્રિકેશન માં Etching methods ની સરખામણી કરો.                                            | 03  |
| ж.чт                     | (b)              | Write short note on Lithography.                                                              | 04  |
|                          | (b)<br>(ပျ)      | ડુંક નોંધ લખો : Lithography                                                                   | ४०  |
|                          | (c)              | Explain Regularity, Modularity and Locality.                                                  | 07  |
|                          | ( <del>S</del> ) | Regularity, Modularity and Locality સમજાવી.                                                   | 00  |
|                          | (0)              | OR                                                                                            | Ū   |
| Q. 4                     | (a)              | Define Design Hierarchy.                                                                      | 03  |
| <b>뇟윉.</b> 4             | (원)              | Design Hierarchy વ્યાખ્યાયિત કરો.                                                             | 0.3 |
|                          | <b>(b)</b>       | Draw and Explain VLSI design flow chart.                                                      | 04  |
|                          | ( <del>U</del> ) | VLSI design flow chart દોરો અને સમજાવો.                                                       | ०४  |
|                          | <b>(c)</b>       | Write short note on 'VLSI Fabrication Process'                                                | 07  |
|                          | (ક)              | ટુંક નોંધ લખો : 'VLSI Fabrication Process'                                                    | ၀၉  |
| Q.5                      | (a)              | Compare different styles of Verilog programming in VLSI.                                      | 03  |
| પ્રશ્ન.5                 | (અ)              | વેરીલોગ પ્રોગ્રામિંગની જુદી જુદી પધ્દતિ સરખાવો.                                               | 0.3 |
|                          | (b)              | Write Verilog program of NAND gate using behavioral method.                                   | 04  |
|                          | ( <del>U</del> ) | બિહેવિયરલ પંદ્ધતિથી NAND gate નો વેરીલોગ પ્રોગ્રામ લખો.                                       | ०४  |
|                          | (c)              | Draw 4X1 multiplexer circuit. Develop Verilog program of the circuit using case statement.    | 07  |
|                          | (ક)              | 4X1 multiplexerની સર્કિટ દોરો. Case સ્ટેટમેંટ થી આ સર્કિટ નો વેરીલોગ<br>પ્રોગ્રામ બનાવો.      | ૦૭  |
|                          |                  | પ્રાગ્રામ બગાવા.<br>OR                                                                        |     |
| Q.5                      | (a)              | Define Testbench with example.                                                                | 03  |
| <b>у</b> 8.5             | (અ)              |                                                                                               | 0.3 |
| 71 gl                    | (b)              | Write Verilog program of Half Adder using Dataflow method.                                    | 04  |
|                          | (બ)              | ડેટા ફ્લો પધ્દુર્તિથી Half Adder નો વેરીલોગ પ્રોગ્રામ લખો.                                    | 68  |
|                          | (c)              | Write function of Encoder. Develop code of 8X3 Encoder using ifelse statement.                | 07  |
|                          | (5)              | Encoder નું કાર્ય લખો. ifelse વડે 8X3 Encoder નો વેરીલોગ કોડ બનાવો.                           | 00  |