## **GUJARAT TECHNOLOGICAL UNIVERSITY**

Diploma Engineering - SEMESTER - 5 (NEW) - EXAMINATION - Winter-2024

Subject Code: 4353206 Date: 29-11-2024

**Subject Name: VLSI Technology** 

Time: 10:30 AM TO 01:00 PM Total Marks: 70

## **Instructions:**

- 1. Attempt all questions.
- 2. Make Suitable assumptions wherever necessary.
- 3. Figures to the right indicate full marks.
- 4. Use of simple calculators and non-programmable scientific calculators are permitted
- 5. English version is authentic.

|                  |            |                                                                                                                                              | Marks |
|------------------|------------|----------------------------------------------------------------------------------------------------------------------------------------------|-------|
| Q.1              | (a)        | Draw all symbols for enhancement and depletion type MOSFET.                                                                                  | 03    |
| પશ્ચ.1           | (અ)        | એનહેન્સમેન્ટ અને ડીપ્લેશન ટાઈપ MOSFET માટે સિમ્બોલ દોરો.                                                                                     | 03    |
|                  | (b)        | Define: 1) Hierarchy 2) Regularity                                                                                                           | 04    |
|                  | (બ)        | વ્યાખ્યા આપો: ૧) હાઈરારકી ર)રેગ્યુલારીટી                                                                                                     | ०४    |
|                  | (c)        | Explain MOS under external bias.                                                                                                             | 07    |
|                  | (5)        | MOS અન્ડર એક્ષટરનલ બાયસ સમજાવો.                                                                                                              | 0.0   |
|                  | ( )        | OR                                                                                                                                           |       |
|                  | <b>(c)</b> | What is the need for scaling? Explain types of scaling with its effect.                                                                      | 07    |
|                  | (5)        | સ્કેલીંગ ની શું જરુિરયાત છે? સ્કેલીંગ ના ટાઈપ તેની ઈફ્રેક્ટ સાથે સમજાવો.                                                                     | ०७    |
| Q.2              | (a)        | Write short note on FPGA.                                                                                                                    | 03    |
| <b>પ્રશ્ન</b> .2 | (ਅ)        | FPGA પર ટૂંકનોંધ લાખો.                                                                                                                       | 60    |
|                  | <b>(b)</b> | Compare semi-custom and full custom design methodologies.                                                                                    | 04    |
|                  | (બ)        | સેમી કસ્ટમ અને ફુલ કસ્ટમ ડિઝાઈન મેથોડોલોજી સરખાવો.                                                                                           | ०४    |
|                  | <b>(c)</b> | Explain MOSFET operation for 1) $0 < V_{DS} < VDSAT$ 2) $V_{DS} = V_{DSAT}$ 3)                                                               | 07    |
|                  |            | $V_{DS} > V_{DSAT}$                                                                                                                          |       |
|                  | (ક)        | 1) 0 <v<sub>DS<vdsat 2)="" v<sub="">DS = V<sub>DSAT</sub> 3) V<sub>DS</sub> &gt; V<sub>DSAT</sub> માટે MOSFET ઓપરેશન સમજાવો.</vdsat></v<sub> | 09    |
|                  |            | OR                                                                                                                                           |       |
| <b>Q.2</b>       | (a)        | Explain standard cell-based design.                                                                                                          | 03    |
| પ્રશ્ન.2         | (원)        | સ્ટાન્ડરડ સેલ બેઝ્ડ ડીઝાઇન સમજાવો.                                                                                                           | 60    |
|                  | <b>(b)</b> | Draw and explain Y-chart.                                                                                                                    | 04    |
|                  | (બ)        | Y યાર્ટ દોરો અને સમજાવો.                                                                                                                     | ०४    |
|                  | (c)        | Explain gradual channel approximation for MOSFET current-voltage characteristics.                                                            | 07    |
|                  | (ક)        | MOSFET કરંટ-વોલ્ટેજ કેરેકટરિસ્ટીક માટે ગ્રેજુઅલ યેનલ એપ્રોક્ષીમેશન                                                                           | 0.0   |
|                  |            | સમજાવો.                                                                                                                                      |       |
| Q. 3             | (a)        | Draw symbol and write truth table of ideal inverter. Draw and explain                                                                        | 03    |
|                  |            | VTC of ideal inverter.                                                                                                                       |       |
| <b>У.Я.3</b>     | (씨)        | આઈડલ ઈન્વરટર નો સિમ્બોલ દોરો અને ટ્રુથ ટેબલ લખો. આઈડલ ઈન્વરટર<br>માટે VTC દોરો અને સમજાવો.                                                   | 03    |
|                  | <b>(b)</b> | Explain generalized inverter circuit with its VTC.                                                                                           | 04    |
|                  | (બ)        | જનરાલાઈઝડ ઈન્વરટર સર્કીટ VTC સાથે સમજાવો.                                                                                                    | ०४    |

|              | <b>(c)</b> | Describe depletion load nMOS inverter with its circuit, operating region and VTC.                                                   | 07       |
|--------------|------------|-------------------------------------------------------------------------------------------------------------------------------------|----------|
|              | (5)        | slud v rc.<br>ડીપ્લેશન લોડ nMOS ઇન્વસ્ટર તેની સર્કીટ, ઓપરેટીંગ રિજિયન અને VTC                                                       | 0.9      |
|              | ( )        | સાથે સમજાવો.                                                                                                                        |          |
|              |            | OR                                                                                                                                  |          |
| Q. 3         | (a)        | Explain noise margin.                                                                                                               | 03       |
| <b>у</b> &.3 | (원)        | નોઈઝ માર્જીન સમજાવો.                                                                                                                | ०३       |
|              | <b>(b)</b> | Explain resistive load inverter.                                                                                                    | 04       |
|              | (어)        | રેઝીસ્ટીવ લોડ ઈન્વરટર સમજાવો.                                                                                                       | ०४       |
|              | <b>(c)</b> | Explain CMOS inverter with its VTC.                                                                                                 | 07       |
|              | (5)        | CMOS ઈન્વરટર તેની VTC સાથે સમજાવો.                                                                                                  | იტ       |
| Q. 4         | (a)        | Draw AOI with CMOS implementation.                                                                                                  | 03       |
| <b>以</b> 왕.4 | (씨)        | AOI CMOS થી દોરો.                                                                                                                   | ०३       |
|              | <b>(b)</b> | Implement two input NOR and NAND gate using depletion load nMOS.                                                                    | 04       |
|              | (બ)        | બે ઈનપુટ NOR અને NAND ગેટ ડીપ્લેશન લોડ nMOS થી બનાવો.                                                                               | ०४       |
|              | (c)        | Implement CMOS SR latch using NOR2 and NAND2 gates.                                                                                 | 07       |
|              | (5)        | NOR2 અને NAND2 નો ઉપયોગ કરીને CMOS SR લેય ઇમ્પ્લીમેન્ટ કરો.<br><b>OR</b>                                                            | ၀၅       |
| Q. 4         | (a)        | Implement XOR function using CMOS.                                                                                                  | 03       |
| <b>у</b> 8.4 | (એ)        | CMOS નો ઉપયોગ કરીને XOR ફંક્શન ઈમ્પ્લીમેન્ટ કરો.                                                                                    | 03       |
|              | (b)        | Implement two input NOR and NAND gate using CMOS.                                                                                   | 04       |
|              | (બ)        | બે ઈનપુટ NOR અને NAND ગેટ CMOS થી બનાવો.                                                                                            | ०४       |
|              | (c)        | Implement Y=[PQ+R(S+T)]' Boolean equation using depletion load nMOS and CMOS.                                                       | 07       |
|              | (ક)        | Y=[PQ+R(S+T)]' બુલિયન સમીકરણ ડીપ્લેશન લોડ nMOS થી ઇમ્પલીમેન્ટ<br>કરો.                                                               | 09       |
| Q.5          | (a)        | Explain design styles used in Verilog.                                                                                              | 03       |
| પ્રશ્ન.5     | (원)        | વેરીલોગ માં ઉપયોગ થતી ડીઝાઇન સ્ટાઇલ સમજાવો.                                                                                         | ٥З       |
|              | <b>(b)</b> | Write Verilog program for full adder using behavioral modeling.                                                                     | 04       |
|              | (어)        | બીહેવીયરલ મોડેલીંગ થી ફૂલ એડર માટે વેરીલોગ પ્રોગ્રામ લખો.                                                                           | ०४       |
|              | <b>(c)</b> | Describe the function of CASE statement. Write Verilog code of 3x8 decoder using CASE statement.                                    | 07       |
|              | (ક)        | CASE સ્ટેટમેન્ટ નું ફંક્શન વર્ણવો. CASE સ્ટેટમેન્ટ નો ઉપયોગ કરીને ૩x૮                                                               | იტ       |
|              |            | ડીકોડરનો વેરીલોગ કોડ લખો.                                                                                                           |          |
| 0.5          | (.)        | OR                                                                                                                                  | 0.2      |
| Q.5          | (a)        | Write Verilog code to implement 2:1 multiplexer.                                                                                    | 03       |
| પ્રશ્ન.5     | (원)        | ર:૧ મલ્ટીપ્લેક્ષર ઇમ્પ્લીમેન્ટ કરતો વેરીલોગ કોડ લખો.                                                                                | 03       |
|              | (b)        | Write Verilog program for D flip-flop using behavioral modeling.<br>બીહેવીયરલ મોડેલીંગ થી D-ફ્લીપ ફ્લોપ માટે વેરીલોગ પ્રોગ્રામ લખો. | 04<br>∘४ |
|              | (બ)        | Explain testbench in brief. Write Verilog code to implement 4-bit down                                                              | 07       |
|              | (c)        | counter.                                                                                                                            | U/       |
|              | (ક)        | ટેસ્ટબેંય ટૂંકમાં વર્ણવો. ૪-બીટ ડાઉન કાઉન્ટર ઈમ્પલીમેન્ટ કરવાનો વેરીલોગ<br>કોડ લખો.                                                 | 09       |

\*\*\*\*\*\*