



# Processeur Monocycle:

**Simulation VHDL** 

YANG Liyun JIN Qianhui

Année: 2019-2020 Enseignant: M.Douze

# **Sommaire**

| I.Introduction                             | 3 |
|--------------------------------------------|---|
| II.Unité de traitement 3                   | 3 |
| III.Unité de gestion des instructions 1    | 2 |
| IV.Unité de contrôle 1                     | 5 |
| V.Assemblage et validation du processeur 1 | 9 |
| VI.Conclusion 22                           | 2 |

### I. Introduction

Pour ce projet du processeur mono-cycle, nous avons séparé en 4 parties. La première partie décrit l'unité de traitement du processeur. La deuxième partie parle du unité de gestion des instructions du processeur. Ensuite, c'est l'unité de contrôle du processeur. Et dans la dernière partie, nous assemblons ces trois unité et faire quelque modifications.

Pour être facile à comprendre, nous avons nommés la même nom du fichier pour le titre de chaque petite partie. En plus, nous avons fait les test bench pour chaque composant pour éviter de mauvaise fonctionnement en cas d'assemblage. Pour les schémas bloc, nous les obtenons à partir du Netlist Viewer de Quartus.

# II. Unité de traitement

L'unité de traitement du processeur est principalement composé d'une unité arithmétique et logique, d'un banc de registre et d'une mémoire de données, en plus des multiplexeurs et extension.

#### L'unité arithmétique et logique - ALU.vhd

Selon le schéma du bloc de l'ALU, nous le définie en vhdl par la manière suivante:

```
Entity ALU is --Unité arithmétique log
port(
   OP:in std_logic_vector(1 downto 0);
   A,B:in std_logic_vector(31 downto 0);
   S:out std_logic_vector(31 downto 0);
   N:out std_logic_vector(31 downto 0);
end entity;
```



Selon la valeur du signal OP, l'ALU va effectuer les différentes opérations avec A et B, 2 bus 32 bits en entrée:

```
-quand OP= "00", S=A+B
-quand OP= "01", S=B
-quand OP= "10", S=A-B
-quand OP= "11", S=A
```

Comme la signal N prend la valeur 1 quand S est strictement négatif et 0 sinon. Donc pour déterminer le signal N, on prend simplement la valeur du poid fort du signal S, bus 32 bits en sortie.

#### Voici la simulation:



#### Banc de registres - Banc Registre.vhd

Le banc possède un tableau de 16 registres de 32 bits.

La lecture ffectue de manière combinatoire et simultanée, les bus de 32 bits en sortie A et B prennent la valeur du RA\_ème et Rb\_ème registres.

L'écriture se fait de manière synchrone. Lorsque la valeur du signal WE=1 et front montant ,on peut écrit la valeur du signal W dans RW\_ème registre.

# Banc\_Registre:G1 CLK RA[3..0] RB[3..0] RW[3..0] WE W[31..0]

#### Voici son définition en vhdl:

```
Entity Banc_Registre is

port(
    CLK:in std_logic;
    W: in std_logic_vector(3l downto 0); --bus de données
    RA: in std_logic_vector(3 downto 0); --bus d'adresse en lecture du port A
    RB: in std_logic_vector(3 downto 0); --bus d'adresse en lecture du port B
    RW: in std_logic_vector(3 downto 0); --bus d'adresse en écriture
    WE: in std_logic_vector(3 downto 0); --bus d'adresse en écriture
    WE: in std_logic; --commande pour ecire dans le registre
    A: out std_logic_vector(3l downto 0); --Bus de données en lecture du port A
    S: out std_logic_vector(3l downto 0); --Bus de données en lecture du port B
);
end entity;
```

Pour le tableau du registre, on a fait une fonction pour l'initialiser:

```
Architecture rtl of Banc_Registre is
    --definie un tableau de 16 lignes et chaque ligne contient 32 bits
    type table is array (0 to 15) of std_logic_vector(31 downto 0);

--fonction d'initialiser du tableau
    function init_banc return table is

variable result : table;

begin
    for i in 14 downto 0 loop
        result(i):= (others => '0');
end loop;

result(15):= x"000000030";    --R(15)=48
    return result;
end init_banc;

signal Banc: table:= init_banc;
```

Dans le tableau du registre, tous les registres sont en valeur 0 sauf la 15ème qui est en valeur 48.

Après l'initialisation, on crée un signal interne Banc qui est de type table.

#### Voici son simulation:



#### Assemblage de l'unité de traitement - Unite\_traitement.vhd

Pour valider l'unité de traitement, nous assemblons l'ALU et le banc de registre.

Voici la déclaration:

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;

Entity Unite_Traitement is
port(
    Reset,Clk,WE: in std_logic;
    OP:in std_logic_vector(1 downto 0);
    RW,RA,RB: in std_logic_vector(3 downto 0);
    busW: inout std_logic_vector(31 downto 0));
end entity;

Architecture rtl of Unite_Traitement is
    signal busA,busB: std_logic_vector(31 downto 0);
    signal N:std_logic;

begin

Gl: entity work.Banc_Registre port map(CLK=>Clk ,W=>busW ,RA=>RA ,RB=>RB ,Rw=>RW ,WE=>WE ,A=>busA ,B=>busB);
G2: entity work.ALU port map(OP=>OP ,A=>busA ,B=>busB ,S=>busW ,N=>N);
end Architecture:
```

Les entrés du bloc sont les même entrés dans le banc registre, et les deux sorties du banc de registre deviennent des signals interne: busA et busB. Et ces deux signals interne sont considérés comme les entrés de l'ALU. Les sorties du bloc sont N et busW qui est aussi l'entrée du bloc. Donc nous avons mis inout pour le signal busW.

Puis nous avons fait une simulation pour cette assemblage qui tester les différentes opérations.

Dans le test bench, nous avons fait deux processus, un pour l'horloge et d'autre pour la simulation principale. Nous avons fait le changement d'état de l'horloge toutes les 5 ns. Dans le deuxième processus, nous avons initialisé en début par le reset qui est actif en état haut, puis nous avons effectuons les opérations suivantes:

```
-RA = "1111", RW = "0001", OP = "11" : R(1) = R(15) = 48

-RA = "0001", RB= "1111", RW = "0001", OP = "00" : R(1) = R(1) + R(15) = 48+48=96

-RW= "0010": R(2) = R(1) + R(15) = 96+48=144

-RW= "0011", OP= "10": R(3) = R(1) - R(15) = 96-48=48

-RA= "0111", RW= "0101": R(5) = R(7) - R(15) = 0-48=-48
```

En plus, pour obtenir les résultats clairement, nous avons changé la signal WE tous les 10 ns.

```
Clock: process
                   simulate:process
                                       -- R(1) = R(15)
 begin
                                      WE <= '0';
                                                    --pas de l'ecriture au début
   Clk <= '0';
                   begin
                                      RA <= "11111"; --busA = R(15)
   wait for 5 ns;
                   --initialisation RW <= "0001"; --S=R(1)
   Clk <= '1';
                   Reset <= '1';
                                       OP <= "11";
                                                   --S=busA;
   wait for 5 ns;
                    wait for 5 ns;
                                       wait for 10 ns;
end process;
                     Reset <= '0';
                                       WE <= '1';
                     wait for 5 ns;
                                      wait for 10 ns;
```

Nous avons obtenu la solution correcte:



Alors pour améliorer l'unité de traitement, nous décidons d'ajouter le composant multiplexeur et extension.

#### Multiplexeur 2 - Multiplexeur.vhd

La multiplexeur 2 est un élément qui a 2 entrées A et B qui sont sélectionnés par la commande entrée COM, alors si COM= '0', la sortie S va prendre la valeur du A, si COM= '1', S=B. Pour être utilisable, nous avons utilisé un paramètre générique N pour modifier la taille du bits pour les entrées et la sortie.

Voici le schéma du bloc, la déclaration et la simulation:



| Messages                    |     |      |  | ato s |     |  |  |
|-----------------------------|-----|------|--|-------|-----|--|--|
|                             | 104 | 104  |  |       |     |  |  |
| <u>→</u> /multiplexeur_tb/b | 200 | (200 |  |       |     |  |  |
|                             | 0   |      |  |       |     |  |  |
| → /multiplexeur_tb/s        | 104 | 104  |  |       | 200 |  |  |
|                             |     |      |  |       |     |  |  |

#### Extension de signe - Extension.vhd

L'extension sert à étendre une entrée de N bits en sortie de 32 bits. N est un paramètre générique. Les N-1 dernière du sortie prend la même valeur que l'entrée et les 32-N+1 bits resté va prend la même valeur de la Nème bit de l'entré qui est la bit du signe.

Voici la déclaration et la simulation:

```
Entity Extension is
generic (N: positive :=8);
port(
   E:in std_logic_vector(N-1 downto 0);
   S: out std_logic_vector(31 downto 0));
end entity;
```



#### Mémoire de données - Memoir.vhd

La mémoire de données est similaire de la banc registre. C'est un tableau qui sert à charger et stocker 64 mots de 32 bits. L'écriture est aussi activée

par un signal WE= '1' et en front montant. Quant à la lecture, le bus de sortie DataOut porte la valeur de la Addr ème donnée.

Voici le schéma bloc, la déclaration du module, l'initialisation du tableau et la simulation:

```
Ram
                                                                                      entity Memoir is
           Clk
                            CLK0
                                                                                      port (
                                                                                        Clk:in std logic;
DataIn[31..0]
                            DATAIN[31..0]
                                                                                        DataIn:in std_logic_vector(31 downto 0); --bus donnée en ecriture
DataOut: out std_logic_vector(31 downto 0); --bus donnée en lecture
   Addr[5..0]
                            RADDR[5..0] DATAOUT[31..0]
                                                            DataOut[31..0]
                                                                                        Addr: in std_logic_vector(5 downto 0); --bus d'adresses en lecture et écriture
WrEN: in std_logic --Write enable
                            WADDR[5..0]
        WrEN
                            WE
                                   SYNC_RAM
                                                                                      end entity:
```

```
type Ramtype is array(0 to 63) of std_logic_vector(31 downto 0);
--fonction d'initialisation du tableau
function init_Banc return Ramtype is

variable result : Ramtype;

begin
for i in 63 downto 0 loop
   result(i):= Std_logic_vector(To_unsigned(i,32));
end loop;
```

Dans l'initialisation du tableau, pour être plus évident, nous avons intégré tous les mots une valeur qui est différent que les autres.



#### Assemblage unité de traitement - AUI.vhd

Nous assemblons tous les modules décrit avant en un bloc.

```
Entity AUT is --assembleur de unite de traitement
port (
       Clk:in std logic;
       RegWr:in std logic;
                                --commande pour ecrire dans le registre
      Rw, Ra, Rb:in std logic vector(3 downto 0); -- bus d'adresse
       Imm:in std logic vector(7 downto 0);
                                                 --valeur immediate
      COM1, COM2: in std logic;
      OP: in std logic vector(1 downto 0);
      WrEn: in std logic;
                               --commande pour ecrire dans le memoir
      busW: inout std logic vector(31 downto 0);
      flag: out std logic
                            --N dans ALU
);
end entity;
Architecture rtl of AUT is
  signal busA, busB:std logic vector (31 downto 0);
  signal ALUOut:std_logic_vector(31 downto 0);
  signal ExOut:std_logic_vector(31 downto 0);
  signal multiOut: std logic vector(31 downto 0);
  signal DataOut: std_logic_vector(31 downto 0);
begin
Gl:Entity work.Banc_Registre port map(CLK=>Clk ,W=>busW ,RA=>Ra ,RB=>Rb ,Rw=>Rw ,WE=>RegWr ,A=>busA ,B=>busB);
G2:Entity work.Extension generic map(8) port map(E=>Imm ,S=>ExOut);
G3:Entity work.Multiplexeur generic map(32) port map(A=>busB ,B=>ExOut ,COM=>COM1,S=>multiOut);
G4:Entity work.ALU port map(OP=>OP ,A=>busA ,B=>multiOut ,S=>ALUOut ,N=>flag);
G5:Entity work.Memoir port map(Clk=>Clk ,DataIn=>busB ,DataOut=>DataOut ,Addr=>ALUOut(5 downto 0) ,WrEn=>WrEN);
G6:Entity work.Multiplexeur generic map(32) port map(A=>ALUOut ,B=>DataOut ,COM=>COM2,S=>busW);
end Architecture;
```

Le COM1 sert à choisir entre la valeur immédiate et busB, la COM2 permet de choisir entre la sortie de l'ALU et la sortie de mémoir.



Puis pour vérifier son bonne fonctionnement, nous avons effectué ces opérations suivant:

-L'addition de 2 registres

```
--Addition de 2 registres
                                                     busW = busA+busB
RegWr <= '0';
              --on n'ecrit rien dans le registre
wait for 10 ns;
                                                            = R(1)+R(15)
OP <= "00":
               --ALUOut=busA+busB
                                                            = 0 + 48
Ra <= "0001";
               --busA=R(1)
Rb <= "11111";
               --busB=R(15)
                                                            =48
Rw <= "0010";
               --R(2)=busW
COM1 <= '0';
               --multiOut=busB
COM2 <= '0';
               --busW=ALUOut
WrEn <= '0';
               --on n'ecrit rien dans le memoir
wait for 10 ns;
```

#### -L'addition d'un registre avec une valeur immédiate

```
--Addition d'un registre avec une valeur immediate (ALUOut=busA+ExOut ) busW = busA+Exout  

Imm <= "01100101"; --valeur immediate  

COM1 <= '1'; --multiOut=ExOut  

RW <= "0011"; --R(3)=busW = R(1)+101  

= R(1)+
```

#### -La soustraction de deux registres

#### -La soustraction d'une valeur immédiate à un registre

#### -La copie de la valeur d'un registre dans un autre registre

```
--copie de la valeur d'un registre dans un autre registre Ra \leftarrow "1111"; \qquad --busA = R(15) Rw \leftarrow "0111"; \qquad --R(7) = busW \qquad = R(15) OP \leftarrow "11"; \qquad --ALUOut = busA COM1 \leftarrow "0"; \qquad --multiOut = busB RegWr \leftarrow "1"; \qquad --copie la valeur busA(R(15)) dans R(7) wait for 10 ns;
```

#### -La lecture d'un mot de la mémoire dans un registre

Nous lisons un mot qui sortie de la mémoir dans le registre, c'est-à-dire busW = DataOut = 48

#### -L'écriture d'un registre dans un mot de mémoire

```
--L'ecriture d'un registre dans un mot de la memoire
Rb <= "1111"; --busB=R(15)

Imm <= "00000001";

WrEn <= '1'; --Ecriture dans la memoire
wait for 10 ns;
```

Cette fois nous devons écrit la valeur de registre dans la tableau de mémoir. Mem(AluOut) =

Mem(AluOut) = Mem(1)= busW = 48

Dans la simulation, on a obtenu les bon résultats, donc ce unité de traitement marche bien:

| Aut_b/reset   O                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------|
| /aut_tb/regwr 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
| Aut_tb/rw   Aut_ |                    |
| Caut_tb/ra   -1   X   1   5   -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1   -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1   -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1     -1 |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
| Aut_tb/imm                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                    |
| / aut_tb/com1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                    |
| / aut_tb/com2 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
| 25— / /aut_tb/op 01 UU 00 110 111 111 111 111 1111 1111                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |                    |
| - 4 / Jaut_tb/wren 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                    |
| → Jaut_tb/wren 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
| → /aut tb/flag 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                    |
| +- / /aut_tb/uut/busa 48 0 (48                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                    |
| (2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                    |
| 2- /aut tb/uut/aluout 1 0 48 101 48 77 48                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                    |
| (aut tb/uut/exout 1 X                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                    |
| 2- /aut_tb/uut/multout 1 X 48 101 48 7 148                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                    |
| (aut tb/uut/dataout 48 0 48 37 116 57 48                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | {0} {0} {0} {48} { |
| +-> (0)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 1071071071         |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
| (7) 48 (0) (48)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                    |
| 13 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                    |
| ±-→ (14) 0 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                    |
| <b>1</b> → (15) 48 48                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                    |



# III. <u>Unité de gestion des instructions</u>

#### Unité de gestion des instructions - UGI.vhd

L'unité de gestion des instructions est une mémoire qui envoie le mot choisi en sortie, l'adresse du mot choisi est déterminée par un registre PC qui s'incrémenter à front montant d'horloge grâce à un module de compteur. Pour être plus claire et correct, nous décidons de traiter ces modules séparément, puis les assembler ensemble à la fin dans fichier UGI.vhd.



Pour l'UGI, nous l'avons séparé en 4 parties: la mémoire d'instruction, le registre PC, l'unité d'extension et un compteur. Pour l'unité d'extension, nous avons pris ce que nous avons écrit dans la première partie en changeant le paramètre générique N=24.

#### Mémoire d'instruction - instruction memory.vhd

Ce module est similaire à celui de l'unité de traitement, mais sans la commande de écrite et les bus de données en écriture.

Voici la déclaration:

```
entity instruction_memory is
  port(
    Clk: in std_logic;
    Addr: in std_logic_vector (31 downto 0);
    Instruction: out std_logic_vector (31 downto 0)
    );
end entity;
```

#### Registre PC - RegitsrePC.vhd

C'est une simple redirection du signal entrant vers la signal sortant mais synchrone, il est marche que en front montant. Dans UGI, cela est la signal de compteur. Il y a un Reset dans ce composant qui sert à initialiser la valeur du signal en 0.

Voici la déclaration et la simulation:

```
entity registrePC is
port(
   PCin: in std_logic_vector (31 downto 0);
   Clk: in std_logic;
   Reset: in std_logic;
   PCout: out std_logic_vector(31 downto 0));
end entity;
```



#### Compteur - CompteurPC.vhd

Ce module sert à incrémenter le signal entré +1 quand nPCsel= '0' ou +1+valeur offset quand nPCsel= '1'. Et il reprend la sortie pour incrémenter à nouveau. Dans l'architecture de cette composant, nous avons choisit de calculer ces deux résultat et les stocker dans deux signaux internes. Puis déterminer la sortie par la commande de sélection nPCsel qui prend l'un des deux signal pour la signal sortie.



#### Simulation de l'UGI - UGI tb.vhd

Voici le contenu de test bench et la simulation:

```
simulate: process
begin
  Reset <= '1'; --initialisation
  wait for 10 ns;
  Reset <= '0';
  wait for 10 ns;
  offset <= "00000000000000000000000011";
                                         --offset=3
  nPCsel <= '1';
                                           -- Instruction=mem(5)
  wait for 10 ns;
  nPCsel <= '0';
                   --Instruction=mem(6)
  wait for 10 ns;
  nPCsel <= '1';
                   -- Instruction=mem(10)
  wait for 10 ns;
  wait;
end process;
```



Nous pouvons voir que en fil jaune, la valeur affichée du sortie de compteur PC est 6 et après le front montant et nPCsel égale 0, on a bien la sortie du compteur égale 7. Et les instructions correspondent bien la valeur initialisée dans le tableau de mémoir. Et au cas de nPCsel égale 1, la sortie de compteur égale 5, après l'horloge, on a bien obtenue 9 quant à la sortie.

Donc l'UGI fonctionne bien.

# IV. Unité de contrôle

L'unité de contrôle est composé par un registre 32 bits et d'un décodeur combinatoire.

#### Registre 32 bit avec commande de chargement - PSR.vhd

Ce registre sert à stocker l'état du processeur. Dans notre processeur, le PSR est acquise par le drapeau N de l'ALU, mais nous l'avons décrit dans la fin, dans l'assemblage des trois unités. Dans ce composant, nous avons décrit juste une chargement qui est activée par une commande de charge WE, lorsque WE= '1' la sortie va prendre la valeur de bus d'entrée, sinon aucune action. En plus il est synchrone et il y a aussi un reset asynchrone qui sert à initialiser la signal de sortie en 0.

Voici la déclaration, le schéma de bloc et la simulation:

```
Y[31..0]
Entity PSR is -- Processor State Registre
port (
                                                                       DataIn[31..0]
  DataIn: in std logic vector(31 downto 0);
                                                 --bus de chargement
                                                                                                 DataOut[31..0]
                                                                              CLK
                                                                                       >CLK
 RST: in std logic;
                          -- reset asynchrone, actif a l'etat haut
                                                                                       ENA
CLR
                                                                              WE
  CLK: in std logic;
 WE: in std logic;
                            -- commande de chargement
                                                                              RST
 DataOut: out std_logic_vector(31 downto 0) --bus de sortie
 ):
end entity;
```



#### Décodeur d'instructions - Decodeur.vhd

Ce module contrôle tous les signaux de l'unité de traitement, l'unité de gestion des instructions et le registre PSR. Voici sa déclaration:

```
Entity Decodeur is
  nPCsel: out std logic;
  PSR: in std_logic_vector(31 downto 0);
  Instruction: in std_logic_vector(31 downto 0);
  RegWr: out std logic;
  RegSel: out std logic;
  ALUctr: out std logic vector(1 downto 0);
  ALUsrc: out std logic;
  PSREn: out std_logic;
 MemWr: out std logic;
  WrSrc: out std_logic;
  Rn, Rd, Rm: out std logic vector (3 downto 0);
  Offset: out std_logic_vector(23 downto 0);
  Imm: out std_logic_vector(7 downto 0)
  );
end Entity;
```

Ce module se compose en deux process. Premièrement, nous créonsun type énuméré qui a 8 état différents: MOV, ADDi, ADDr, CMP, LDR, STR, BAL, BLT. Et nous créons un signal instr\_courante de ce type. Puis nous faitons un processus sensible à la valeur de la signal sortie de la mémoire instruction. Nous effectuons une analyse sur les bits de poids forts de l'instruction, comme nous les indiguons au-dessous:

```
-quand le début du Instruction= "111000101000", alors instr_courant=Addi
-quand le début du Instruction= "111000001000", alors
instr_courant=Addr
-quand le début du Instruction= "11101010", alors instr_courant=BAL
-quand le début du Instruction= "10111010", alors instr_courant=BLT
-quand le début du Instruction= "111000110101", alors instr_courant=CMP
-quand le début du Instruction= "111001100001", alors instr_courant=LDR
-quand le début du Instruction= "1110011100000", alors
instr_courant=MOV
-quand le début du Instruction= "111001100000", alors instr_courant=STR
-sinon, instr_courante=NULL
```

```
process(Instruction) --processeur sensible par Instruction pour determiner l'etat
  if (Instruction(31 downto 20) = "111000101000") then
   instr courante <= ADDi;
  elsif (Instruction(31 downto 20) = "111000001000") then
   instr courante <= ADDr;
  elsif (Instruction(31 downto 24) = "11101010") then
   instr courante <= BAL;
  elsif (Instruction(31 downto 24) = "10111010") then
   instr courante <= BLT;
  elsif (Instruction(31 downto 20) = "111000110101") then
   instr courante <= CMP;
  elsif (Instruction(31 downto 20) = "111001100001") then
   instr courante <= LDR;
  elsif (Instruction (31 downto 16) = "1110001110100000") then
   instr courante <= MOV;
  elsif (Instruction(31 downto 20) = "111001100000") then
   instr courante <= STR;
  else NULL;
  end if;
```

Deuxièmement, nous allons faire un processus sensible sur la signal instr\_courante et instruction. Au début de ce processus, nous initialisons les signaux offset , imm, Rd, Rn et Rm en 0. Puis nous donnons des valeurs pour les commandes des registres et les opérations du processeur. Et nous donnons aussi des valeurs pour les signaux qui initialisent en début d'après la valeur de l'instruction.

Voici le tableau des valeurs des commandes:

| Instruction | nPCSel  | RegW<br>R | ALUSrc | ALUCtr | PSREn | MemWr | WrSrc | RegSel |
|-------------|---------|-----------|--------|--------|-------|-------|-------|--------|
| ADDi        | 0       | 1         | 1      | 00     | 0     | 0     | 0     | 0      |
| ADDr        | 0       | 1         | 0      | 00     | 0     | 0     | 0     | 0      |
| BAL         | 1       | 0         | 0      | 00     | 0     | 0     | 0     | 0      |
| BLT         | flag(0) | 0         | 0      | 00     | 1     | 0     | 0     | 0      |
| CMP         | 0       | 0         | 1      | 10     | 1     | 0     | 0     | 0      |
| LDR         | 0       | 1         | 1      | 00     | 0     | 0     | 1     | 0      |
| MOV         | 0       | 1         | 1      | 01     | 0     | 0     | 0     | 0      |
| STR         | 0       | 0         | 1      | 00     | 0     | 1     | 0     | 1      |

Il y a une exception dans le tableau est que pour la valeur de nPCSel pour état BLT est dépend de la valeur de la drapeau N de l'ALU qui est la première bit du l'entrée de module PSR = flag dans notre assemblage.

Et voici la déclaration du process:

```
process(instr_courante,Instruction) --proc elsif (instr_courante=BLT) then
                                       --vale
                                                 nPCsel <= PSR(0);
begin
                                                 RegWr <= '0';
                                                 ALUSrc <= '0';
    offset <= "000000000000000000000000000";
                                                 ALUCtr <= "00";
    imm <= "00000000";
                                                  PSREn <= '1';
   Rd <= "0000";

<= "0000";

<= "0000";
                                                  MemWr <= '0';
                                                  WrSrc <= '0';
                                                  RegSel <= '0';
                                                  Offset <= Instruction(23 downto 0);
  if (instr courante=ADDi) then
    nPCsel <= '0';
                                               elsif (instr courante=CMP) then
    RegWr <= '1';
                                                  nPCsel <= '0';
    ALUSrc <= '1';
                                                  RegWr <= '0';
    ALUCtr <= "00";
                                                  ALUSrc <= '1';
    PSREn <= '0';
                                                  ALUCtr <= "10";
   MemWr <= '0';
                                                  PSREn <= '1';
   WrSrc <= '0';
                                                  MemWr <= '0';
    RegSel <= '0';
                                                  WrSrc <= '0';
    Rn <= Instruction(19 downto 16);
                                                 RegSel <= '0';
    Rd <= Instruction(15 downto 12);
                                                 Rn <= Instruction(19 downto 16);
    Imm <= Instruction(7 downto 0);</pre>
                                                  Imm <= Instruction(7 downto 0);</pre>
```

#### Voici la simulation du décodeur:

| Messages              |                                         |         |       |       |      |       |      |         |          |       |        |       |           |
|-----------------------|-----------------------------------------|---------|-------|-------|------|-------|------|---------|----------|-------|--------|-------|-----------|
| /decodeur_tb/npcsel   | 0                                       |         |       |       |      |       |      |         |          |       |        |       |           |
| + /decodeur_tb/psr    | 000000000000000000000000000000000000000 | 0000    | 0000  | 00000 | 0000 | 00000 | 0000 | 00000   | 0000000  | 00000 | 000000 | 00010 | 000000000 |
| + /decodeur_tb/instru | 1110011000001000000000000000000000      | 1110    | 1110  | 11101 | 1011 | 11100 | 1110 | 11100   | 1110011  | 00000 | 100000 | 00000 | 000000000 |
| /decodeur_tb/regwr    | 0                                       |         |       |       |      |       |      |         |          |       |        |       |           |
| /decodeur_tb/regsel   | 1                                       |         |       |       |      |       |      |         |          |       |        |       | 1         |
| + /decodeur_tb/aluctr | 00                                      | 00      |       |       |      | 10    | 00   | 01      | 00       |       |        |       |           |
| /decodeur_tb/alusrc   | 1                                       |         |       |       |      |       |      |         |          |       |        |       |           |
| /decodeur_tb/psren    | 0                                       |         |       |       |      |       |      |         |          |       |        |       |           |
| /decodeur_tb/memwr    | 1                                       |         |       |       |      |       |      |         |          |       |        |       |           |
| /decodeur_tb/wrsrc    | 0                                       |         |       |       |      |       |      |         |          |       |        |       |           |
| - /decodeur_tb/rn     | 1000                                    | 0000    |       |       |      | 0110  | 0000 |         | 1000     |       |        |       |           |
| - /decodeur_tb/rd     | 0000                                    | 0011    | 0111  | 0000  |      |       |      | 0010    | 0000     |       |        |       |           |
| + /decodeur_tb/rm     | 0000                                    | 0000    |       |       |      |       |      |         |          |       |        |       |           |
| → /decodeur_tb/offset | 0000000000000000000000                  | 0000000 | 00000 | 00000 | 0000 | 00000 | 0000 | 0000000 | 00000000 | 0000  | 0000   |       |           |
|                       | 0000000                                 | 0000000 | 0     |       |      | 00000 | 0000 | 00010   | 0000000  | 0     |        |       | 1         |
| /decodeur_tb/uut/i    | str                                     | addi    | addr  | bal   | blt  | cmp   | Jdr  | mov     | str      |       |        |       |           |
| S 32 (8)              |                                         |         |       |       |      |       |      |         |          |       |        |       |           |

Nous vérifions tous les valeurs de commande de registre correspondent bien que l'état affiché dans la simulation, et celui de la valeur de instr\_courant est bien correspond que la valeur de instruction. Donc le module décodeur fonctionne bien.

# V. <u>Assemblage et validation du</u> <u>processeur</u>

Dans cette partie, nous allons faire quelque modification dans certaines modules afin de valider l'assemblage de trois unités. Et nous allons former un processeur monocycle.

#### Complétion sur l'AUT par un multiplexeur - AUT modif.vhd

L'ajout de multiplexeur dans AUT sert à choisir l'entré de l'adresse de busB qui est utile dans l'état STR. En effet la structure de multiplexeur est la même que celui dans AUT, donc nous avons choisi de changer un peu la déclaration et ajouter un multiplexeur en plus dans l'architecture de l'AUT.

```
Entity AUT modif is --assembleur de unite de traitement apres la modification
       Clk:in std logic;
       RegWr, RegSel:in std logic;
       Rn, Rd, Rm: in std_logic_vector(3 downto 0);
       Imm:in std_logic_vector(7 downto 0);
       COM1, COM2: in std logic;
       OP: in std logic vector(1 downto 0);
       WrEn: in std logic;
       busW: inout std_logic_vector(31 downto 0);
      flag: out std logic --N dans ALU
):
end entity;
Architecture rtl of AUT modif is
  signal busA,busB:std_logic_vector(31 downto 0);
  signal ALUOut:std_logic_vector(31 downto 0);
 signal ExOut:std logic_vector(31 downto 0);
  signal multiOut: std_logic_vector(31 downto 0);
  signal DataOut: std logic vector(31 downto 0);
  signal Rb: std_logic_vector(3 downto 0);
G1:Entity work.Multiplexeur generic map(4) port map(A=>Rm ,B=>Rd ,COM=>RegSe1,S=>Rb);
G2:Entity work.Banc_Registre port map(CLK=>Clk, W=>busW, RA=>Rn, RB=>Rb, Rw=>Rd, WE=>RegWr, A=>busA, B=>busB);
G3:Entity work.Extension generic map(8) port map(E=>Imm ,S=>ExOut);
G4:Entity work.Multiplexeur generic map(32) port map(A=>busB ,B=>ExOut ,COM=>COM1,S=>multiOut);
G5:Entity work.ALU port map(OP=>OP , A=>busA , B=>multiOut , S=>ALUOut , N=>flag);
G6:Entity work.Memoir port map(Clk=>Clk ,DataIn=>busB ,DataOut=>DataOut ,Addr=>ALUOut(5 downto 0) ,WrEn=>WrEN);
G7:Entity work.Multiplexeur generic map(32) port map(A=>ALUOut ,B=>DataOut ,COM=>COM2,S=>busW);
```

#### Modification de l'initialisation de la mémoire instruction

Nous modifions la fonction de l'initialisation de la mémoire instruction dans le instruction\_memory.vhd afin de simuler la code MIPS codé en binaire sur la tableau d'instruction.

#### Voici la modification:

```
begin
  for i in 63 downto 0 loop
    result(i):= (others => '0');
                                         -- INSTRUCTION -- COMMENTAIRE
  end loop;
                              -- Addr
   result (3):=x"E0822000"; -- 0x3
result (4):=x"E2811001"; -- 0x4
result (5):=x"E351002A"; -- 0x5
                                      -- ADD R2,R2,R0 -- R2 = R2 + R0
                                          -- ADD R1, R1, #1 -- R1 = R1 + 1
                                         -- CMP R1,0x2A -- si R1 >= 0x2A
   result (6):=x"BAFFFFFB"; -- 0x6
                                         -- BLT loop
                                                          -- PC = PC + (-5) si N = 1
   result (7):=x"E6012000"; -- 0x7
result (8):=x"EAFFFFF7"; -- 0x8
                                          -- STR R2,0(R1) -- DATAMEM[R1] = R2
                                          -- BAL main
                                                           -- PC = PC + (-7)
 return result;
end init mem;
```

#### Assemblage - Monocycle.vhd

Nous allons assembler AUT, UGI PSR et décodeur ensemble dans le module final: Monocycle. Pour la déclaration de monocycle, il nous reste que deux entrés qui doivent être déclaré, ce sont la horloge et le reset. Et il y a beaucoup de signaux internes qui vont être déclarées dans l'architecture. Voici la déclaration et le schéma de bloc:

```
Entity Monocycle is
port (
  Clk, Reset: in std logic
  );
end Entity;
Architecture rtl of Monocycle is
 signal Instruction: std logic vector(31 downto 0);
  signal nPCsel: std_logic;
  signal Rn, Rd, Rm: std logic vector (3 downto 0);
 signal RegWr, RegSel: std logic;
  signal ALUsrc, WrSrc: std logic;
  signal ALUctr: std logic vector(1 downto 0);
  signal PSREn: std logic;
  signal MemWr: std logic;
  signal N: std logic;
  signal flag: std_logic_vector(31 downto 0);
  signal PSR: std_logic_vector(31 downto 0);
  signal busW: std logic vector(31 downto 0);
  signal Offset: std logic vector(23 downto 0);
  signal Imm: std logic vector (7 downto 0);
```



En plus dans le monocycle, nous obtenons la signal flag par l'acquisition de la drapeau N de l'ALU sur son poid faible, et les autres bits nous les mettons en 0.

Nous avons aussi fait une simulation pour le monocycle pour tester son fonctionnement.

Voici la simulation:



C'est la simulation au début, nous pouvons voir qu'il y a une bonne roulement de boucle qui est contrôlé par la signal spc, mais quand nous vérifions sur la signal instr\_courant, il y a un des inconvénients. Quand la boucle atteint l'état BLT ,il ne va pas brancher en LDR, il passe d'abord en STR et après tout de suite en ADDr.



Mais après 10 fois la même boucle, nous avons bien obtenu la bonne branchement vers STR, BAL et MOV. Mais le la valeur de la signal spc égale 9 et 1 lié l'état BAL pas 8, et après l'état BAL, il branche vers l'état MOV en 2 pas en 0 et 1, il saut une action de MOV. Et après la 10 boucle au début, il reste bouclé de 1 à 9, de MOV à BAL.

## VI. Conclusion

En conclusion, d'après les problèmes apparaissent dans la simulation monocycle. Nous pensons qu'il y a un contrainte de temps. Cela peut être vérifié par la valeur de l'instruction et celui de instr\_courante. Nous pouvons voir l'adresse correspond à l'action est un peu décalée. Par exemple, pour la première action MOV, normalement, elle doit avoir la valeur E3A01020 qui apparaît dans l'instruction, mais dans notre cas, elle apparaît dans la deuxième action de MOV. Nous pensons c'est à cause de cela qui fait apparaître l'action STR à cause un compteur en trop. Et cela rend aussi une saute de la partie LDR.



```
-- Addr
                                   -- INSTRUCTION
end loop;
 result (0):=x"E3A01020"; -- 0x0 main -- MOV R1, #0x20
 result (1):=x"E3A02000"; -- 0x1 -- MOV R2, #0x00
 result (2):=x"E6110000"; -- 0x2 loop -- LDR R0,0(R1)
 result (3):=x"E0822000"; -- 0x3 -- ADD R2,R2,R0
 result (4):=x"E2811001"; -- 0x4
                                     -- ADD R1, R1, #1
 result (5):=x"E351002A"; -- 0x5
                                     -- CMP R1,0x2A
 result (6):=x"BAFFFFFB"; -- 0x6
                                     -- BLT loop
 result (7):=x"E6012000"; -- 0x7
                                     -- STR R2,0(R1)
 result (8):=x"EAFFFFF7"; -- 0x8
                                     -- BAL main
```

En plus, pour les problèmes apparus après l'action BLT, c'est aussi à cause de problème en début. Mais nous ne savons pas comment résoudre cette problème.