

## LABORATÓRIO DE ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES I

AULA 9: definição dos sinais de controle

Professor: Mateus Felipe Tymburibá Ferreira

**Data:** 27/07/2021

Aluno: Darmes Araújo Dias

## Mudanças no projeto:

Houve um erro na descrição da instrução store, tabela corrigida:

| Instrução | opcode | rd | rs | immediate    | description               |  |
|-----------|--------|----|----|--------------|---------------------------|--|
| load      | 000    | Х  | Х  | xxx          | rd =<br>MEM[rs*immediate] |  |
| la        | 001    | X  | -  | LABEL(XXXX)  | rd = LABEL                |  |
| store     | 010    | X  | Х  | xxx          | MEM[rd*immediate]=<br>rs  |  |
| add       | 011    | X  | X  | rs2(X)       | rd = rs+rs2               |  |
| addi      | 100    | X  | -  | LABEL(XXXX)  | rd = rd + immediate       |  |
| beq       | 101    | ı  | -  | LABEL(XXXXX) | rd==rs                    |  |
| j         | 110    | -  | -  | LABEL(XXXXX) | j LABEL                   |  |
| halt      | 111    | -  | -  | -            | PC = PC                   |  |

1) Liste os sinais de controle existentes no seu processador e explique o funcionamento de cada um deles. Você deve informar a utilidade do sinal e o impacto no caminho de dados para cada possível valor que o sinal possa assumir.

| Sinais de controle | Funcionamento                                                                                      |  |  |  |
|--------------------|----------------------------------------------------------------------------------------------------|--|--|--|
| Jump               | Determina se o desvio será realizado                                                               |  |  |  |
| MemWrite           | Determina quando será escrito na memória                                                           |  |  |  |
| ReadMem            | Determina quando será lido na memória                                                              |  |  |  |
| ULASrc             | Determina se o segundo operando da<br>ULA será o sinal estendido ou a<br>segunda saída dos regs.   |  |  |  |
| ULAOp              | Determina qual operação deverá ser feita                                                           |  |  |  |
| BEQ                | Determina o estado no MUX de desvio                                                                |  |  |  |
| RegSrc             | Determina o que vai ser<br>escrito(resultado da ULA ou dado da<br>memória de dados) no registrador |  |  |  |
| RegWrite           | Determina quando será escrito no registrador                                                       |  |  |  |
| PCWrite            | Determina quando é para reescrever o PC                                                            |  |  |  |

2) Se você estiver implementando uma versão de processador uniciclo, para cada instrução suportada pelo seu nRisc, descreva os valores a serem assumidos por todos os sinais de controle (sugestão: use uma tabela). Caso você esteja projetando um processador multiciclos ou pipeline, apresente um diagrama de estados finitos, indicando os valores assumidos pelos sinais de controle em cada estado.

**REGSRC -> MEMTOREG** 

| Instruções | Sinais |              |             |            |           |     |            |              |             |  |  |
|------------|--------|--------------|-------------|------------|-----------|-----|------------|--------------|-------------|--|--|
|            | Jump   | Mem<br>Write | Read<br>Mem | ULA<br>Src | ULA<br>Op | BEQ | Reg<br>Src | Reg<br>Write | PC<br>Write |  |  |
| load       | 0      | 0            | 1           | 1          | 000       | 0   | 1          | 1            | 1           |  |  |
| la         | 0      | 0            | 1           | 1          | 001       | 0   | 1          | 1            | 1           |  |  |
| store      | 0      | 1            | 0           | 1          | 010       | 0   | Х          | 0            | 1           |  |  |
| add        | 0      | 0            | 0           | 0          | 011       | 0   | 0          | 1            | 1           |  |  |
| addi       | 0      | 0            | 0           | 1          | 100       | 0   | 1          | 1            | 1           |  |  |
| beq        | 0      | 0            | 1           | Х          | 101       | 1   | Х          | 0            | 1           |  |  |
| j          | 1      | 0            | 1           | Х          | 110       | 1   | Х          | 0            | 1           |  |  |
| halt       | 0      | 0            | 0           | Х          | 111       | 0   | 0          | 0            | 0           |  |  |