# LPRS2 Osnove VHDL-a

Miloš Subotić

24. februar 2016

## 1 Signali

VHDL jezikom se opisuje hardver. Hardver se sastoji od komponenti koje su međusobno povezane signalima tj. žicama. Signali imaju vrednost, **0** i **1**, koji u realnom hardveru prestavljaju 2 naponska nivoa. Jedan signal može da koristi više komponenti (engl. **sink**), ali mora obavezno da ima samo jedan izvor (engl. **source**) tj. samo jedna komponenta sme da definiše vrednost na signalu (engl. driving). Tip signala u VHDL-u je **std\_logic** koji može imati pored '**0**' i '**1**' još neke vrednosti. Te dodatne vrednosti olakšavaju simulaciju. Kasnije ćemo se vratiti na njih.

Osim tipa **std\_logic** koji je jednobitan postoji tip višebitni tip **std\_logic\_vector**. Kao što se da videti na Listingu 1 u okviru zagrada iza **std\_logic\_vector** daje se opseg od MSB to LSB bita. U ovom konkretnom slučaju opseg je od 7 do 0, uljučujući iste, tako da je signal 8 bita širok.

```
1 ...
2
3     signal x : std_logic;
4     signal data : std_logic_vector(7 downto 0);
5     ...
```

Listing 1: Signali

### 2 Moduli

Na listingu 2 je prikazan osnovni primer modula u VHDL-u. Na početku fajla se definišu biblioteke koje se koriste. entity blok definiše spregu modula prema spoljašnjem svetu. U port bloku se definišu ulazni i izlazni signali,

označeni sa in i out. U architeture bloku se definišu logika modula. Žice kojima se povezuju komponente označavaju se kao signal.

U okviru tela arhitekture stavljaju instanciraju se drugi moduli i pišu se konkurentni iskazi. Na listingu 2 se može videti par konkurentnih iskazi. Svaki od njih se karakteriše sa <= čime se povezuju komponente i signali. Konkurentni izraz se završava sa ;. Kao što samo ime kaže svi iskazi se izvršavaju konkurentno, što modelira stvarnu situaciju u hardveru. Operator s služi za spajanje više signala u jedan širi (engl. concatenation). Neki od osnovnih logičkih operatora su not, and, or, xor.

```
-- Comments starts with "--".
3 -- Some libraries.
4 library ieee;
5 use ieee.std_logic_1164.all;
 -- Entity is how module look like to rest of the world.
  entity small_system is
      -- Port are inputs and outputs to module.
10
      port (
            - One bit. "i_" is convention for input.
          i_a : in std_logic;
          i_b : in std_logic;
           -- Multiple bits. "o_" is convention for output.
14
          o_ab : out std_logic_vector(1 downto 0);
          -- n in "on_" is convention that signal active on 0.
17
          on_ab : out std_logic_vector(1 downto 0);
          o_and : out std_logic -- There is no ";".
18
      ); -- Watch for ;
19
20 end entity small_system;
22 -- Architecture is real implementation of module,
23 -- hidden to rest of the world.
24 architecture arch_small_system_v1 of small_system is
      -- Signals are internal wires which connect components.
25
      signal ab
                  : std_logic_vector(1 downto 0);
26
      signal n_ab : std_logic_vector(1 downto 0);
27
      -- Signals are before begin of architecture.
28
29
30 begin
      -- Logic comes here, after begin.
31
      ab <= i_a & i_b; -- Concatenation</pre>
33
      n_ab <= not ab; -- 2-bit inverter.</pre>
34
      o_ab <= ab;
      on ab <= n ab;
37
```

```
o_and <= i_a and i_b; -- And gate.

do end architecture arch_small_system_v1;
```

Listing 2: Primer VHDL modula

#### 3 Literali

Signalima je moguće dodeliti konstante vrednosti kao što je prikazano na listingu 3 Jednobitni (std\_logic) signali su pod jednostrukim navodnicima. Višebitni (std\_logic\_vector) signali su pod dvostrukim navodnicima. Ako je x ispred prvog navodnika, onda je u pitanju heksadecimalna prestava.

Listing 3: Primer VHDL modula

Redovnim brojevima su prestavljene celobrojne vrednosti. One se ne mogu direktno dodeliti signalima tima **std\_logic** i **std\_logic\_vector**, ali se mogu vršiti operacije između njih.

## 4 Indeksiranje

Može se vršiti indeksiranje jednobitnog **std\_logic** iz višebitnog **std\_logic\_vector**. To je kao kada se iz jednog višežilnog kabla izvlači jedna ili više žica za druge potrebe. Indeksiranje se vrži kao na listingu 4, gde se pozicijom selektuje potreban bit. Jedan ili više bita se uzima **slice** operatorom iz **std\_logic\_vector**.

```
1
2
2
3
4 signal dbca : std_logic_vector(3 downto 0);
```

```
signal c_one_bit : std_logic_vector(0 downto 0);

begin

a <= dbca(0); -- Indexing.
d <= dbca(3); -- Indexing.

ab <= dbca(1 downto 0); -- Slicing.
dbc <= dbca(3 downto 1); -- Slicing.

c_one_bit <= dbca(2 downto 2); -- Slicing.

...</pre>
```

Listing 4: Indeksiranje i Slicing

#### 5 Osnovne kombinacione mreže

Listing 5 je prikazan komparator. Ovakav zapis je veoma blizak kao bi ljudi stvarno opisali komparator: o\_zero je '1' kad je i\_x jednako 0, u protivnom je '0'. Operator <= ne treba čitati i\_x(0) se dodeljuje o\_y.

```
1
2
2
3
    i_x : in std_logic_vector(7 downto 0);
4    o_zero : out std_logic;
5 ...
6
7    o_zero <= '0' when i_x = 0 else '1';
8
9 ...</pre>
```

Listing 5: Komparator

Listing 6 prikazuje 4 u 1 1-bitni multiplekser sa with select konstrukcijom.

```
i_sel : in std_logic_vector(1 downto 0);
i_x : in std_logic_vector(3 downto 0);
o_y : out std_logic;

with i_sel select o_y <=
i_x(0) when "00",
i_x(1) when "01",</pre>
```

```
i_x(2) when "10",
i_x(3) when others;
i3
i4 ...
```

Listing 6: 4-to-1 1-bit mux

Listing 7 je 8-bitna verzija prethodnog multipleksera.

```
i_sel : in std_logic_vector(1 downto 0);
      i_a
            : in std_logic_vector(7 downto 0);
            : in std_logic_vector(7 downto 0);
            : in std_logic_vector(7 downto 0);
      i_c
      i_d
            : in std_logic_vector(7 downto 0);
            : out std_logic_vector(7 downto 0);
8
      о_у
9
10
      with i_sel select o_y <=</pre>
11
          i_a when "00",
          i_b when "01",
          i_c when "10",
14
          i_d when others;
15
16
```

Listing 7: 4-to-1 8-bit mux

Na sličan način se može izraditi i dekoder, kao što je 2 u 4 dekoder dat u listingu 8. Dekoder postavlja bit na 1 čiji je indeks na ulazu.

Listing 8: 2-to-4 line decoder

Enkoder radi suprotnu stvar od dekodera. Enkoder daje indeks bita koji je na 1. Primer enkodera je dat na listingu 9. Nedostatak ovakvog enkodera je problem u detekciji kada su dva bita postavljena na 1. Rešenje tog problema je u korišćenju prioritetnog enkodera datog na listingu 10.

Listing 9: 4-to-2 encoder

```
i_x : in std_logic_vector(3 downto 0);
o_y : out std_logic_vector(1 downto 0);

o_y <=

"11" when i_x(3) = '1' else

"10" when i_x(2) = '1' else

"01" when i_x(1) = '1' else

"00";

"00";</pre>
```

Listing 10: 4-to-2 priority encoder

## 6 Instanciranje modula

Prvo je potrebno uraditi deklaraciju komponente. Komponenta izgleda indentično kao entity blok modula koji hoćete da uključite, samo je ključna reč entity zamenjena sa component. Komponenta se deklariše u sekciji pre begin arhitekture, što se da videti na listingu 11.

```
i_bcd2
10
                             : in
                                    std_logic;
               i_bcd3
                                    std_logic;
                             : in
               o_7_segm_a
                             : out std_logic;
                             : out std_logic;
13
               o_7_segm_b
                             : out std_logic;
               o_7_segm_c
14
                             : out std_logic;
               o_7_segm_d
               o_7_segm_e
                             : out std_logic;
16
                             : out std_logic;
17
               o_7_segm_f
                             : out std_logic
               o_7_segm_g
18
           );
      end component bcd_to_7_segm_disp_decoder;
21
      signal bcd : std_logic_vector(3 downto 0);
22
      signal segm : std_logic_vector(6 downto 0);
23
24
25 begin
26
```

Listing 11: Uključivanje modula

Posle toga se modul instancira unutar arhitekture, posle **begin**, kao na listingu 12. Voditi računa da su portovi modula koji se instancira uvek sa leve strane, bez obzira da li je ulaz ili izlaz, i da je strelica => uvek s leva na desno i ne označava pravac signala.

```
2
  . . .
4 begin
      uut: bcd_to_7_segm_disp_decoder
6
      port map (
           -- Input and outputs of instancing module are
           -- on the left side and => is alway in that direction,
           -- no matter on signal direction.
10
           -- On right side are signals.
12
           i_bcd0
                       => bcd(0),
           i bcd1
                       => bcd(1),
           i_bcd2
                       => bcd(2),
14
           i bcd3
                       => bcd(3),
           o 7 segm a \Rightarrow segm(0),
16
           o_7_segm_b => segm(1),
           o_7_segm_c => segm(2),
           o_7_{segm_d} => segm(3),
19
           o_7_{e} = > segm(4),
20
           o_7_segm_f => segm(5),
21
           o_7_segm_g => segm(6) -- No ", " at the end.
22
23
      );
```

Listing 13: Multisourcing, sourceless



Slika 1: Multisourcing

```
25 ...
```

Listing 12: Instanciranje i povezivanje modula

Veoma česta greška je da kada se promeni **entity** blok, dodavanjem ili brisanjem ulaza tj. izlaza, ne izvrši se ista promena na komponenti i na instanci komponente.

## 7 Napredno o signalima

Ako bi bilo 2 izvora vezana na isti signal, jedan ima vrednost **0** a drugi **1**, koja će biti vrednost signala? Ako signal nema komponenti koja postavlja vrednost koja će biti vrednost signala? Prva situacija se zove**multisourcing** and kod druge je problem što je signal **sourceless**. Prilikom simulacije '**u**' označava da signal nema izvor **sourceless**, dok '**x**' označava da je signal **multisourced**. Takođe '**u**' i '**x**' se pojavljuku kao rezultat operacije nad '**u**' ili '**x**'.

Listing 13 prikazuje primer ova dva problema.

```
entity mux_4_to_1 is
      generic(
          WIDTH: positive:= 1 -- Default width.
      );
      port (
          i_sel
                  : in
                        std_logic_vector(1 downto 0);
                       std_logic_vector(WIDTH-1 downto 0);
          i a
                  : in
10
          i_b
                  : in std_logic_vector(WIDTH-1 downto 0);
                  : in std_logic_vector(WIDTH-1 downto 0);
12
          i_c
          i d
                  : in std_logic_vector(WIDTH-1 downto 0);
13
          o_mux
                 : out std_logic_vector(WIDTH-1 downto 0)
14
  end entity mux_4_to_1;
16
```

Listing 14: Entity sa generic blokom

Slika 1 prikazuje kako bi izgledali problematični signali na waveform-u simulatora. Žutom bojom su označeni signal sa 'v', a sa crvenom signali sa 'x'. Zeleni signali su u redu.

Kada se takvi signali pojave potrebno je ispratiti na waveform-u i u kodu odakle šta je uzročnik žutih ili crvenih signala, prateći unazad koja komponenta je izvor signala ili da li ga ima.

## 8 Generički dizajn

Ponekad je korisno neke pojedinosti dizajna parametrizovati. Najčešće je to širina signala. Na listingu 14 je prikazan **entity** sa **generic** blokom. U **generic** bloku postoji parametar **width** koji određuje širinu ulaznih i izlaznih signala za podatke.

Na listingu 15 je prikazano korišćenje ovakve generičke komponente. Na ovaj način moguće je podešavati komponente pre prevođenja, čime se postiže optimizacija korišćenja resursa i reusability komponenti.

## 9 Sekvencijalne mreže

Sequencijalne mreže su logičke mreže sa memorijom.

```
data_mux: mux_4_to_1
       generic map (
            WIDTH => 8 -- Width.
       port map (
            i_sel
                    => addr,
9
                    => d0,
            i_a
10
            i_b
                    => d1,
                    => d2,
12
            i_c
            i d
                    => d3,
13
            o_mux
                    => data,
14
15
       );
16
17
```

Listing 15: Entity sa generic blokom

Flip-flop je osnovna memorijska jedinica koja se koristi za izgradnju sinhronih sekvencijalnih mreža. Jedan flip-flop može da bude u dva moguća stanja, 0 i 1. Postoje razne vrste flip-flopova i ovde će se koristiti jedna varijanta D flip-flop. Šematski simbol osnovnog D flip-flopa je data na Slici 2.



Slika 2: D flip-flop

U osnovi D flip-flop ima 3 ulaza, CLK, nR i D, i jedan izlaz Q. Na ulaz D dolaze podatak koji treba da se snimi, 0 ili 1. Kada u jednom trenutku ulaz CLK pređe iz logičke 0 u logičku 1 tj. kada se desi rastuća ivica ono što se nalazilo na ulazu D će biti zapamćeno u flip-flopu. Izlaz Q je trenutno stanje memorije.

Spajanjem većeg broja flip-flopova dobija se registar. Flip-flopovi u registru imaju onoliko bita širok izaz Q koliko je bita širok ulaz D, dok su CLK i nR signali zajednički.

Ulaz CLK je takt (engl. Clock). Takt signal služi za sinhronizaciju u sekvencijalnim mrežama. Takt je signal koji neizmenično menja svoje logičko

stanje. Vreme između dve iste ivice takta je definisano kao perioda takta. Perioda se meri u sekundama. Perioda je obrnuto proporcionalna frekvenciji. Tako da ako uređaj radi na 1GHz to znači da perioda njegovog takta je 1ns. Svrha takt signala je da određuje u kom trenutku će se izvršiti upis u D flip-flop. U trenutku kada je rastuća ivica na CLK signalu tj. kada se CLK signal menja sa logičke 0 na logičku 1 dešava se da podatak koji se nalazi na D ulazu sačuva u memoriju flip-flopu.

Reset signal nR služi da se flip-flop postavi u početno stanje. Kada je na nR signal 0 flip-flop se postavlja na početno stanje, najčešće 0. Sve vreme dok je nR na 0 izlaz će biti 0, nez obzira na takt i na podatke koji se dovode na ulaz flip-flopa. Kada se nR podigne na 1, flip-flop će početi da pamti podatke na sledeću ivicu takta.

Na Slici 3 je prikazana tipična primena D flip-flopa. Postoji D flip-flop na koji se spolja dovode takt  $i\_clk$  i reset  $in\_rst$ . Njegov izlaz je signal r. Postoji kombinaciona mreža u koju spolja dolazi ulaz  $i\_x$  i takođe signal r koji je trenutno stanje flip-flopa. Izlaz iz kombinacione mreže je  $next\_r$ .  $next\_r$  se dovodi na ulaz flip-flopa D.

Kombinaciona mreža računa na osnovu ulaza  $i\_x$  i r svoj izlaz  $next\_r$ . U trenutku iduće ivice takta vrednost na signalu  $next\_r$  se sačuvava u flip-flop ili registar i izlazi na r. U prevodu kombinaciona mreža na osnovu ulaza u sekvencijalnu mrežu  $i\_x$  i trenutnog stanja registra r računa sledeće stanje registra  $next\_r$ , koje se sačuvava na sledeću rastuću ivicu takta.



Slika 3: Korišćenje D flip-flopa

Na Slici 4 je prikazan brojač. Njegova svrha je da broji taktove tj. da poveća svoju vrednost na svaku rastuću ivicu takta. To je sekvencijalna mreža bez ulaza (osim  $i\_clk$  i  $in\_rst$  koji su specijalni). Izlaz brojača  $o\_cnt[3:0]$ 

je njegovo trenutno stanje.



Slika 4: Brojač

Na Listingu 16 je prikazan VHDL kod za opis ovog brojača.

```
2 library ieee;
use ieee.std_logic_1164.all;
4 -- Library for arithmetic.
5 use ieee.std_logic_unsigned.all;
  -- Register component.
  use work.reg;
  entity counter is
11
      port (
          i_clk : in std_logic; -- Clock.
12
          in_rst : in std_logic; -- Reset.
13
          -- Counter output.
14
          o_cnt : out std_logic_vector(3 downto 0)
16
      );
  end entity counter;
17
18
  architecture arch_counter of counter is
20
      -- This wire is output from register.
21
      signal cnt
                       : std_logic_vector(3 downto 0);
      -- Wire connect output from adder and input to register.
23
      signal next_cnt : std_logic_vector(3 downto 0);
24
25
      -- Component declaration.
26
27
      component reg is
          generic(
```

```
29
                WIDTH : positive := 1
           );
30
           port (
                i_clk : in
                              std_logic;
32
                in_rst : in
                              std_logic;
                i_d
                        : in
                              std_logic_vector(WIDTH-1 downto 0);
34
                        : out std_logic_vector(WIDTH-1 downto 0)
35
36
           );
       end component reg;
37
38
39
40
       cnt_reg: reg
41
       generic map(
42
           WIDTH => 4 -- Register width in bits.
44
       port map (
45
           i_clk => i_clk,
47
           in_rst => in_rst,
                   => next_cnt,
48
                   => cnt
49
           o_q
50
      );
51
       -- Adder.
52
      next_cnt <= cnt + 1;</pre>
53
       -- Output from register to output from counter.
55
       o_cnt <= cnt;
56
57
  end architecture arch_counter;
```

Listing 16: 4-bitni brojač

Neka je u početku trenutno stanje registra 0. cnt[3:0] će sadržati trenutno stanje registra tj. 0. Sledeće stranje  $next\_cnt[3:0]$  će biti cnt[3:0] uvećano za 1 tj. 1. Na iduću rastuću ivicu takta trenutno stanje registra će postati  $next\_cnt[3:0]$  tj. 1, a i cnt[3:0] će sada biti 1. Sada će  $next\_cnt[3:0]$  biti 2 i na iduću rastuću ivicu takta trenutno stanje će biti 2. Proces se povalja i u jednom trenutku će stanje biti 15 ili binarno 0b1111. Kada se 15 poveća za jedan dobije se broj 16 tj. 0b10000. Međutim kako je sabirač 4-bitni, i njegov izlaz je samo 4 bita,  $next\_cnt[3:0]$  će biti 0b0000 tj. 0. Dakle nakon 15 ide 0, jer je brojač 4-bitan. U prevodu brojač će kada dostigne vrednost  $2^n-1$  preći samo po sebi na 0, gde je n širina brojača u bitima.

Na slici 5 se može videti kako izgleda **waveform** ovog brojača, pri periodi takta od 10ns  $(t_{clk})$ .

Ovakva simulacija je previše savršena pošto se sve dešava trenutno, kom-



Slika 5: Simulacija brojača

binacione mreže nemaju kašnjenje tj. daju rezultat oma.

Recimo da hoćemo da simuliramo realističan signal. Neka signal na ulazu mora da se zadrži oko 3ns pre rastuće ivice takta da bi valjano bio sačuvan u flip-flopu  $(t_{setup})$ . Neka signal na ulazu mora da se zadrži oko 1ns posle rastuće ivice takta da bi valjano bio sačuvan u flip-flopu  $(t_{hold})$  Neka signal na izlazu kasni 2ns posle rastuće ivice takta  $(t_{delay})$  Neka je kašnjenje kombinacione mreže realističnog brojača 5ns  $(t_{comb})$ . Da bi resultat se dobro setup-ovo mora biti ispunjen uslov  $t_{clk} > t_{delay} + t_{comb} + t_{setup}$ . U prevodu signal posle padajuće ivice kroz flip-flop i kombinacionu mrežu mora da se stabiliše  $t_{setup}$  pre sledeće ivice. To znači da ako bi smanjili priodu takta ispod ukupnog kašnjenja i vremena za setup naš digitalni sistem bi brljavio. Takođe ako bi stavili više logike između flip-flopova kombinaciono kašnjenje bi bilo veće i morali bi da povećamo periodu takta tj. oborimo radnu frekvenciju. Na ovaj način se definiše radna frekvencija nekog digitalnog sistema, procesora ili grafičke. U slučaju ovog našen primera minimana perioda takta  $t_{clk}$  morala bi biti minimum 10ns. Slika 6 prikazuje waveform sa označenim kašnjenjima.



Slika 6: Simulacija realističnog brojača

Recimo da je potrebno zaustaviti uvećavanje brojača na određeno vreme, putem nekog ulaza dozvole  $i\_en$ . Kada je ovaj signal dozvole na logičkoj 1 brojač treba da se uvećava, a kada je na 0 uvećanje treba da stagnira. Ovo se može izvesti korišćenjem jednog 2-u-1 multipleksera. Selekcioni ulaz multipleksera će biti vezan za signal dozvole. Ulaz multipleksera selektovan sa 1 (dozvola aktivna) će biti izalaz iz sabirača, dok drugi ulaz multipleksera selektovan sa 0 će biti izlaz iz registra. Izlaz multipleksera je vezan na ulaz u registar. Sada kada je signal dozvole na 0 ista vrednost koja je trenutno stanje registra će biti i sledeće stanje registra, čime će registar efektivno ostati na istoj vrednosti.

Recimo da je potrebno napraviti brojač koji broji od 0 do 9, ukupno 10

stanja. Za ovakav brojač se kaže da je modula 10. Da bi se ovo postiglo potrebno je modifikovati kombinacionu mrežu tako da kada je trenutna vrednost brojača 9 on pređe u 0 umesto u 10. Ovo se može postići upotrebnom komparatora koji poredi trenutnu vrednost brojača sa 9 i daje na izlazu logičku 1 kada jeste. Ovaj signal koji govori da li je brojač na 9 se dalje može izvući na selekcioni ulaz 2-u-1 multipleksera sa izlazom koji vodi na ulaz registra, a na čijem ulazu selektovanom 0 stoji izlaz sabirača, i na ulazu selektovanim 1 stoji 0. Tako da kada je trenutno stanje brojača nije 9 izlaz iz komparatora je 0, multiplekser propušta izlaz sabirača i vrednost se povećava. Kada je trenutna vrednost brojača 9 izlaz iz komparatora je 1, multiplekser propušta 0 na ulaz registra i time se brojač vraća na 0.

Signal dozvole može biti korišćen za ulančavanje brojača. Neka imamo samo brojače modula 10. Neka je takt 100ns. Mi želimo da se jedan brojač uvećava na svaku  $1\mu s$  tj. na svakih 10 taktova. Ovo se može uraditi tako što prvi brojač broji taktove direktno tj. uvećava se na svakih 100ns. Na svaku  $1\mu s$  ovaj brojač će da uvek dođe u isto stanje, tj. na svaku  $1\mu s$  će brojač da ima vrednost 9. Komparator koji poredi stanje prvog brojača sa 9 će da bude na 1 u dužini od 1 takta na svakih 10 taktova tj. bi će 1 za 100ns na svakih  $1\mu s$ . Ovu vrednost izlaza komparatora možemo koristiti kao signal dozvole drugog brojača. Kada vrednost prvog brojača nije 9 izlaz komparatora će biti 0 i time će drugi brojač biti zaustavljen. Tek kada je vrednost prvog brojača 9 izlaz komparatora će biti 1 i u tom i samo tom taktu će drugi brojač biti uvećan. Time će se postići da se brojač uvećava na svakih 10 taktova.