## 4. CENTRALNA PROCESNA ENOTA CPU32

## 4.1 Zgradba centralne procesne enote CPU32 mikrokrmilnika MC68332

V tem delu bomo opisali arhitekturo in nabor ukazov 32-bitne centralne procesne enote mikrokrmilnika MC68332. Ta je v mnogočem podobna ostalim CPU, ki so prikazani v poglavju 11.

Centralna procesna enota CPU32 je nastala iz mikroprocesorja MC68020 in je osnovni del vseh mikrokrmilnikov iz serije MC683xx. Njena naloga je izvajanje uporabniškega programa ter koordiniranje delovanja ostalih podmodulov. Navzdol je združljiva z družino procesorjev MC68000. CPU32 lahko programiramo v višjih programskih jezikih HLL (High Level Languages), omogoča različne načine naslavljanja, poleg tega pa vsebuje še nekaj novih ukazov v primerjavi z MC68020. To so predvsem izboljšane (hitrejše) funkcije množenja, deljenja in pomika. Podatkovni registri podpirajo operacije z 8-, 16- ali 32-bitnimi operandi. V tem poglavju se ne bomo ukvarjali z interno arhitekturo CPU (slika 4. 1), saj nas s stališča uporabnika zanimajo le segmenti, ki so nam dostopni pri pisanju programov.



Slika 4. 1: Blokovni diagram CPU32

Za posredovanje informacij med uporabniškim programom in CPU so zadolženi *CPU registri*. Registri so del reduciranega področja hitrega RAM pomnilnika v CPU. Za razliko od navadnega RAM imajo centralne procesne enote le nekaj registrov (sodobnejši običajno 32, nekateri, npr. SPARC, celo 144). Zaradi tega je del kode, ki je potrebna za naslavljanje registrov, sestavljen samo iz nekaj bitov, za naslavljanje pomnilnika pa jih rabimo bistveno več, npr. 24. Čas dostopa do registrov je bistveno hitrejši od časa dostopa do pomnilnika. V

CPU imajo registri imena<sup>1</sup>, ki jih uporabljamo za naslavljanje pri programiranju (npr. D0, A7, SP itd.).

CPU32 vsebuje dva skupka internih registrov:

- registri uporabniškega modela (User Programming Model)
- registri nadzornega modela (Supervisor Programming Model)

## 4.1.1 Registri v uporabniškem modelu CPU

Pri običajnem programiranju praviloma uporabljamo le prvo skupino registrov. Uporabniški registri so (slika 4. 2):

- 1. Podatkovni registri (D0 D7),
- 2. Naslovni registri (A0 A7),
- 3. Kazalec sklada (A7 ali USP),
- 4. Programski števec (PC),
- 5. **Register pogojnih kod** (Condition Code Register) CCR.



Slika 4. 2: Uporabniški registri CPU32

Registri so praviloma ločeni od pomnilnika, pri nekaterih procesorjih (npr. Texas TMS99XX) pa so locirani v RAM pomnilniku. V MC68332 so nekatere lokacije v RAM pomnilniku vnaprej rezervirane za določanje načina obratovanja in parametriranje podmodulov (npr. MCR je "psevdoregister" za splošno določanje delovanja SIM modula in se nahaja na pomnilniški lokaciji fffa00<sub>HEX</sub> ali 7ffa00<sub>HEX</sub>). Takšne registre naslavljamo kot navadne pomnilniške lokacije.

#### 4.1.1.1 Podatkovni registri

Podatkovni registri (Data Registers) - DR se uporabljajo za delo s podatki (npr. za shranjevanje enega ali obeh operandov pri aritmetičnih ali logičnih operacijah ter rezultata te operacije). Naslavljamo jih s simbolom Dx, kjer je x zaporedna številka registra (0-7). Skupaj imamo na voljo osem 32-bitnih registrov. Zato CPU32 štejemo med 32-bitne procesorje. Podatkovni registri so analogni akumulatorjem pri nekaterih drugih CPU (npr. MC68HC11 vsebuje 8-bitna akumulatorja A in B, glej pogl. 11).

Večje število podatkovnih registrov (ali akumulatorjev) je zaželeno zaradi hitrejšega izvajanja programa, ker omogoča shranjevanje vmesnih rezultatov operacij kar v CPU. Na ta način se izognemo shranjevanju in ponovnemu branju podatkov v/iz zunanjega pomnilnika. Delo s pomnilnikom je praviloma počasnejše med ostalim tudi zato, ker ima zunanje podatkovno vodilo običajno manj podatkovnih linij od internega vodila v CPU. Npr. pri MC68332 imamo opravka s 16-bitnim zunanjim in 32-bitnim notranjim vodilom.

## 4.1.1.2 Naslovni registri

32-bitne *naslovne registre (Address Registers) - AR* uporabljamo za naslavljanje znotraj dovoljenega pomnilniškega področja. O njihovi funkciji bomo več govorili v poglavju o načinih naslavljanja (4.3).

## 4.1.1.3 Kazalec sklada

*Uporabniški kazalec sklada (*angl. *User Stack Pointer) - SP* ali *USP* je 32-bitni register, njegova vsebina pa je naslov začetka (vrh) uporabniškega *sklada* (angl. User Stack). Način dela s skladom opisuje poglavje 4.2.7.2.

Kazalec sklada je pri večini procesorjev samostojni register, v CPU32 pa je to kar naslovni register A7. Kadar ni v funkciji naslavljanja sklada je enakovreden ostalim naslovnim registrom. Zaradi te dvojne narave moramo biti pri pisanju programov zelo pozorni, da področje sklada ne poseže v del pomnilnika, kjer so shranjeni podatki in program.

## 4.1.1.4 Programski števec

*Programski števec* (angl. *Program Counter*) - *PC* je 32-bitni register, ki kaže na naslov naslednje ukaza za izvajanje. Dolžina ukaza je odvisna od tipa (dolžine) in števila operandov ter načinov naslavljanja. Zato mora pri linearnem poteku programa *dekoder inštrukcij* CPU skrbeti za ustrezno povečevanje vsebine PC. Pri skokih znotraj programa oz. na podprograme moramo vsebino PC spremeniti tako, da kaže na izbrano skočno lokacijo, kar dosežemo s posebnimi ukazi (glej tudi pogl. 4.2.7).

## 4.1.1.5 Register pogojnih kod

Ta register je v bistvu spodnja polovica statusnega registra (glej naslednje podpoglavje).

## 4.1.2 Registri v nadzornem modelu CPU (Supervisor Programming Model)

Nadzorne registre pri normalnem režimu izvajanja programa lahko le beremo. Spreminjamo jih lahko le v nadzornem režimu obratovanja (ob setirani zastavici S v statusnem registru). Ti registri so:

- nadzorni kazalec sklada,
- alternativna funkcijska kodna registra,
- register baze vektorjev,
- statusni register.

V tem poglavju bomo opisali le funkciji zadnjih dveh.

Register baze vektorjev (Vector Base Register) - VBR je register, katerega vsebina določa začetni naslov pomnilniškega prostora, v katerem se nahajajo prekinitveni vektorji (več o tem v poglavju 4.2.8.1).

*Statusni register (Status Register) - SR* je edini 16-bitni register. Njegova funkcija je spremljanje rezultata operacij v procesorju in postavljanje temu ustreznih posebnih bitov. Zgornjih osem bitov je rezerviranih za t.i. sistemski byte, spodnjih osem bitov pa zaseda register pogojnih kod (Condition Code Register) - CCR.

| sistemski byte |    |    |    |    | _  | _  | CC | CR | _ | _ |   |   |   |   |   |    |
|----------------|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|----|
| T1             | T0 | S  | 0  | 0  | I2 | I1 | 10 | 0  | 0 | 0 | X | N | Z | V | С | SR |
| 15             | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6 | 5 | 4 | 3 | 2 | 1 | 0 | •  |

## Oznake pomenijo:

T1, T0 ... sledenje (angl. trace) programa omogočeno/onemogočeno
S ... nadzorni ("1") / uporabniški ("0") režim
I2, I1, I0 ... prekinitvena maska (nivoji dopustnih prekinitev - pogl. 4.2.8.1.1)
X ... razširitveni (angl. extend) bit
N ... rezultat negativen
Z ... rezultat nič
V ... bit presežka (angl. overflow)
C ... bit prenosa (angl. carry).

Stanje bitov X, N, Z, V, C je odvisno od rezultata večine ukazov pri vseh mikroprocesorjih, zato si podrobneje oglejmo njihov pomen.

Bit Z se načeloma postavi, če je rezultat operacije med preznačenimi števili enak nič, če pa je manjši on nič, se postavi bit N. Razširitveni bit X je, podobno kot bit  $C^2$ , pomemben pri seštevanju operandov, katerih format je večji od osnovne 32-bitne besede<sup>3</sup>. Oba bita sta zelo pomembna tudi pri operacijah pomika (angl. shift). Bit presežka (V) se postavi, ko je rezultat

<sup>&</sup>lt;sup>2</sup> Pri nekaterih procesorjih imamo le enega.

<sup>&</sup>lt;sup>3</sup> Če hočemo npr. z 32-bitnimi registri zapisati in sešteti dve 64-bitni števili, moramo pri seštevanju zgornjih 32 bitov upoštevati morebiten bit prenosa kot posledico seštevanja spodnjih 32 bitov. Primer za to je ukaz ADDX.

operacije nemogoče izpisati v obsegu operandov. Pri seštevanju (ukaz ADD) je npr. bit V posledica operacije

```
V = Sm \bullet Dm \bullet \underline{Rm} + \underline{Sm} \bullet \underline{Dm} \bullet Rm
```

kjer so Sm, Dm in Rm najbolj pomembni (MSB) biti prvega in drugega operanda ter rezultata<sup>4</sup>. Vidimo, da se bit setira, kadar sta MSB operandov enaka, MSB rezultata pa ima nasprotno vrednost. Pri seštevanju je to indikacija napake, saj pri logiki dvojiškega komplementa seštevek dveh negativnih števil (Sm = Dm = 1) ne more biti pozitiven (Rm = 0). Tak rezultat je očitno nemogoče zapisati v formatu obeh operandov.

V splošnem velja, da moramo pravila za setiranje omenjenih statusnih bitov preučiti za vsak ukaz posebej!

#### 4.2 Nabor ukazov za CPU32

V tem poglavju si bomo ogledali nabor ukazov za CPU32. Čeprav ima vsak CPU svoj lastni nabor ukazov, je velika večina ukazov skupna vsem procesorjem. Sintakse so si tudi zelo podobne, kar omogoča relativno hiter prehod z enega na drug procesor.

V splošnem je ukaz sestavljen iz

- neobvezne *simbolične oznake naslova ukaza* (npr. lok),
- operacije (npr. ADD),
- tipa oz. širine operandov (B byte, W beseda, L dvojna beseda),
- prvega operanda (npr. DD),
- drugega operanda (npr. D1) pri večini ukazov vsebuje tudi rezultat operacije,
- *komentarja* (za zvezdico \*):

```
lok ADD·L DO·Dl *seštevanje dveh 32-bitnih števil (long)
iz
*DO in Dl; rezultat se nahaja v Dl -
*prejšnja vsebina Dl je izgubljena
```

Poleg teh obstajajo tudi ukazi z enim operandom (npr. CLR·L DD) in ukazi brez operanda (npr. NOP). Sintaksa ukazov, ki so opisani v tem poglavju, velja za najnižji nivo vpisa ukazov, to je v *zbirniku* (angl. *assembler*).

V naslednjih podpoglavjih so ukazi glede na njihovo funkcijo predstavljeni v skupinah :

- ukazi za prenos podatkov,
- ukazi za celoštevilčno (integer) aritmetiko,
- logične operacije,

• operacije pomika in rotacije,

• operacije za manipulacije z biti,

<sup>&</sup>lt;sup>4</sup> Operator "•" pomeni logično konjunkcijo (logična funkcija IN - angl. AND), "+" pa logično disjunkcijo (funkcija ALI - angl. OR). V nadaljevanju bomo negacijo bita, celotnega tipa ali signala označevali s podčrtajem (npr. <u>CS</u>).

\_\_\_\_\_

- operacije med BCD števili,
- ukazi za nadzor nad potekom izvajanja programa,
- ukazi za sistemski nadzor.

V tabelah se uporabljajo številne okrajšave, ki ponazarjajo načine naslavljanja ter funkcije posameznih ukazov:

data podatek, ki je vsebovan v samem ukazu

Dest (angl. destination) operand in končni rezultat (cilj)

Source operand (začetna lokacija)<sup>5</sup>

vektor lokacija prekinitvenega vektorja (glej podpogl. 4.2.8.1.1)

An katerikoli naslovni register (A0 - A7)

Ax, Ay naslovna registra, ki ju uporabljamo v ukazu Dn katerikoli podatkovni register (D0 - D7)
Rc nadzorni register (VBR, SFC, DFC)
Rn katerikoli podatkovni ali naslovni register

Dh, Dl podatkovna registra, ki vsebujeta višjo in nižjo polovico 64-bitnega rezultata

množenja

Dr, Dq podatkovna registra, ki vsebujeta ostanek in količnik pri celoštevilčnem

deljenju

Dx, Dy podatkovna registra, ki ju uporabljamo pri izračunu v ukazu Dym, Dyn podatkovna registra, vrednosti za tabelarično interpolacijo

Xn indeksni register

[An] podaljšek naslova

cc pogojna koda(pri pogojnih operacijah)

d# odmik pri naslavljanju (angl. displacement), npr. d<sub>16</sub> je 16-bitni odmik

<ea> efektivni naslov (načeloma pomeni poljubni način naslavljanja;

za natančnejše informacije glej [25])

#<data> takojšnji celoštevilčni podatek

oznaka (simbolični naslov) v zbirniku (angl. label)

list lista, seznam registrov, npr. D3-D0

[...] biti operanda, npr. [7] označuje 7. bit, [32:24] pa bite od 32 do 24

(...) vsebina lokacije, npr. (Rn) označuje vsebino registra Rn

CCR register za pogojno kodo (angl. condition code register) - spodnji byte

statusnega registra (sestavljen iz bitov X, N, Z, V, C; glej pogl. 4.1.2)

PC programski števec SP aktivni kazalec sklada SR statusni register

SSP kazalec sklada v nadzornem režimu

USP uporabniški kazalec sklada

FC funkcijska koda

DFC register za funkcijsko kodo končnega naslova SFC register za funkcijsko kodo začetnega naslova

<sup>&</sup>lt;sup>5</sup> Primer: pri ukazu ADD · L DD ¬DL je D0 Source, D1 pa Dest. To pomeni, da bo seštevek vsebin obeh registrov shranjen v registru D1, vsebina D0 pa ostane nespremenjena.

Booleova logična funkcija IN
 + Booleova logična funkcija ALI
 ⊕ Booleova logična funkcija EKSKLUZIVNI ALI

<u>x</u> Booleov logični komplement (invertiranje operanda) LSW, MSW manj pomembna (desna) in bolj pomembna (leva) beseda

V tabelah ukazov vsebuje prvi stolpec t.i. *mnemonik* ukaza<sup>6</sup>, drugi splošno sintakso oz. dovoljene tipe operanda (ali operandov). Tretji stolpec deklarira možne tipe oz. dolžine operandov (B, W, L: 8, 16 ali 32 bitov), četrti pa opisuje funkcijo ukaza.

## **OPOZORILO!**

Načeloma velja, da nadomešča simbol <ea> katerikoli tip naslova: Dx, Ax, #xxx itd. Za omejitve pri posameznih ukazih glej literaturo [25].

Primeri ukazov so pisani v debug/monitorskem programu CPU32BUG, kjer so z "%" označena binarna števila, z "&" desetiška, operandi s simbolom "\$" oz. brez kakršnekoli oznake pa so pisani v šestnajstiški kodi. Tukaj velja še povedati, da se pri nekaterih drugih zbirnikih sintaksa nekoliko razlikuje od tukaj prikazane.

## 4.2.1 Ukazi za prenos podatkov

| Ukaz  | Sintaksa                 | Dolžina operanda       | Operacija                                                       |
|-------|--------------------------|------------------------|-----------------------------------------------------------------|
| EXG   | Rn₁ Rn                   | 32                     | $Rn \Rightarrow Rn$                                             |
| LEA   | <ea>ı An</ea>            | 32                     | <ea>⇒An</ea>                                                    |
| LINK  | Anı # <d></d>            | 16, 32                 | $SP-4\Rightarrow SP,An\Rightarrow (SP); SP\Rightarrow An,$      |
|       |                          |                        | SP+d⇒SP                                                         |
| MOVE  | <ea>1 <ea></ea></ea>     | 8, 16, 32              | Source⇒Dest                                                     |
| MOVEA | <ea>ı An</ea>            | $16,32 \Rightarrow 32$ | Source⇒Dest                                                     |
| MOVEM | listı <ea></ea>          | 16, 32                 | našteti registri⇒Dest                                           |
|       | <ea>ı list</ea>          | $16,32 \Rightarrow 32$ | Source⇒našteti registri                                         |
| MOVEP | Dn¬ (dı⊾¬                | 16, 32                 | $Dn[31:24] \Rightarrow (An+d); Dn[23:16] \Rightarrow (An+d+2);$ |
|       | An)                      |                        | $Dn[15:8] \Rightarrow (An+d+4);$                                |
|       |                          |                        | $Dn[7:0] \Rightarrow (An+d+6)$                                  |
|       |                          |                        | $(An+d)\Rightarrow Dn[31:24];(An+d+2)\Rightarrow Dn[23:16;$     |
|       | (d <sub>lb r</sub> An) r |                        | $(An+d+4) \Rightarrow$                                          |
|       | Dn                       |                        | $Dn[15:8];(An+d+6) \Rightarrow Dn[7:0]$                         |
| MOVEQ | # <data>ı Dn</data>      | $8 \Rightarrow 32$     | takojšnji podatek⇒Dest                                          |
| PEA   | <ea></ea>                | 32                     | SP-4⇒SP; <ea>⇒SP</ea>                                           |
| UNLK  | An                       | 32                     | $An \Rightarrow SP; (SP) \Rightarrow An, SP+4 \Rightarrow SP$   |

Osnovna funkcija te skupine ukazov je prenos in shranjevanje podatkov in naslovov (npr. iz registra v register ali pomnilnik).

\_

<sup>&</sup>lt;sup>6</sup> Izraz "mnemonik" ali "mnemotehnični" pomeni, da nas že naziv ukaza spominja na njegovo funkcjo, npr. ukaz CLR (iz angleške besede "clear" - izbrisati) postavi vse bite operanda v stanje "0".

## Primeri ukazov:

• MOVEA•L #\$12345678 A3

32-bitno konstanto 12345678<sub>HEX</sub> naloži v A3.

• MOVE.B DO, D2

pred izvršitvijo: (D0)=12345678<sub>HEX</sub> in (D2)=87654321<sub>HEX</sub>, po izvršitvi: (D0) = 12345678<sub>HEX</sub> in (D2)=87654378<sub>HEX</sub>.

PAZI: le spodnji byte ciljne lokacije se zamenja s spodnjim bytom začetnega naslova!

## 4.2.2 Ukazi za celoštevilčno (integer) aritmetiko

| Ukaz        | Sintaksa                   | Dolžina operanda | Operacija                               |
|-------------|----------------------------|------------------|-----------------------------------------|
| ADD         | Dn₁ <ea></ea>              | 8, 16, 32        | Source+Dest⇒Dest                        |
|             | <ea>₁ Dn</ea>              | 8, 16, 32        |                                         |
| ADDA        | <ea>₁ An</ea>              | 16, 32           | Source+Dest⇒Dest                        |
| ADDI        | # <data>1<ea></ea></data>  | 8, 16, 32        | takojšnji podatek+Dest⇒Dest             |
| ADDQ        | # <data>1<ea></ea></data>  | 8, 16, 32        | takojšnji podatek+Dest⇒Dest             |
| ADDX        | Dn <sub>1</sub> Dn         | 8, 16, 32        | Source+Dest+X⇒Dest                      |
|             | -(An) <sub>1</sub> -(An)   | 8, 16, 32        |                                         |
| CLR         | <ea></ea>                  | 8, 16, 32        | 0⇒Dest                                  |
| CMP         | <ea>₁ Dn</ea>              | 8, 16, 32        | (Dest-Source), postavi CCR              |
| CMPA        | <ea>¬ An</ea>              | 16, 32           | (Dest-Source), postavi CCR              |
| CMPI        | # <data>1 <ea></ea></data> | 8, 16, 32        | (Dest-data), postavi CCR                |
| CMPM        | (An)+ <sub>1</sub> (An)+   | 8, 16, 32        | (Dest-Source), postavi CCR              |
| CMP2        | <ea>₁ Rn</ea>              | 8, 16, 32        | Sp. meja ≤ Rn ≤ Zg. meja, postavi CCR   |
| DIVZ/DIVU   | <ea>₁ Dn</ea>              | 32/16⇒16:16      | Dest/Source⇒Dest (z ali brez predznaka) |
| DIAZT\DIANT | <ea>¬ Dr:Dq</ea>           | 64/32⇒32:32      | Dest/Source⇒Dest (z ali brez predznaka) |
|             | <ea>¬ Dq</ea>              | 32/32⇒16         |                                         |
|             | <ea>¬ Dr:Dq</ea>           | 32/32⇒32:32      |                                         |
| EXT         | Dn                         | 8⇒16             | razširitev Dest s predznakom ⇒Dest      |
|             | Dn                         | 16⇒32            |                                         |
| EXTB        | Dn                         | 8⇒32             | razširitev Dest s predznakom ⇒Dest      |
| MULZ/MULU   | <ea>₁ Dn</ea>              | 16*16⇒32         | Dest*Source⇒Dest (z ali brez predznaka) |
|             | <ea>¬ Dl</ea>              | 32*32⇒32         |                                         |
|             | <ea>¬ Dh:Dl</ea>           | 32*32⇒64         |                                         |
| NEG         | <ea></ea>                  | 8, 16, 32        | 0-Dest⇒Dest                             |
| NEGX        | <ea></ea>                  | 8, 16, 32        | 0-Dest-X⇒Dest                           |
| ZNB         | <ea>₁ Dn</ea>              | 8, 16, 32        | Dest-Source⇒Dest                        |
|             | Dn₁ <ea></ea>              |                  |                                         |
| ZUBA        | <ea>- An</ea>              | 16, 32           | Dest-Source⇒Dest                        |
| ZUBI        | # <data>1 <ea></ea></data> | 8, 16, 32        | Dest-data⇒Dest                          |
| ZUBQ        | # <data>1 <ea></ea></data> | 8, 16, 32        | Dest-data⇒Dest                          |
| ZUBX        | Dn₁ Dn                     | 8, 16, 32        | Dest-Source-X⇒Dest                      |
|             | -(An) <sub>1</sub> -(An)   | 8, 16, 32        |                                         |
| TBLS/TBLU   | <ea>¬ Dn</ea>              | 8, 16, 32        | Dyn-Dym⇒Temp                            |
|             | Dym:Dyn <sub>1</sub> Dn    |                  | (Temp*Dn[7:0])⇒Temp                     |
|             |                            |                  | (Dym*256)+Temp⇒Dn                       |
| TBLSN/TBLUN | <ea>¬ Dn</ea>              | 8, 16, 32        | Dyn-Dym⇒Temp                            |
|             | Dym:Dyn <sub>1</sub> Dn    |                  | (Temp*Dn[7:0])/256⇒Temp                 |
|             |                            |                  | Dym+Temp⇒Dn                             |

Poleg enostavnejših aritmetičnih operacij z različnimi tipi operandov (seštevanje, odštevanje, brisanje, negiranje...), sodita v to skupino še ukaza za množenje in deljenje, ki običajno nista del nabora ukazov enostavnejših procesorjev.

Ukazi za primerjavo dveh operandov so v osnovu operacije odštevanja, pri čemer se oba operanda ne spremenita. Edina posledica ukaza je postavitev ustreznih bitov v CCR registru.

#### Primeri ukazov:

. NEG-L DO

<u>pred ukazom</u>:  $(D0) = 00001234_{HEX}$ , <u>po ukazu</u>:  $(D0) = ffffedcc_{HEX}$ 

• ADD.B D3.D0

<u>pred ukazom</u>:  $(D3) = 12121212_{HEX}, (D0) = 12345678_{HEX},$ 

<u>po ukazu</u>:  $(D3) = 12121212_{HEX}$ ,  $(D0) = 1234568a_{HEX}$  (sodeluje le LSByte).

• SUBI.L #\$ffffffffpDO

<u>pred ukazom</u>:  $(D0) = ffffffff_{HEX} = -1_{DEC}$ ,

<u>po ukazu</u>: (D0) = 0, zaradi:  $-1_{DEC} - (-1_{DEC}) = 0$ .

## 4.2.3 Logične operacije

| Ukaz | Sintaksa                   | Dolžina operanda | Operacija              |
|------|----------------------------|------------------|------------------------|
| AND  | <ea>1 Dn</ea>              | 8, 16, 32        | Source•Dest⇒Dest       |
|      | Dn <sub>1</sub> <ea></ea>  | 8, 16, 32        |                        |
| ANDI | # <data>ı <ea></ea></data> | 8, 16, 32        | data•Dest⇒Dest         |
| EOR  | Dn₁ <ea></ea>              | 8, 16, 32        | Source⊕Dest⇒Dest       |
| EORI | # <data>ı <ea></ea></data> | 8, 16, 32        | data⊕Dest⇒Dest         |
| NOT  | <ea></ea>                  | 8, 16, 32        | <u>Dest</u> ⇒Dest      |
| OR   | <ea>ı Dn</ea>              | 8, 16, 32        | Source+Dest⇒Dest       |
|      | Dn₁ <ea></ea>              | 8, 16, 32        |                        |
| ORI  | # <data>1 <ea></ea></data> | 8, 16, 32        | data+Dest⇒Dest         |
| TZT  | <ea></ea>                  | 8, 16, 32        | Source-0; spremeni CCR |

V tej skupini so ukazi za izvajanje logičnih operacij IN, ALI, EKSKLUZIVNI ALI in NE (angl. AND, OR, EOR in NOT) ter njihove inačice z neposrednim operandom. V operacijah se povezujejo biti na istih pozicijah (enake uteži) znotraj operanda.

#### Primeri ukazov:

## • AND.L (AD) ¬DD

## pred ukazom:

- $(A0) = 00008000_{HEX},$
- dvojna beseda na naslovu (8000) je 87654321<sub>HEX</sub> ter
- $(D0) = ffffedcc_{HEX};$

## po ukazu:

- $(A0) = 00008000_{HEX}$
- $(8000) = 87654321_{HEX}$  ter
- (D0) = 87654100<sub>HEX</sub> (zaradi lažje ponazoritve pretvori v binarna števila).

## • EORI.₩ #\$1212.DO

<u>pred ukazom</u>:  $(D0) = 333333333_{HEX}$ ,

<u>po ukazu</u>:  $(D0) = 33332121_{HEX}$  (sodeluje le LSW):

## • TZT.W DO

(D0) = 1234abcd<sub>HEX</sub> <u>pred</u> in <u>po izvršitvi</u> ukaza; ukaz postavi bit N (rezultat negativen) v CCR (del statusnega registra), saj obravnava le LSW (abcd<sub>HEX</sub>), ki je negativen po logiki dvojiškega komplementa:

## 4.2.4 Pomične in rotacijske operacije

| Ukaz | Sintaksa            | Dolžina   | Operacija    |
|------|---------------------|-----------|--------------|
|      |                     | operanda  |              |
| AZL  | Dn <sub>1</sub> Dn  | 8, 16, 32 |              |
|      | # <data>1 Dn</data> | 8, 16, 32 | X/C          |
|      | <ea></ea>           | 16        |              |
| ASR  | Dn <sub>1</sub> Dn  | 8, 16, 32 |              |
|      | # <data>ı Dn</data> | 8, 16, 32 | <b>→</b> X/C |
|      | <ea></ea>           | 16        |              |
| LZL  | Dn <sub>1</sub> Dn  | 8, 16, 32 |              |
|      | # <data>ı Dn</data> | 8, 16, 32 | X/C   ←      |
|      | <ea></ea>           | 16        | AUC 1 0      |
| LSR  | Dn <sub>1</sub> Dn  | 8, 16, 32 |              |
|      | # <data>ı Dn</data> | 8, 16, 32 | 0 - X/C      |
|      | <ea></ea>           | 16        |              |
| ROL  | Dn <sub>1</sub> Dn  | 8, 16, 32 |              |
|      | # <data>ı Dn</data> | 8, 16, 32 |              |
|      | <ea></ea>           | 16        |              |
| ROR  | Dn <sub>a</sub> Dn  | 8, 16, 32 |              |
|      | # <data>ı Dn</data> | 8, 16, 32 |              |
|      | <ea></ea>           | 16        |              |
| ROXL | Dn <sub>a</sub> Dn  | 8, 16, 32 |              |
|      | # <data>ı Dn</data> | 8, 16, 32 |              |
|      | <ea></ea>           | 16        |              |
| ROXR | Dn <sub>1</sub> Dn  | 8, 16, 32 |              |
|      | # <data>ı Dn</data> | 8, 16, 32 |              |
|      | <ea></ea>           | 16        |              |
| ZMAP | Dn                  | 16        |              |
|      |                     |           |              |
|      |                     |           | MSW LSW      |
|      |                     |           | <u> </u>     |

V tej skupini so ukazi za pomik (angl. shift) bitov znotraj operanda. Ukazi se razlikujejo glede na smer in število mest pomika, stanje "izpraznjenega" bita (MSB ali LSB) ter položaj ali indikacijo "izpadlega" bita.

Kot primer si lahko ogledamo ukaz ASR·W #2¬ DD (slika 4. 3). Pomik se nanaša le na spodnjih 16 bitov registra D0. Predpostavimo, da obdelujemo le 16-bitne informacije, torej je pred izvršitvijo ukaza vsebina spodnje besede v D0 po predznaku negativna: 1101 1100 0010  $0000_{\rm BIN} = {\rm dc20_{HEX}} = -9184_{\rm DEC}$  (MSW = 0). Ukaz premakne vse bite v registru za dve poziciji v desno, pri čemer se prazni poziciji na levi naložita z "1" (MSB), skrajnji desni biti pa zapustijo register (razen zadnjega, ki se naloži v X oz. C bit statusnega registra. Nova vsebina registra je 1111 0111 0000  $1000_{\rm BIN} = f708_{\rm HEX} = -2296_{\rm DEC}$  (ob upoštevanju le spodnje besede), torej štirikrat manjša od izhodiščne. Rezultat je pričakovan, saj je pomik bitov v levo (npr. z ukazom ASL) ali v desno za *n* pozicij enak množenju oz. deljenju z 2<sup>n</sup>.



Slika 4. 3: Pomik bitov pri ukazu ASR.W #2, D0

Podoben rezultat ukaza ASR dosežemo tudi z ukazom LSR, obstaja pa ena bistvena razlika: pri LSR ukazu se pri vsakem pomiku za en bit MSB napolni vedno z "0", pri ASR pa se preslika prejšnji MSB. Slednji torej ohranja predznak originalnega števila in opravlja deljenja z 2, 4, 8 itd., LSR pa le premika bite, brez upoštevanja predznaka (od tod tudi naziv "logični premik v desno", Logical Shift Right - LSR).

#### Primeri ukazov:

Naslednja skupina ukazov obdeluje D0, katerega vsebina pred izvršitvjo je enaka  $12345678_{\rm HEX} = 0001~0010~0011~0100~0101~0110~0111~1000_{\rm BIN}$ . Komentar kaže spremenjena stanja D0:

#### ● ROL.B #l¬ DO

123456F0<sub>HEX</sub> = 0001 0010 0011 0100 0101 0110 1111 0000<sub>BIN</sub>; biti <u>desnega byta</u> se premaknejo za eno pozijo v levo, MSB pa postane LSB; ostali biti v D0 so nespremenjeni.

#### • LZL·L #2, DO

48D15BC0<sub>HEX</sub> = 0100 1000 1101 0001 0101 1011 1100 0000<sub>BIN</sub>; celotna vsebina D0 se premakne v levo za dva bita; pri vsakem premiku se c LSB naloži 0.

## OC GAMS •

 $5BC048D1_{HEX} = 0101\ 1011\ 1100\ 0000\ 0010\ 1000\ 1101\ 0001_{BIN}$ ; LSW in MSW zamenjata mesti.

## 4.2.5 Operacije manipuliranja z biti

| Ukaz | Sintaksa                   | Dolžina<br>operanda | Operacija                                                                                                   |
|------|----------------------------|---------------------|-------------------------------------------------------------------------------------------------------------|
| BCHG | Dn₁ <ea></ea>              | 8, 32               | $(\le \underline{\text{st. bita}} \ge \underline{\text{Dest}}) \Rightarrow Z \Rightarrow \text{bit v Dest}$ |
|      | # <data>1 <ea></ea></data> |                     |                                                                                                             |
| BCLR | Dn₁ <ea></ea>              | 8, 32               | $(\le \text{st. bita} \ge \text{Dest}) \Rightarrow Z$                                                       |
|      | # <data>1 <ea></ea></data> |                     | $0 \Rightarrow \text{bit v Dest}$                                                                           |
| BZET | Dn₁ <ea></ea>              | 8, 32               | $(\le \text{st. bita} \ge \text{Dest}) \Rightarrow Z$                                                       |
|      | # <data>1 <ea></ea></data> |                     | $1 \Rightarrow \text{bit v Dest}$                                                                           |
| TZTB | Dn₁ <ea></ea>              | 8, 32               | $(\le \text{st. bita} \ge \text{Dest}) \Rightarrow Z$                                                       |
|      | # <data>1 <ea></ea></data> |                     |                                                                                                             |

Naloga te skupine ukazov je spreminjanje in testiranje posameznih bitov znotraj byta ali dolge besede.

## Primeri ukazov:

Vsebina D0 je pred izvajanjem zaporedja ukazov:

 $1111\ 1111_{HEX} = 0001\ 0001\ 0001\ 0001\ 0001\ 0001\ 0001\ 0001$ 

## ● BCHG.L #3¬DO

stanje bita 3 v D0 (četrtega z desne strani) je 0, zato setiraj Z bit CCR, nato pa isti bit v D0 negiraj; rezultat je 1111 1119<sub>HEX</sub>.

## • BCLR.L #3,DO

isti bit najprej primerjaj z "0", ker pa je "1", resetiraj Z v CCR; nato briši bit v D0; rezultat je  $1111\ 1111_{HEX}$ .

## 4.2.6 Operacije z BCD števili

| Ukaz | Sintaksa                 | Dolžina<br>operanda | Operacija                                          |
|------|--------------------------|---------------------|----------------------------------------------------|
|      |                          | operanua            |                                                    |
| ABCD | Dn <sub>7</sub> Dn       | 8                   | $Source_{10} + Dest_{10} + X \Rightarrow Dest$     |
|      | -(An) <sub>1</sub> -(An) |                     |                                                    |
| NBCD | <ea></ea>                | 8                   | $0 - Dest_{10} - X \Rightarrow Dest$               |
| ZBCD | Dn ¬ Dn                  | 8                   | $Dest_{10}$ - $Source_{10}$ - $X \Rightarrow Dest$ |
|      | -(An) <sub>1</sub> -(An) |                     |                                                    |

V poglavju 1.1.3 smo videli, da je BCD format nekakšen vmesni zapis med decimalnim in binarnim. Vsak naslednji levi nibble množimo z naslednjo višjo potenco baze 10, saj ustrezajo enicam, deseticam, stoticam itd. Zato veljajo za takšen zapis tudi posebna aritmetična pravila. Pri procesorjih, ki teh ukazov nimajo, je treba napisati posebne podprograme za BCD operacije, kot so seštevanje, odštevanje in negacija. Ukazi obravnavajo le LSByte.

#### Primer ukaza:

#### ● ABCD DO¬D1

Začetni pogoji:  $(D0) = 12345678_{HEX}, (D1) = 33333333_{HEX}.$ Po ukazu:  $(D1) = 333333311_{HEX}, razširitveni bit X = "1".$ 

## Pojasnilo:

Skrajnja desna nibbla seštevamo enako kot decimalna števila. X bit v CCR se postavi v stanje 1, če rezultat presega obseg enega byta:



Rezultat "navadnega" binarnega seštevanja bi bil ab<sub>HEX</sub>.

## 4.2.7 Ukazi za nadzor nad potekom izvajanja programa

| Ukaz | Sintaksa          | Dolžina    | Operacija                                                           |  |  |  |  |  |
|------|-------------------|------------|---------------------------------------------------------------------|--|--|--|--|--|
|      |                   | operanda   |                                                                     |  |  |  |  |  |
|      | Pogojno izvajanje |            |                                                                     |  |  |  |  |  |
| Всс  | <oznaka></oznaka> | 8, 16, 32  | če pogoj $TRUE$ , $PC + d \Rightarrow PC$                           |  |  |  |  |  |
| DBcc | ٦n و              | 16         | če pogoj <i>FALSE</i> , Dn - 1 $\Rightarrow$ PC;                    |  |  |  |  |  |
|      | <oznaka></oznaka> |            | če Dn $\neq$ (-1), PC + d $\Rightarrow$ PC                          |  |  |  |  |  |
| Zcc  | <ea></ea>         | 8          | če pogoj TRUE, setiraj bite v Dest; drugače pa                      |  |  |  |  |  |
|      |                   |            | jih resetiraj                                                       |  |  |  |  |  |
|      |                   | Brezpogo   | ojno izvajanje                                                      |  |  |  |  |  |
| BRA  | <oznaka></oznaka> | 8, 16, 32  | $PC + d \Rightarrow PC$                                             |  |  |  |  |  |
| BSR  | <oznaka></oznaka> | 8, 16, 32  | $SP - 4 \Rightarrow SP; PC \Rightarrow (SP); PC + d \Rightarrow PC$ |  |  |  |  |  |
| JMP  | <ea></ea>         |            | $Dest \Rightarrow PC$                                               |  |  |  |  |  |
| JZR  | <ea></ea>         |            | $SP - 4 \Rightarrow SP; PC \Rightarrow (SP); Dest \Rightarrow PC$   |  |  |  |  |  |
| NOP  |                   |            | $PC + 2 \Rightarrow PC$                                             |  |  |  |  |  |
|      |                   | Vrnitve iz | podprogramov                                                        |  |  |  |  |  |
| RTD  | # <d></d>         | 16         | $(SP) \Rightarrow PC; SP + 4 + d \Rightarrow SP$                    |  |  |  |  |  |
| RTR  |                   |            | $(SP) \Rightarrow CCR; SP + 2 \Rightarrow SP; (SP) \Rightarrow PC;$ |  |  |  |  |  |
|      |                   |            | $SP + 4 \Rightarrow SP$                                             |  |  |  |  |  |
| RTS  |                   |            | $(SP) \Rightarrow PC; SP + 4 \Rightarrow SP$                        |  |  |  |  |  |

Pogoj za skok pri pogojnih skokih izberemo tako, da oznako "cc" iz prejšnje tabele (ukazi Bcc, DBcc in Scc) zamenjamo z naslednjimi simboli:

| CC | - C resetiran                           | CS | - C setiran                                       |
|----|-----------------------------------------|----|---------------------------------------------------|
| EQ | - enak (angl. equal)                    | T  | - TRUE (trditev resnična)                         |
| GE | - večji (angl. greater) ali enak        | F  | - FALSE (trditev neresnična - le pri DBcc in Scc) |
| HI | - višji (angl. higher)                  | GT | - večji od                                        |
| LE | - manjši ali enak (angl. less or equal) | LT | - manjši od                                       |
| LS | - nižji ali enak (angl. low or same)    | NE | - neenak                                          |
| MI | - negativen                             | VC | - bit V v SP (presežek) resetiran                 |
| PL | - pozitiven                             | VS | - V setiran                                       |

Tabela 4. 1: Simboli za pogoje pri pogojnih skokih (vpišemo jih namesto cc)

Tukaj moramo opozoriti na razliko med pogojema "večji" in "manjši" ter "višji" in "nižji". Pogoja "večji" in "manjši" (ukazi GE, GT, LT in LE) pomenita, da se vsebini prirejenih operandov interpretirata kot predznačena števila (S). Pri pogojih "višji" in "nižji" (ukaza HI, LS) pa se vsebini operandov obravnavata kot nepredznačena števila (U, glej tudi pogl. 1.2).

Včasih je treba linearno izvajanje programov nadaljevati z ukazom na neki drugi lokaciji. Tak skok je lahko *brezpogojen* ali pa odvisen od rezultata prejšnje operacije oz. od stanja bitov v statusnem registru - *pogojni skok* (slika 4. 4).

Poleg tega delimo skoke v dve veliki skupini:

- enostavni skoki na lokacije znotraj podprograma,
- skoki na podprograme.

V prvo skupino sodijo skoki, pri katerih se spremeni samo vsebina PC, vsi ostali registri pa ostanejo nespremenjeni. Druga skupina skokov je predvidena za nadaljevanje programa na ločeni programski sekvenci (t.i. *podprogamu*, angl. subroutine), po koncu katere se bomo vrnili na začetno skočno lokacijo. Pri tem se poleg PC spremeni tudi vsebina SP.

#### 4.2.7.1 Enostavni skoki na lokacije

Slika 4. 4 kaže primer enostavnega pogojnega skoka na lokacijo, ki smo jo označili s simbolom (angl. label). V konkretnem primeru se bo izvajanje programa nadaljevalo z ukazom, ki se nahaja na lokaciji lok (sekvenca ①), če bo izpolnjen pogoj, da je setiran bit Z v SR (vsebina D0 je enaka 5). V nasprotnem primeru se bo program izvajal linearno (sekvenca ②). Pomembno je vedeti, da se bo tudi v tem primeru ukaz na oznaki lok izvajal po izvršitvi predhodnih ukazov, če med njimi ni kakega drugega skoka. Pri brezpogojnih skokih (BRA in JMP) se sekvenca ① izvaja vedno, ne glede na rezultat prejšnje operacije.



Slika 4. 4: Primer enostavnega brezpogojnega skoka na lokacijo

Načeloma obstajata dva tipa ukazov za skoke oz. razvejitve: prvi imajo začetnico "J" (iz angl. jump - skok; npr. JMP), drugi pa "B" (iz angl. branch - razvejitev; npr. Bcc). Pri prvem se naslov skočne lokacije nahaja v registru, ki je določen v 6-bitnem polju <ea>7 16-bitne kode ukaza. V drugem primeru skočno lokacijo dobimo tako, da trenutni vrednosti PC prištejemo odmik (t.i. "displacement" - d). 8-bitni odmik (skočni naslov PC±127), je sestavni del kode ukaza, za določanje 16- ali 32-bitnega odmikak pa rabimo eno oz. dve dodatni besedi..

#### Primer ukazov:

<sup>&</sup>lt;sup>7</sup> Navadno jo označujemo s simboličnim naslovom.

Vsebina D0 je c000 0000<sub>HEX</sub>. Po primerjavi D0 z 0 (npr. ukaz CMP·L #O¬DO) bo pogoj za skok BHI skok izpolnjen, za BGT skokl pa ne. Velja namreč:

```
<u>nepredznačeno</u> (U): c000\ 0000_{HEX} = 3\ 221\ 225\ 472_{DEC} (večji od nič), 
<u>predznačeno</u> (S): c000\ 0000_{HEX} = -1\ 073\ 741\ 824_{DEC} (manjši od nič).
```

## 4.2.7.2 Skoki na podprograme

Zapletene in dolge programe, kjer želimo ohraniti preglednost nad potekom izvajanja, ali programe, pri katerih med izvajanjem večkrat ponovimo enako programsko sekvenco<sup>8</sup>, je smiselno sestavljati modularno, v podprogramih ali funkcijah. Takrat govorimo o *strukturiranem programiranju* (slika 4. 5).

Za skoke na podprogram je značilna načelna vrnitev v glavni program ali podprogram, iz katerega smo izvršili prvotni skok. Izvajanje programa se nadaljuje z ukazom, ki sledi skočnem ukazu. Iz enega podprograma lahko skočimo na naslednjega, iz njega na naslednjega itd. Ta postopek imenujemo *gnezdenje* (angl. nesting), kar kaže slika 4. 5. Število nivojev gnezdenja je načeloma omejeno z velikostjo sklada.



Slika 4. 5: Blokovna shema strukturnega programiranja

Iz opisanega sledita dva osnovna koraka pri uporabi podprogramov (ne glede na to, ali imamo opravka z razvejitvijo ali s skokom):

## • skok na podprogram (BSR ali JSR)

<sup>&</sup>lt;sup>8</sup> Pri tem so lahko vhodni podatki v to sekvenco različni, ukazi pa vedno enaki. Npr. sekvenco za PI regulator v regulacijskem algoritmu enosmernega motorja lahko uporabimo za regulacijo hitrosti, fluksa ali toka.

- 1. kazalec sklada (SP) <u>se zmanjša</u> za štiri (sprosti prostor štirih bytov 32 bitov v skladu), ker se
- 2. vrednost tekočega PC (32-bitni naslov ukaza za skočnim ukazom v starem podprogramu) naloži v sklad,
- 3. v PC se naloži začetna lokacija podprograma (nadaljevanje izvajanja ukazov na podprogramskem modulu).
- vrnitev iz podprograma (ukaz RTS angl. Return from Subroutine):
  - 1. vsebina lokacije sklada na katero kaže SP se naloži v PC (stara vsebina PC, ki kaže na naslednji ukaz za skokom v glavnem programu),
  - 2. kazalec sklada se vrne na prejšnjo vrednost (se <u>poveča</u> za štiri).

Kot vidimo, je ena od funkcij sklada začasno shranjevanje sistemskih podatkov (v tem primeru naslov, s katerim nadaljujemo izvajanje programa po vrnitvi iz podprograma). Pri izvajanju ukazov, kot so npr. JSR, BSR, RTS itd., se vrednost kazalca sklada, ki kaže na zadnji naloženi podatek, samodejno zmanjšuje (skok na podprogram) ali povečuje (vrnitev iz podprograma)<sup>9</sup>. Pri tem moramo paziti na naslednje:

- Če med skokom na podprogram in vrnitvijo iz njega (komplementarna ukaza) želimo nekaj naložiti v sklad oz. spremeniti vrednost v SP, moramo pred ukazom RTS vrniti SP v izhodiščno stanje. V nasprotnem se na vrhu sklada ne nahaja povratni naslov, zato ne preberemo pravilnega podatka in je vrnitev onemogočena. Na pravilno manipuliranje s skladom moramo biti še posebej pozorni pri gnezdenju.
- Za sklad moramo rezervirati področje v delovnem RAM pomnilniku. Njegova velikost je odvisna od zahtev programa (npr. od nivojev gnezdenja). Prav zaradi tega je definirana dinamično. Sklad se običajno postavi na **najvišji prosti naslov RAM pomnilnika**. Polnjenje sklada oz. njegovo povečevanje poteka proti nižjim lokacijam, torej se pri polnjenju sklada SP zmanjšuje (slika 4. 6). Edina skrb programerja je, da se sklad in ostali koristni podatki ali program v RAM tudi pri še tako velikem številu lokacij sklada nikoli ne prekrivajo!



Slika 4. 6: Smer polnjenja sklada

#### 4.2.8 Ukazi za sistemski nadzor

<sup>&</sup>lt;sup>9</sup> Sklad deluje na LIFO principu (angl. Last In First Out): zadnji vhodni podatek bo tudi prvi izhodni.

| Ukaz      | Sintaksa                        | Dolžina   | Operacija                                                                                                                 |
|-----------|---------------------------------|-----------|---------------------------------------------------------------------------------------------------------------------------|
|           |                                 | operand   |                                                                                                                           |
|           |                                 | a         | D. H                                                                                                                      |
| ANDI      | # . L SD                        | 1.6       | Privilegirani                                                                                                             |
|           | # <data>1 SR</data>             | 16        | $Data \bullet SR \Rightarrow SR$                                                                                          |
| EORI      | # <data>ı SR</data>             | 16        | $Data \oplus SR \Rightarrow SR$                                                                                           |
| MOVE      | <ea>, SR<br/>SR, <ea></ea></ea> | 16<br>16  | Source ⇒ SR                                                                                                               |
| MOVEA     | USP <sub>1</sub> An             |           | $SR \Rightarrow Dest$                                                                                                     |
| HOVEA     | Ana USP                         | 32<br>32  | USP⇒An                                                                                                                    |
| MOVEC     | Rc Rn                           |           | $An \Rightarrow USP$                                                                                                      |
| HOVEC     | Rn <sub>1</sub> Rc              | 32<br>32  | $Rc \Rightarrow Rn$                                                                                                       |
| MOVES     | Rn <sub>1</sub> <ea></ea>       |           | $Rn \Rightarrow Rc$                                                                                                       |
| IIO A E Z | <ea>; Rn</ea>                   | 8, 16, 32 | Rn ⇒ Dest ob uporabi DFC                                                                                                  |
| ORI       | # <data>1 SR</data>             | 16        | Source ob uporabi SFC ⇒ Rn                                                                                                |
| RESET     | #\uata\1 3N                     | 16        | Data + SR ⇒ SR                                                                                                            |
| RTE       |                                 |           | aktiviraj linijo <u>RESET</u>                                                                                             |
| KIL       |                                 |           | $(SP) \Rightarrow SR, SP + 2 \Rightarrow SP; (SP) \Rightarrow PC,$                                                        |
| 9072      | # <data></data>                 | 16        | SP + 4 ⇒ SP; ponovno vzpostavi sklad ustrezno formatu                                                                     |
| LPSTOP    | # <data></data>                 | 10        | Data ⇒ SR; STOP                                                                                                           |
| LP210b    | # <data></data>                 |           | Data ⇒ SR; prekinitvena maska ⇒ EBI; STOP                                                                                 |
| BKPT      | #<<===>                         | Gen       | eriranje TRAP funkcije                                                                                                    |
| DKFI      | # <data></data>                 |           | če prekinitveni (breakpoint) ciklus potrjen, izvrši vrnjeno ukazno besedo, drugače izvrši trap funkcijo zaradi ilegalnega |
|           |                                 |           | ukaza ukaza ukaza                                                                                                         |
| BGND      |                                 |           | če bacground modus omogočen, izvrši backgraund modus,                                                                     |
| 202       |                                 |           | drugače format/vektor odmik ⇒ - (SSP);                                                                                    |
|           |                                 |           | $PC \Rightarrow - (SSP); SR \Rightarrow - (SSP); (vektor) \Rightarrow PC$                                                 |
| CHK       | <ea>ı Dn</ea>                   | 16, 32    | če Dn < 0 OR Dn < (ea), CHK prekinitev                                                                                    |
| CHK5      | <ea>₁ Rn</ea>                   | 8, 16, 32 | če Rn < nižja meja OR Rn > višja meja, CHK prekinitev                                                                     |
| ILLEGAL   |                                 | , ,       | $SSP - 2 \Rightarrow SSP$ ; vektor odmik $\Rightarrow$ (SSP);                                                             |
|           |                                 |           | $SSP - 4 \Rightarrow SSP; PC \Rightarrow (SSP);$                                                                          |
|           |                                 |           | $SSP - 2 \Rightarrow SSP; SR \Rightarrow (SSP);$                                                                          |
|           |                                 |           | vektor nelegalnega ukaza ⇒ PC                                                                                             |
| TRAP      | # <data></data>                 |           | SSP - 2 $\Rightarrow$ SSP; format/vektor odmik $\Rightarrow$ (SSP)                                                        |
|           |                                 |           | $SSP - 4 \Rightarrow SSP; PC \Rightarrow (SSP), SR \Rightarrow (SSP);$                                                    |
|           |                                 |           | naslov vektorja ⇒ PC                                                                                                      |
| TRAPcc    | ni□                             |           | če cc TRUE, TRAP prekinitev                                                                                               |
|           | # <data></data>                 | 16, 32    |                                                                                                                           |
| TRAPV     |                                 |           | če V setiran, TRAP prekinitev zaradi presežka                                                                             |
|           |                                 |           | (spodnji byte statusnega registra)                                                                                        |
| ANDI      | # <data> - CCR</data>           | 8         | Data • CCR ⇒ CCR                                                                                                          |
| EORI      | # <data>¬ CCR</data>            | 8         | $Data \oplus CCR \Rightarrow CCR$                                                                                         |
| MOVE      | <ea>1 CCR</ea>                  | 16        | Source $\Rightarrow$ CCR                                                                                                  |
|           | CCR1 <ea></ea>                  | 16        | $CCR \Rightarrow Dest$                                                                                                    |
| ORI       | # <data>¬ CCR</data>            | 8         | $Data + CCR \Rightarrow CCR$                                                                                              |

Zgornja skupina ukazov vpliva na sistemski nadzor. Npr. ukaz STOP ustavi nadaljnjo obdelavo programa, enako kot LPSTOP, ki dodatno postavi mikrokrmilnik v čakalno stanje

minimalne porabe<sup>10</sup> do nastopa prekinitve, ukaza TRACE ali resetiranja mikroračunalnika. Tukaj bomo največjo pozornost posvetili ukazu RTE (angl. Return from Exception), ki je potreben za vrnitev iz *prekinitvenega podprograma*.

## 4.2.8.1 Prekinitve pri MC68332

Prekinitve (angl. interrupts) so najhitrejši način programskega servisiranja nekega izjemnega dogodka. Po definiciji je to asinhronski dogodek, ki ustavi normalno izvajanje programske sekvence in začasno usmeri potek izvajanja programa na posebno programsko sekvenco (prekinitveni podprogram, angl. interrupt handler ali subroutine). Velikokrat se namreč zgodi, da je treba čim hitreje ukrepati na nek dogodek (npr. indikacija nadtokovne zaščite signalizira preobremenjenost motorja). Ukaz, s katerim bi ob normalnem poteku izvajanja programa preverjali obstoj omenjene nevarnosti, bi lahko prišel na vrsto prepozno. Zaradi tega je v tem primeru treba ukrepati s prekinitvijo izvajanja programa takoj ob pojavu signalizacije kritičnega dogodka ter izvršiti pripadajočo programsko sekvenco (slika 4. 7). Šele po tem ukrepu se potek izvajanja programa nadaljuje v točki, kjer je prišlo do prekinitve.



Slika 4. 7: Prekinitev izvajanja programa

Načeloma obstajata dve vrsti prekinitev z ozirom na izvor zahteve po prekinitvi: softverska in hardverska (glej tudi tabelo 4. 2)<sup>11</sup>. V prvem primeru imamo opravka s prekinitvami, ki so običajno posledica napak ali nelogičnosti v programu (npr. deljenje z 0, nepravilen ukaz, ukaza CHK in CHK2 itd.). Hardverske prekinitve so posledica reakcije na zunanji signal, ki ga pripeljemo na ustrezno definirane binarne vhode (<u>RESET</u>, <u>IRQ7</u> do <u>IRQ1</u>; glej blokovno shemo na sliki 3.3). Prekinitev izvajanja programa v CPU lahko zahtevajo tudi drugi podmoduli MC68332 (npr. TPU po predhodno določenem številu preštetih pulzov na vhodnem kanalu ali QSPI pri serijskem prenosu).

V grobem je zaporedje dogodkov pri prekinitvah naslednje:

\_

Uporabno npr. pri baterijskem napajanju. S tem preide mikrokrmilnik v stanje, ko se mu aktivnost in poraba zmanjšata na minimum, potreben za ohranjanje osnovnih informacij. Stanje traja do ponovnega "prebujanja" ob določeni prekinitvi.

V Motorolinem izrazoslovju označujejo splošno prekinitev ne glede na njen vzrok z izrazom "exception" (izjema), hardverske prekinitve pa dodatno imenujejo "interrupts" ("prekinitve"). V običajnem žargonu uporabljamo izraza "softverska in hardverska prekinitev".

- 1. Zahteva po prekinitvi: zahtevnik prekinitve "zaprosi" CPU za prekinitev izvajanja programa.
- 2. CPU zazna zahtevnika prekinitve in mu ustreže (glej podpoglavje 4.2.8.1.1) ali pa ga ignorira.
- 3. Izvajanje se nadaljuje na prekinitvenem podprogramu, ki se obvezno konča z ukazom RTE (glej podpoglavje 4.2.8.1.2)!
- 4. Izvajanje programa se nadaljuje z ukazom v "glavnem programu", ki je bil na vrsti, preden je prišlo do zahteve po prekinitvi.

## 4.2.8.1.1 Hierarhija in servisiranje prekinitev

Nekatere prekinitve se izvajajo brezpogojno, druge pa lahko onemogočimo. Primer brezpogojne prekinitve je hardverska prekinitev <u>RESET</u>, ki reinicializira celoten operacijski sistem: izvajanje programa se dokončno prekine in vsi registri se postavijo v začetno stanje. Prekinitve so namreč glede na prednost (prioriteto) razdeljene na več skupin. Tako ima hardverska prekinitev <u>IRQ7</u> najvišjo, <u>IRQ1</u> pa najnižjo prioriteto. Vse ostale prekinitve razen <u>IRQ7</u> lahko onemogočimo s t.i. "*maskiranjem*". Izraz pomeni postavitev področja I2, I1, I0 (prekinitvena maska) v sistemskem zlogu SR v kombinacijo, ki dovoljuje le nekatere prekinitve (podpoglavje 4.1.2). Omogočene so vse prekinitve, katerih zaporedna številka je večja od binarnega števila v prekinitveni maski. Če se v prekinitveni maski nahaja kombinacija  $100_{\rm BIN} = 4_{\rm DEC}$ , sta <u>IRQ5</u> in <u>IRQ6</u> omogočeni, <u>IRQ1</u> - <u>IRQ4</u> pa ne. Edina izjema je <u>IRQ7</u>, ki je tudi kombinacija  $111_{\rm BIN} = 7_{\rm DEC}$  ne more preprečiti. Hierarhija prekinitev pride zlasti do izraza v primeru hkratne zahteve po več prekinitvah. V takšnem primeru imajo prekinitve z višjo prioriteto prednost pri izvajanju.

V fazi inicializacije moramo tudi določiti začetni naslov podprograma, ki se bo izvajal ob določeni prekinitvi. V t.i. "vektorski tabeli" se nahajajo kazalci na začetne lokacije podprogramov vseh prekinitev (t.i. vektorji). Programer mora v vektorje predvidenih prekinitev vpisati začetne naslove ustreznih prekinitvenih podprogramov. Tabela 4. 2 kaže vektorje in njihove naslove v vektorski tabeli za nekatere prekinitve

| Številka<br>vektorja |      |     | Opis                                |
|----------------------|------|-----|-------------------------------------|
|                      | DEC  | HEX |                                     |
| 0                    | 0    | 0   | Reset: začetni SP                   |
| 1                    | 4    | 4   | Reset: začetni PC                   |
| 3                    | 12   | c   | Napaka pri naslavljanju             |
| 4                    | 16   | 10  | Nelegalni ukaz                      |
| 5                    | 20   | 14  | Deljenje z 0                        |
| 48-58                | 192  | c0  | Rezervirano za koprocesor           |
|                      | 232  | e8  |                                     |
| 64-255               | 256  | 100 | Vektorji, ki jih definira uporabnik |
|                      | 1020 | 3fc | (npr. za TPU).                      |

Tabela 4. 2: Vektorska tabela

Položaj vektorske tabele v pomnilniku (njen začetek) določa vsebina registra VBR (glej podpoglavje 4.1.2). Na ta način lahko s spremembo vsebine VBR določimo več vektorskih tabel.

#### **Primer:**

Če hočemo napisati lasten podprogram, ki se bo izvajal v primeru operacije deljenja z nič, moramo med inicializacijo na lokacijo (VBR) + 14<sub>HEX</sub> shraniti naslov začetnega ukaza tega prekinitvenega podprograma.

## 4.2.8.1.2 Vrnitev iz prekinitvenega podprograma

Ob zahtevi po prekinitvi se vsebina SR shrani v sklad. Po skoku na prekinitveni podprogram se v sklad shrani tudi vsebina PC, enako kot pri skokih na navadne podprograme. Ta "stari" PC kaže na ukaz, pred katerim je prišlo do prekinitve. Temu ustrezno se spremeni tudi SP. To stanje je treba po opravljeni prekinitveni proceduri restavrirati, za kar poskrbi ukaz RTE, podobno kot RTS pri vrnitvi iz navadnih podprogramov.

## 4.3 Načini naslavljanja

Večina ukazov ima na voljo več možnosti definiranja izvora in končnega cilja operandov. Izbira primernega načina naslavljanja je zelo pomembna, saj neposredno vpliva na hitrost izvajanja in obsežnost programa. V tem podpoglavju si bomo ogledali le najpogostejše načine naslavljanja, ki so skupni večini mikroprocesorjev, podrobnejše informacije o CPU32 pa so v literaturi [25]. Pri ukazih z dvema operandoma lahko načeloma za vsak operand uporabimo drugačen načina naslavljanja.

## 4.3.1 Neposredno naslavljanje registrov

#### Oznaka: Dn ali An

Pri tem načinu naslavljanja (angl. direct addressing) se operandi nahajajo v podatkovnem ali naslovnem registru.

#### Primer:

```
add·l AO<sub>1</sub>D7 *vsebina AO + vsebina D7 \Rightarrow D7 move·b D3<sub>1</sub>D4 *vsebina byta z najnižjo težo iz D3 \Rightarrow D4
```

Značilnost tega naslavljanja je, da se eden (ali oba) operanda nahajata v registrih CPU. Na ta način dosežemo najhitrejše izvajanje operacij, saj kakršnokoli drugačno naslavljanje, ki operira s pomnilnikom (posebej, če le-ta ni na čipu), zahteva več urinih ciklov.

## 4.3.2 Posredno naslavljanje s pomočjo naslovnega registra

## Oznaka: (An)

Pri tem načinu naslavljanja (angl. address register indirect) je eden od operandov (ali oba) shranjen v pomnilniku na naslovu, ki ga določa naslovni register.

Primer:

MOVE·L (AO)¬D2 \*□e je vsebina AO effc<sub>HEX¬</sub> vsebina te spominske \*lokacije pa takšna kot na sliki 4• å¬ bo \*vsebina registra D2 po ukazu 23535ACb<sub>HEX</sub>

|              | <b>i</b><br>I |
|--------------|---------------|
| $effc_{HEX}$ | 23            |
| $effd_{HEX}$ | 53            |
| $effe_{HEX}$ | 5a            |
| $efff_{HEX}$ | c6            |
|              | !             |

Slika 4. 8: Primer vsebine spominske lokacije

# 4.3.3 Posredno naslavljanje s pomočjo naslovnega registra z naknadnim inkrementiranjem

## Oznaka: (An)+

Ta način je podoben prejšnjemu, le da se vsebina naslovnega registra (naslov operanda) po ukazu samodejno poveča in kaže na naslednjo lokacijo. Povečanje je odvisno od uporabljenega tipa operanda (npr. pri "long" operandih so to štirje byti).

Primer:

```
MOVE·L (AO)+¬D2 *□e je vsebina registra AO effc<sub>HEX¬</sub> vsebina *te spominske lokacije pa takšna kot na *sliki 4· å bo po ukazu vsebina D2 *23535acb<sub>HEX¬</sub> vsebina AO pa fOOO<sub>HEX</sub>
```

Način naslavljanja je zelo uporaben pri dostopu do zapovrstnih podatkov, npr. elementov tabele.

# 4.3.4 Posredno naslavljanje s pomočjo naslovnega registra ob predhodnem dekrementiranju

## Oznaka: -(An)

Zopet imamo opravka z naslavljanjem, ki je podobno predhodnima dvema. Razlika je le v tem, da se pred uporabo naslovnega registra njegova vsebina zmanjša za 1, 2 ali 4. Dekrement je odvisen od podatkovne širine operanda v ukazu. Pri bytnem operandu je enak ena, pri besednem dve, pri dolgi besedi pa štiri.

Primer:

```
MOVE·L -(AO)¬D2 *□e je vsebina AO fOOO<sub>HEX¬</sub> vsebina te
*spominske lokacije pa kot na sliki 4• &¬
*se pred uporabo v ukazu vsebina AO
*spremeni v effc<sub>HEX¬</sub> vsebina D2 pa bo
*potemtakem 23535acb<sub>HEX</sub>.
```

#### 4.3.5 Takojšnje podajanje podatka

#### Oznaka: #XXX

Pri določenih ukazih (s podaljškom "I" - angl. Immediate - takojšen) lahko enega izmed operandov podamo neposredno v samem ukazu.

Primer:

```
*k vsebini spodnjega byta registra DO
*(stara vsebina fO<sub>HEX</sub>) prištej 23<sub>HEX</sub>.
*Rezultat: (DO)=13<sub>HEX</sub>. PAZI! Zaradi bytnega
*operanda se presežek ne prenese na višji
*byte.
```

## 4.3.6 Absolutni dolgi naslov

## Oznaka: (XXX).L

S tem načinom (angl. absolute long address) neposredno podajamo naslov, na katerem se nahaja operand.

Primer:

```
NEG.L ($123456).L *negiranje vsebine spominske lokacije z
```

```
*naslovom 12345L_{HEX}.

CLR.W (&8000).L *brisanje besede na naslovu *8000D_{DEC} = 1f40H_{EX}.
```

## 4.3.7 Posredno naslavljanje z indeksom (in osnovnim odmikom)

```
Oznaka: (bd, An, Xn. SIZE*SCALE)
```

Oglejmo si sedaj primer nekoliko bolj zapletenih načinov naslavljanja. Naslov, na katerem se nahaja podatek, se računa tako, da naslovu v An prištejemo vrednost osnovnega odmika (angl. basic displacement - bd) ter skalirano vrednost indeksnega registra:

```
ea = bd + (An) + (Xn*SCALE).
```

Kot indeksni register lahko uporabljamo podatkovni ali naslovni register. V njem lahko definiramo 16-bitni (sufiks W) ali 32-bitni indeks (sufiks L). Vrednost indeksnega registra lahko množimo s faktorjem SCALE, katerega možne vrednosti so 1, 2, 4 ali 8.

Kot primer vzemimo ukaz: MOVE·W DO¬(BOOO¬AO¬D1·L\*2). Pred ukazom so vrednosti posameznih registrov:

```
(d0) = 1234_{HEX}, (d1) = 1000_{HEX}, (a0) = 2000_{HEX}.
```

Efektivni naslov, na katerega shranimo besedo iz DO 1 izračunamo po zgornji enačbi:

```
8000_{\text{HEX}} + 2000_{\text{HEX}} + 1000_{\text{HEX}} \cdot 2 = b000_{\text{HEX}}
```

torej bo po izvršitvi ukaza:

$$(b000) = 1234_{HEX}$$

# 4.4 Čas izvajanja posameznega ukaza

Čas, ki je potreben za izvajanje posameznega ukaza, je vsekakor eden od pomembnih parametrov pri presojanju zmogljivosti procesorja. Pri nekaterih procesorjih (npr. pri digitalnih signalnih procesorjih - DSP) je ta čas ob enakem načinu naslavljanja enak za vse ukaze<sup>12</sup>, razen pri operaciji deljenja, kjer traja nekajkrat več (npr. 16-krat pri 16-bitnem deljenju).

Pri običajnih procesorjih, kamor sodi tudi CPU32, je izračun trajanja določene programske sekvence zapleten, saj je čas izvajanja posameznega ukaza odvisen od naslednjih faktorjev:

<sup>&</sup>lt;sup>12</sup> Npr. pri TMS320F240 je to 50 ns pri najhitrejšem načinu naslavljanja.

- tipa ukaza,
- načina naslavljanja,
- formata operandov,
- urinega takta, saj lahko isti procesor dela na različnih frekvencah.

Izračun potrebnih časovnih ciklov je sestavljen iz več segmentov<sup>13</sup>. V naslednji tabeli so za ilustracijo prikazani faktorji za izračun urinih ciklov, ki so potrebni za izvajanje nekaterih značilnih ukazov. Samega algoritma izračuna in dodatnih ciklov, ki so odvisni od načina naslavljanja in formata operandov, ne bomo navajali. Že sama razmerja med različnimi ukazi pa ilustrirajo velike razlike v trajanju izvajanja.

| Ukaz                     | Začetni cikli<br>(head) | Končni<br>cikli<br>(tail) | Cikli     |
|--------------------------|-------------------------|---------------------------|-----------|
| ADD Rn <sub>1</sub> Rm   | 0                       | 0                         | 2(0/1/0)  |
| OR <fea>¬ Dn</fea>       | 0                       | 0                         | 2(0/1/0)  |
| MOVE Rn Rn               | 0                       | 0                         | 2(0/1/0)  |
| MOVE.L <fea>¬ (An)</fea> | 2                       | 2                         | 6(0/1/2)  |
| ADDI #1 Rn               | 0                       | 0                         | 2(0/1/0)  |
| ADDI #7 <fea></fea>      | 0                       | 3                         | 5(0/1/2)  |
| BSET Dn <sub>n</sub> Dm  | 4                       | 0                         | 6(0/1/0)  |
| RTE                      | 1                       | -2                        | 24(4/2/0) |
| MULS(U).W <fea>¬Dn</fea> | 0                       | 0                         | 26(0/1/0) |
| DIVS.W <fea>¬Dn</fea>    | 0                       | 0                         | 2(0/1/0)  |

Slika 4. 9: Tabela za izračun časovnih ciklov potrebnih za izvajanje nekaterih ukazov CPU32

Iz tabele je razvidno, da so razlike med časi izvajanja posameznih ukazov zelo velike, še zlasti pri aritmetičnih operacijah seštevanja, odštevanja, množenja in deljenja.

Izkušen programer se bo v časovno kritičnih programih skušal izogniti uporabi časovno zahtevnejših ukazov (kot so npr. deljenja in množenja). Oglejmo si to na primeru množenja spremenljivke, ki se nahaja na naslovu  $8000_{\rm HEX}$ , s faktorjem 7.

V prvem trenutku se najenostavnejša zdi uporaba ukaza za množenje:

```
LEA $80001a5 * naslov spremenljivke v a5
MOVE.W (a5)1dl * nalaganje spremenljivke v Dl
MULS.W #71dl * množenje s 7
MOVE.W dl1(a5) * shranjevanje rezultata
```

Naslednja rešitev je nekoliko hitrejša, čeprav rabimo več ukazov:

<sup>&</sup>lt;sup>13</sup>Število ciklov za izvajanje inštrukcije, cikli za zaključek predhodne inštrukcije, cikli za bralni in vpisovalni pristop, zajemanje inštrukcije (angl. fetch) itd.

```
$8000₁a5
                   * naslov spremenljivke v a5
LEA
MOVE.W
        (a5)<sub>1</sub>dl
                   * nalaganje spremenljivke v Dl
                   * preslikava spremenljivke v DO
MOVE.W
        dl dO
                   * pomik vsebine DO za 3 mesta (bite) v
LZL•M
        #3¬d0
levo
                   * (množenje z ∆)
                   * odštevanje (DO) od (D1): DO=(A - 1)*D1
ZUB•M
        dl d0
MOVE.W
        d0<sub>1</sub>(a5)
                   * shranjevanje rezultata
```

Zgornjo rešitev bi dobili, če bi množenje s konstanto izvedli v višjem jeziku (npr. C) ob časovni optimizaciji.