# 7. ČASOVNO-PROCESNA ENOTA - TPU

Mikrokrmilnik MC68332 vsebuje poleg CPU-ja še dodatni procesor, t.i. *časovno-procesno enoto* (angl. Time Processing Unit - TPU). Zato govorimo o multiprocesorski konfiguraciji. TPU je zadolžena za zajemanje in izdajanje binarnih vrednosti (1 in 0) v dosvisnosti od časa. Slika 7. 1 kaže blokovno shemo TPU-ja (glej tudi pogl. 3).



Slika 7. 1: Blokovna shema časovno-procesne enote

TPU vsebuje nekatere vnaprej programirane časovne funkcije, ki jih je za njihovo uporabo treba ustrezno parametrirati<sup>1</sup>. Večino teh funkcij lahko uporabimo na kateremkoli izmed šestnajstih kanalov. Funkcije razdelimo na dve skupini:

- **vhodne časovne funkcije** so predvidene za zajemanje in ovrednotenje binarnih časovnih signalov,
- za izdajanje vnaprej definirane sekvence pulzov uporabljamo izhodne časovne funkcije.

Z ozirom na že programirane TPU funkcije imamo na voljo dve enačici mikrokrmilnika MC68332: A in G. Pri prvi vsebuje TPU splošnejše funkcije, druga pa je prilagojena krmiljenju in regulaciji elektromotorjev. Nekatere izmed časovnih funkcij so:

 Zajemanje vhodnih signalov oz. štetje prehodov na vhodu (angl. Input Capture/Input Transition Counter - ITC) - (inačica A). S funkcijo ITC merimo čas med izbranimi prehodi vhodnega signala.

\_

<sup>&</sup>lt;sup>1</sup> Časovne funkcije lahko prilagodimo našim posebnim zahtevam, za kar pa je potrebno dodatno poznavanje najnižjega nivoja programiranja: *mikroprogramiranja*. Vsak ukaz (npr. CPU ukaz) je sestavljen iz sekvence še enostavnejših ukazov. Delo z mikroprogramom je izredno zahtevno in uporabniku načeloma onemogočeno, zato ga ne bomo posebej obravnavali.

- **Diskretni vhodi/izhodi** (angl. Discrete Input/Output) (A). Če izberemo vhodno funkcijo, se v posebnem registru shranjuje stanje prehodov v zadnjih šestnajstih urinih ciklih TPU. Pri izhodni funkciji pa se na izhod pošlje vnaprej definirana sekvenca stanj.
- **Primerjanje vhodov** (angl. Output Compare) (A). Generiranje stanja 1, 0 ali sprememba prejšnjega stanja (angl. toggle) z določeno zakasnitvijo.
- **Pulzno-širinska modulacija** (angl. Pulse-Width Modulation) (A) je zelo pogosto uporabljana funkcija, o kateri bomo več povedali v nadaljevanju (pogl. 10.3.5.7). Z njo lahko določimo vlak pulzov, ki jim lahko spreminjamo periodo in trajanje stanja 1.
- **Koračni motor** (angl. Stepper Motor) (A). Vrtenje koračnih motorjev dosežemo z generiranjem dveh vlakov pulzov, ki sta premaknjena za 90°, na statorskih navitjih. Smer vrtenja je odvisna od zaporedja faz (pogl. 12.6). Funkcija omogoča programirano pospeševanje, zaviranje in obratovalno stanje, kjer je trenutna hitrost motorja proporcionalna frekvenci vhodnih pulzov.
- **Akumulacija trajanja periode** oz. **širine pulzov** (angl. Period/Pulse-Width Accumulator PPWA) (A). Funkcija omogoča merjenje skupnega trajanja izbranega števila period ali skupno trajanje pulzov v določenem številu period.
- Zajemanje dveh časovno premaknjenih pulzov (angl. Quadrature Decode QDEC) (A) uporabimo pri ugotavljanju kota zasuka rotorja z inkrementalnim dajalnikom (pogl. 12.5.2).
- Merjenje frekvence (angl. Frequency Measurement FQM) (G). Znotraj vnaprej določenega časovnega intervala štejemo periode.
- Asinhronski oddajnik/sprejemnik (angl. Universal Asynchronous Receiver/Transmitter UART) (G) smo že spoznali v poglavju 6.3 o SCI modulu. Možna je uporaba osmih UART-ov.
- **Večfazna komutacija** (angl. Multiphase Motor Commutation COMM) (G) omogoča generiranje sekvenc za krmiljenje enosmernih elektronsko komutiranih motorjev (angl. brushless motors). Funkcijo lahko uporabimo tudi na trifaznih motorjih.
- Pogoj za pravilno delovanje elektronsko komutiranih motorjev (glej prejšnjo funkcijo) je preklapljanje faz sinhrono s kotom rotorja oz. s položajem trajnega magneta, za kar so zadolženi Hallovi senzorji. V ta namen uporabljamo **funkcijo dekodiranja signala iz Hallovih senzorjev** (angl. Hall Effect Decode HALLD) (G), ki deluje skupaj s funkcijo COMM. Možno je dekodiranje signalov iz dveh ali treh senzorjev.

O eni izmed funkcij (PWM) in načinu parametriranja TPU-ja bomo več govorili v nadaljevanju. Na tem mestu omenimo osnovno prednost posebnega časovnega procesorja:

- Funkcije TPU bistveno zmanjšajo potrebo po aparaturni opremi za zajemanje, obdelavo in generiranje časovnih pulzov (npr. posebni števci, flip-flopi itd.).
- TPU deluje povsem neodvisno od CPU, s katero komunicira le preko prekinitev. Na ta način se občutno zmanjša potreba po posegih CPU pri obdelavi časovnih funkcij.

TPU vsebuje 16 kanalov (angl. channels) oz. priključnih sponk, ki jih označujemo z oznakami TPU0 - TPU15 (glej sliki 7. 1 in 3. 3). Na vsakem od teh kanalov lahko uporabimo poljubno časovno funkcijo. Kanali lahko obratujejo samostojno ali v povezavi z drugimi kanali (npr. pri generiranju krmilnih pulzov za koračni motor sodelujeta dva kanala, ki sta konfigurirana kot izhoda).

# 7.1 Registri in RAM pomnilnik TPU modula

V prejšnjih poglavjih smo povedali, da so nekatera področja v pomnilniški mapi MC68332 rezervirana za registre in pomnilnike podmodulov. Za TPU je rezervirano področje Yffe00<sub>HEX</sub> - Yffeff<sub>HEX</sub><sup>2</sup>. V njem se nahajata:

- registrska mapa in
- parametrski RAM.

Na omenjenih naslovih se mora nahajati RAM pomnilnik ker moramo imeti možnost sprotnega spreminjanja vsebin obeh področij.

## 7.1.1 Registrska mapa TPU-ja

Razlikujemo tri vrste TPU registrov:

- Registri za sistemsko konfiguracijo,
- statusni registri in registri za krmiljenje kanalov ter
- registri za podporo razvoja in preizkušanje.

Osnovne funkcije registrov so:

- določanje osnovne konfiguracije celotnega TPU-ja (osnovni takt delovanja, prekinitvena prioriteta in ustrezni vektorji...) ter
- konfiguriranje posameznih kanalov (izbira časovne funkcije in njenih parametrov, dodelitev in spremljanje izvajanja prekinitev...).

Registrsko mapo TPU-ja kaže slika 7. 2.

Vsi uporabljeni kanali oz. njihove funkcije so sinhronizirani na enega izmed dveh 16-bitnih prostotekočih časovnikov TCR1 in TCR2 (angl. Timer Count Registers - registri za štetje časa). Frekvenci obeh moramo nastaviti pri <u>inicializaciji</u> TPU. Dolžina periode TCR1 je mnogokratnik dolžine periode osnovnega dajalnika takta MC68332 (v našem primeru obravnavamo le inačico s frekvenco 16,77 MHz, to je s periodo 59,6 ns), za določanje frekvence TCR2 pa lahko uporabimo še nek dodatni zunanji dajalnik takta (glej poglavje 7.1.1.1). Na sliki 7. 3 je prikazan primer generiranja pulza (signal 1) na kanalu TPU0 v trajanju štirih period TCR1 (funkcija PWM).

\_

 $<sup>^2</sup>$  Y je  $f_{HEX}$  ali  $7_{HEX}$ , odvisno od izbire bita MM v SIM registru MCR (naslov Yffa $00_{HEX}$ ). Običajno velja Y =  $f_{HEX}$ .

|                       |                         | BESEDA          |                    |   |
|-----------------------|-------------------------|-----------------|--------------------|---|
| Naslov:               | 15 <b>BYTE</b> <i>n</i> | 8 7             | BYTE n+1           | 0 |
| $Yffe00_{HEX}$        | Module Con              | figuration Reg  | gister (TPUMCR)    |   |
| $Yffe02_{HEX}$        | Test                    | Configuration   | Register           |   |
| $Yffe04_{HEX}$        | Developm                | ent Support C   | ontrol Register    |   |
| $Yffe06_{HEX}$        | Developn                | nent Support S  | Status Register    |   |
| $Yffe08_{HEX}$        | *                       |                 | Register (TICR)    |   |
| Yffe0a <sub>HEX</sub> | Channel Int             | errupt Enable   | Register (CIER)    |   |
| $Yffe0c_{HEX}$        | Channel Fund            | ction Select Re | egister 0 (CFSR 0) |   |
| $Yffe0e_{HEX}$        |                         |                 | egister 1 (CFSR 1) |   |
| $Yffe10_{HEX}$        |                         |                 | egister 2 (CFSR 2) |   |
| Yffe12 <sub>HEX</sub> | Channel Fund            | ction Select Re | egister 3 (CFSR 3) |   |
| Yffe14 <sub>HEX</sub> | Host Seq                | uence Registe   | r 0 (HSQR 0)       |   |
| Yffe16 <sub>HEX</sub> | Host Seq                | uence Registe   | r 0 (HSQR 1)       |   |
| Yffe18 <sub>HEX</sub> | Host Service            | e Request Reg   | ister 0 (HSRR 0)   |   |
| Yffe1a <sub>HEX</sub> |                         |                 | ister 1 (HSRR 1)   |   |
| $Yffe1c_{HEX}$        |                         | Priority Regis  |                    |   |
| $Yffe1e_{HEX}$        | Channel                 | Priority Regis  | ter 1 (CPR 1)      |   |
| $Yffe20_{HEX}$        | Channel In              | terrupt Status  | Register (CISR)    |   |
| $Yffe22_{HEX}$        |                         | Link Regist     | er                 |   |
| $Yffe24_{HEX}$        | Servi                   | ce Grant Latcl  | h Register         |   |
| $Yffe26_{HEX}$        | Decoded                 | l Channel Nun   | nber Register      |   |
| $Yffe28_{HEX}$        |                         |                 |                    |   |
| Yffeff <sub>HEX</sub> |                         | ZASEDEN         | 0                  |   |

Slika 7. 2: Registrska mapa TPU-ja



Slika 7. 3: Primer sinhronizacije časovnega signala s TCR1 ali TCR2

Delo s TPU-jem poteka v treh korakih:

- 1. Inicializacija: nastavitev osnovne konfiguracije TPU, definiranje uporabljenih kanalov in njihovih funkcij, zagon TPU.
- 2. Izvajanje TPU funkcij <u>neodvisno od CPU-ja</u>: TCR1 ali TCR2 obratujeta kot prostotekoča dajalnika takta.
- 3. Prekinitev delovanja TPU <u>možna le ob resetiranju celotnega MC68332 oz. ob postavitvi bita STOP v registru TPUMCR</u>. Drugače izvajanja funkcij TPU ne moremo prekiniti, celo z ABORT prekinitvijo ne.

Med obratovanjem TPU-ja neodvisno od izvajanja CPU instrukcij (točka 2) lahko obe procesorski enoti komunicirata (CPU je nadrejena). Pri vseh funkcijah je možno generiranje zahteve po prekinitvi delovanja CPU-ja s strani TPU-ja. Npr. takšno zahtevo je možno generirati na koncu vsake periode TPU funkcije PWM. Ali se bo CPU na zahtevo odzval, je odvisno od nastavitev v fazi inicializacije (glej TPU registra TICR in CIER v nadaljevanju).

V naslednjih podpoglavjih si bomo ogledali registre TPU-ja ter nekatere njihove funkcije.

## 7.1.1.1 <u>Register za konfiguracijo TPU modula (TPUMCR)</u>

| TPU  | MCR            |    |           |    |     |      |     |      |      |   | ] | Naslo | v: Yf         | fe00 <sub>H</sub> | EX  |
|------|----------------|----|-----------|----|-----|------|-----|------|------|---|---|-------|---------------|-------------------|-----|
| 15   | 14             | 13 | 12        | 11 | 10  | 9    | 8   | 7    | 6    | 5 | 4 | 3     | 2             | 1                 | 0   |
| STOP | TCR1<br>PRESC. |    | TC<br>PRE |    | EMU | T2CG | STF | SUPV | PSCK | 0 | 0 | AR    | BITRAŽA<br>IA |                   | ΓEV |
| RES: |                |    |           |    |     |      |     |      |      |   |   |       |               |                   |     |
| 0    | 0              | 0  | 0         | 0  | 0   | 0    | 0   | 1    | 0    | 0 | 0 | 0     | 0             | 0                 | 0   |

### **STOP - Stop bit**

Setiranje tega bita pomeni ustavitev delovanja TPU-ja, kar signalizira bit STF.

# TCR1 presc. (TCR1 Prescaler Control) PSCK - Prescaler Clock

Ti trije biti določajo frekvenco inkrementiranja časovnika TCR1 po naslednji tabeli (slika 7. 4):

|             | PSCI       | $\zeta = 0$   | PSCI       | $\zeta = 1$   |
|-------------|------------|---------------|------------|---------------|
| TCR1 presc. | Št. period | Dolž. periode | Št. period | Dolž. periode |
|             |            | (pri 16 MHz)  |            | (pri 16 MHz)  |
| 00          | 32         | ≈ 2 µs        | 4          | ≈ 250 ns      |
| 01          | 64         | ≈ 4 µs        | 8          | ≈ 500 ns      |
| 10          | 128        | ≈ 8 µs        | 16         | ≈ 1 µs        |
| 11          | 256        | ≈ 16 µs       | 32         | ≈ 2 µs        |

Slika 7. 4: Nastavljanje frekvence TCR1 v odvisnosti od bitov TCR1 presc. in PSCK

Podoben princip velja tudi za polja TCR2 presc.

### **IARB** biti - Interrupt Arbitration

Vsak modul v MC68332, ki je povezan na intermodularni bus (IMB), lahko generira prekinitev delovanja CPU-ja. IARB polje določa prioriteto modula (tukaj TPU-ja), ki je potrebna za arbitražo, ko pride do hkratne zahteve po prekinitvi s strani več modulov.

### 7.1.1.2 <u>Register za konfiguracijo prekinitev TPU-ja (TICR)</u>

TICR (TPU Interrupt Configuration Register) vsebuje le dve polji: nivo zahteve po prekinitvi kanalov (angl. Channel Interrupt Request Level) in bazni prekinitveni vektor kanalov (angl. Channel Interrupt Base Vector).

| - | TIC  | R  |    |    |    |    |                                  |   |   |                   |                 |     | Naslo | ov: YF | FFE08 | $\zeta_{ m HEX}$ |
|---|------|----|----|----|----|----|----------------------------------|---|---|-------------------|-----------------|-----|-------|--------|-------|------------------|
|   | 15   | 14 | 13 | 12 | 11 | 10 | 9                                | 8 | 7 | 6                 | 5               | 4   | 3     | 2      | 1     | 0                |
|   | 0    | 0  | 0  | 0  | 0  |    | CHANNEL INTERR.<br>REQUEST LEVEL |   |   | ANNEL I<br>BASE V | NTERRI<br>ECTOR | UPT | 0     | 0      | 0     | 0                |
| R | RES: |    |    |    |    |    |                                  |   |   |                   |                 |     |       |        |       |                  |
|   | 0    | 0  | 0  | 0  | 0  | 0  | 0                                | 0 | 0 | 0                 | 0               | 0   | 0     | 0      | 0     | 0                |

V poglavju o prekinitvah smo povedali, da obstaja veliko razlogov za generiranje prekinitev (npr. softverska: deljenje z ničlo; hardverska: zunanji signal). Zaradi izvajanja ustreznega podprograma je treba ugotoviti kaj je vzrok za prekinitev. Prekinitveni vektorji so shranjeni v posebnem področju RAM-a. Vektorji vsebujejo začetne naslove prekinitvenih podprogramov in morajo biti definirani pred zagonom glavnega programa (med inicializacijo). Večina vektorjev ustreza točno določenemu tipu prekinitve, nekatere vektorje pa lahko dodelimo poljubnim prekinitvam.

Vsak vektor vsebuje svojo zaporedno številko; njegov dejanski naslov izračunamo z izrazom:

zaporedna številka vektorja 
$$\cdot$$
 4 + (VBR).

Spomnimo se: CPU register VBR (Vector Base Register) vsebuje lokacijo ničtega vektorja v RAM pomnilniku. Zaporedno številko vektorja množimo s štiri, saj je vsak vektor sestavljen iz štirih bytov ali ene dolge besede (le na ta način lahko zapišemo 24-bitni naslov).

Prekinitve, ki jih generirajo TPU funkcije na posameznih kanalih, sodijo med tiste, katerih vektorji nimajo vnaprej določenih pozicij v vektorski mapi, zato jim moramo pred zagonom podati ustrezne naslove. Zaporedna številka vektorja je določena z vsebino polja Channel Interrupt Base Vector v TICR registru (zgornji nibble številke vektorja) in številko TPU kanala (spodnji nibble - od 0<sub>HEX</sub> do f<sub>HEX</sub>):



Postavljanje prekinitvenega vektorja je opisano v poglavju 7.2.

Prioriteto TPU prekinitev določimo v polju Channel Interrupt Request Level, kjer ima prekinitev z najvišjo prioriteto zaporedno številko sedem (vsi biti setirani).

Do sedaj opisana registra vsebujeta splošne parametre TPU. V naslednji skupini registrov pa so splošni parametri za posamezne kanale.

# 7.1.1.3 <u>Register za omogočanje prekinitev kanalov (CIER)</u>

Časovne funkcije na posameznih kanalih lahko generirajo prekinitve le, če je v CIER registru (angl. Channel Interrupt Enable Register) setiran pripadajoči biti.

| CIE         | R           |             |             |             |             |            |            |            |            |            |            | Naslo      | v: Yf      | fe0a <sub>HI</sub> | ΞX         |
|-------------|-------------|-------------|-------------|-------------|-------------|------------|------------|------------|------------|------------|------------|------------|------------|--------------------|------------|
| 15          | 14          | 13          | 12          | 11          | 10          | 9          | 8          | 7          | 6          | 5          | 4          | 3          | 2          | 1                  | 0          |
| kanal<br>15 | kanal<br>14 | kanal<br>13 | kanal<br>12 | kanal<br>11 | kanal<br>10 | kanal<br>9 | kanal<br>8 | kanal<br>7 | kanal<br>6 | kanal<br>5 | kanal<br>4 | kanal<br>3 | kanal<br>2 | kanal<br>1         | kanal<br>0 |
| RES:        |             |             |             |             |             |            |            |            |            |            |            |            |            |                    |            |
| 0           | 0           | 0           | 0           | 0           | 0           | 0          | 0          | 0          | 0          | 0          | 0          | 0          | 0          | 0                  | 0          |

# 7.1.1.4 <u>Statusni register prekinitev kanalov (CISR)</u>

Če na določenem TPU kanalu pride do prekinitve, se to označi s stanjem 1 v pripadajočem bitu registra CISR (angl. Channel Interrupt Status Register).

| CIS         | R           |             |             |             |             |            |            |            |            |            | Na         | islov:     | Yffe2      | $20_{ m HEX}$ |            |
|-------------|-------------|-------------|-------------|-------------|-------------|------------|------------|------------|------------|------------|------------|------------|------------|---------------|------------|
| 15          | 14          | 13          | 12          | 11          | 10          | 9          | 8          | 7          | 6          | 5          | 4          | 3          | 2          | 1             | 0          |
| kanal<br>15 | kanal<br>14 | kanal<br>13 | kanal<br>12 | kanal<br>11 | kanal<br>10 | kanal<br>9 | kanal<br>8 | kanal<br>7 | kanal<br>6 | kanal<br>5 | kanal<br>4 | kanal<br>3 | kanal<br>2 | kanal<br>1    | kanal<br>0 |
| RES:        |             |             |             |             |             |            |            |            |            |            |            |            |            |               | <u> </u>   |
| 0           | 0           | 0           | 0           | 0           | 0           | 0          | 0          | 0          | 0          | 0          | 0          | 0          | 0          | 0             | 0          |

# 7.1.1.5 Registri za izbiro časovnih funkcij kanalov (CFSR0, CFSR1, CFSR2, CFSR3)

Z naslednjimi štirimi CFSR registri (angl. Channel Function Select Registers) izberemo časovno funkcijo za posamezne kanale.

| CFS               | SR0 | 1-2-1 |    |    |      |       |   |   |      |       |   |       |        | X                 |   |
|-------------------|-----|-------|----|----|------|-------|---|---|------|-------|---|-------|--------|-------------------|---|
| 15                | 14  | 13    | 12 | 11 | 10   | 9     | 8 | 7 | 6    | 5     | 4 | 3     | 2      | 1                 | 0 |
|                   | KAN | AL 15 |    |    | KANA | AL 14 |   |   | KAN. | AL 13 |   |       | KAN.   | AL 12             |   |
| RES:              |     |       |    |    |      |       |   |   |      |       |   |       |        |                   |   |
| 0                 | 0   | 0     | 0  | 0  | 0    | 0     | 0 | 0 | 0    | 0     | 0 | 0     | 0      | 0                 | 0 |
|                   |     |       |    |    |      |       |   |   |      |       |   |       |        |                   |   |
| CFS               | SR1 |       |    |    |      |       |   |   |      |       | 1 | Naslo | v: Yff | e0e <sub>HE</sub> | X |
| 15                | 14  | 13    | 12 | 11 | 10   | 9     | 8 | 7 | 6    | 5     | 4 | 3     | 2      | 1                 | 0 |
| KANAL 11 KANAL 10 |     |       |    |    |      |       |   |   | KAN  | IAL 9 |   |       | KAN    | AL 8              |   |
| RES:              |     |       |    |    |      |       |   |   |      |       |   |       |        |                   |   |
| 0                 | 0   | 0     | 0  | 0  | 0    | 0     | 0 | 0 | 0    | 0     | 0 | 0     | 0      | 0                 | 0 |
|                   |     |       |    |    |      |       |   |   |      |       |   |       |        |                   |   |
| CFS               | SR2 |       |    |    |      |       |   |   |      |       | 1 | Naslo | v: Yff | $e10_{HE}$        | X |
| 15                | 14  | 13    | 12 | 11 | 10   | 9     | 8 | 7 | 6    | 5     | 4 | 3     | 2      | 1                 | 0 |
|                   | KAN | AL 7  |    |    | KAN  | AL 6  |   |   | KAN  | IAL 5 |   |       | KAN    | AL 4              |   |
|                   |     |       |    |    |      |       |   |   |      |       |   |       |        |                   |   |
| RES:              |     |       |    |    |      |       |   |   |      |       |   |       |        |                   |   |

| CFS             | R3 |    |    |    |    |   |   |   |     |      | N | vaslo | v: Yff | e12 <sub>HE</sub> | X |
|-----------------|----|----|----|----|----|---|---|---|-----|------|---|-------|--------|-------------------|---|
| 15              | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6   | 5    | 4 | 3     | 2      | 1                 | 0 |
| KANAL 3 KANAL 2 |    |    |    |    |    |   |   |   | KAN | AL 1 |   |       | KAN    | AL 0              |   |
| RES:            |    |    |    |    |    |   |   |   |     |      |   |       |        |                   |   |
| 0               | 0  | 0  | 0  | 0  | 0  | 0 | 0 | 0 | 0   | 0    | 0 | 0     | 0      | 0                 | 0 |

Tabela na sliki 7. 5 kaže bitne vzorce oz. kode nekaterih funkcij. V tabeli so zbrane tudi opcije posameznih funkcij, ki jih definirajo registri HSQR in HSRR (opisani v nadaljevanju). Vrednost 0<sub>HEX</sub> v polju "koda funkcije" pomeni, da kanalu ni dodeljena nobena funkcija (kanal je neaktiven).

| Naziv<br>funkcije<br>(kratica) | Hex koda<br>funkcije<br>pogl. 7.1.1.5 | Koda HSRR<br>pogl. 7.1.1.7            | Koda HSQR<br>pogl. 7.1.1.6                                |
|--------------------------------|---------------------------------------|---------------------------------------|-----------------------------------------------------------|
| PPWA                           | f                                     | 0 = nič                               | 0 = 24-bitna perioda                                      |
|                                |                                       | 1 = neuporabljeno                     | 1 = 16-bitna perioda+povezava                             |
|                                |                                       | 2 = inicializacija                    | 2 = 24-bitna širina pulza                                 |
|                                |                                       | 3 = neuporabljeno                     | 3 = 16-bitna širina pulza+povezava                        |
| DIO                            | 8                                     | 0 = nič                               | 0                                                         |
|                                |                                       | 1 = postavi izhod v stanje 1          | 0 = Zajemanje sprememb: shrani stanje nožice ob spremembi |
|                                |                                       | 2 = postavi izhod v stanje 0          | 0 = Zajemanje sprememb: shrani stanje nožice ob spremembi |
|                                |                                       | 3 = inicializacija, vhod določen      | 0 = Zajemanje sprememb: shrani stanje nožice ob spremembi |
|                                |                                       | 3 = inicializacija, periodični vhod   | 1 = Újemanje: shrani stanje nožice pri<br>MATCH RATE      |
|                                |                                       | 3 = ažuriraj parameter statusa nožice | 2 = Shrani stanje nožice v HSR11                          |
| ITC                            | a                                     | $0 = ni\check{c}$                     | 0 = brez povezav, eno zajemanje                           |
|                                |                                       | 1 = inicializacija                    | 1 = brez povezav, stalno zajemanje                        |
|                                |                                       | 2,3 = neuporabljeno                   | 2 = povezava z drugimi kanali, eno zajemanje              |
|                                |                                       |                                       | 3 = povezava z drugimi kanali, stalno zajemanje           |
| PWM                            | 9                                     | 0 = nič                               | neuporabljeno                                             |
|                                |                                       | 1 = signalizacija zahteve po          | 1 3                                                       |
|                                |                                       | ažuriranju                            |                                                           |
|                                |                                       | 2 = inicializacija                    |                                                           |
|                                |                                       | 3 = neuporabljeno                     |                                                           |
| SM                             | d                                     | 0 = nič                               | neuporabljeno                                             |
|                                |                                       | 1 = nič                               |                                                           |
|                                |                                       | 2 = inicializacija                    |                                                           |
|                                |                                       | 3 = zahtev po koraku                  |                                                           |

Slika 7. 5: Izbiranje nekaterih funkcij in njihovih opcij

# 7.1.1.6 Registra za sekvence CPU-ja (HSQR0 in HSQR1)

| HSQI       | R0         |    |          |         |     |    |          |    |          |         | N        | Vaslov | v: Yff | e14 <sub>HE</sub> | X   |
|------------|------------|----|----------|---------|-----|----|----------|----|----------|---------|----------|--------|--------|-------------------|-----|
| 15         | 14         | 13 | 12       | 11      | 10  | 9  | 8        | 7  | 6        | 5       | 4        | 3      | 2      | 1                 | 0   |
| Kana<br>15 | al         |    | nal<br>4 | Ka<br>1 |     |    | nal<br>2 |    | nal<br>1 | Ka<br>1 | nal<br>0 | Ka     |        | Ka<br>{           |     |
| RES:       |            |    |          |         |     |    |          |    |          |         |          |        |        | •                 |     |
| 0          | 0          | 0  | 0        | 0       | 0   | 0  | 0        | 0  | 0        | 0       | 0        | 0      | 0      | 0                 | 0   |
|            |            |    |          |         |     |    |          |    |          |         |          |        |        |                   |     |
| HSQI       | <b>R</b> 1 |    |          |         |     |    |          |    |          |         | N        | Vaslov | v: Yff | e16 <sub>HE</sub> | X   |
| 15         | 14         | 13 | 12       | 11      | 10  | 9  | 8        | 7  | 6        | 5       | 4        | 3      | 2      | 1                 | 0   |
| Kana       | al         | Ka | nal      | Ka      | nal | Ka | nal      | Ka | nal      | Ka      | nal      | Ka     | nal    | Ka                | nal |
| 7          |            | (  | 5        | 4       | 5   | 4  | 4        |    | 3        | 2       | 2        | 1      | 1      | (                 | )   |
| RES:       |            |    |          |         |     |    |          |    |          |         |          |        |        |                   |     |
| 0          | 0          | 0  | 0        | 0       | 0   | 0  | 0        | 0  | 0        | 0       | 0        | 0      | 0      | 0                 | 0   |

Registra sta namenjena izbiri načina obratovanja izbrane časovne funkcije. Dostop do HSQR (angl. Host Sequence Register) ima vodilni modul na IMB (angl. master ali host), običajno pa je to kar CPU. Pomen bitov je odvisen od izbrane časovne funkcije, kot je to prikazano na sliki 7. 5.

## 7.1.1.7 <u>Registra za zahtevo po servisiranju CPU-ja (HSRR0 in HSRR1)</u>

| HSRR0       |             |             |             |             | N                             | Naslov: Yffe18 <sub>HEX</sub> |            |  |  |  |  |  |  |  |
|-------------|-------------|-------------|-------------|-------------|-------------------------------|-------------------------------|------------|--|--|--|--|--|--|--|
| 15 14       | 13 12       | 11 10       | 9 8         | 7 6         | 5 4                           | 3 2                           | 1 0        |  |  |  |  |  |  |  |
| Kanal<br>15 | Kanal<br>14 | Kanal<br>13 | Kanal<br>12 | Kanal<br>11 | Kanal<br>10                   | Kanal<br>9                    | Kanal<br>8 |  |  |  |  |  |  |  |
| RES:        |             | •           | •           | •           |                               |                               | <u> </u>   |  |  |  |  |  |  |  |
| 0 0         | 0 0         | 0 0         | 0 0         | 0 0         | 0 0                           | 0 0                           | 0 0        |  |  |  |  |  |  |  |
| HSRR1       |             |             |             |             | Naslov: Yffe1a <sub>HEX</sub> |                               |            |  |  |  |  |  |  |  |
| 15 14       | 13 12       | 11 10       | 9 8         | 7 6         | 5 4                           | 3 2                           | 1 0        |  |  |  |  |  |  |  |
| Kanal       | Kanal       | Kanal       | Kanal       | Kanal       | Kanal                         | Kanal                         | Kanal      |  |  |  |  |  |  |  |
| 7           | 6           | 5           | 4           | 3           | 2                             | 1                             | 0          |  |  |  |  |  |  |  |
| RES:        |             | •           | •           | •           | •                             |                               |            |  |  |  |  |  |  |  |
| 0 0         | 0 0         | 0 0         | 0 0         | 0 0         | 0 0                           | 0 0                           | 0 0        |  |  |  |  |  |  |  |

HSRR registra (angl. Host Service Request Registers) določata eno izmed treh možnih interakcij med določenim TPU kanalom in CPU-jem oz. nekim drugim nadrejenim modulom IMB vodila (slika 7. 5). Četrta možna kombinacija bitov (00<sub>BIN</sub>) je začetno stanje, ki se ponovno vzpostavi po servisiranju kanala, zato tudi označuje konec izvajanja postopka, ki je bil izbran z eno izmed ostalih treh kombinacij.

# 7.1.1.8 Registra za določanje prioritete kanalov (CPR0 in CPR1)

| CPR       | 0   |    |          |         |          |   |          |   |          |   | 1        | Vaslov                        | v: Yff    | e1c <sub>HE</sub> | X        |  |  |  |  |  |
|-----------|-----|----|----------|---------|----------|---|----------|---|----------|---|----------|-------------------------------|-----------|-------------------|----------|--|--|--|--|--|
| 15        | 14  | 13 | 12       | 11      | 10       | 9 | 8        | 7 | 6        | 5 | 4        | 3                             | 2         | 1                 | 0        |  |  |  |  |  |
| Kan<br>15 |     |    | nal<br>4 | Ka<br>1 |          |   | nal<br>2 | - | nal<br>1 |   | nal<br>0 |                               | ınal<br>9 |                   | nal<br>3 |  |  |  |  |  |
| RES:      |     | •  |          | •       |          | • |          |   |          | • |          | •                             |           | •                 |          |  |  |  |  |  |
| 0         | 0   | 0  | 0        | 0       | 0        | 0 | 0        | 0 | 0        | 0 | 0        | 0                             | 0         | 0                 | 0        |  |  |  |  |  |
| CPR       | 1   |    |          |         |          |   |          |   |          |   | 1        | Naslov: Yffe1e <sub>HEX</sub> |           |                   |          |  |  |  |  |  |
| 15        | 14  | 13 | 12       | 11      | 10       | 9 | 8        | 7 | 6        | 5 | 4        | 3                             | 2         | 1                 | 0        |  |  |  |  |  |
| Kan<br>7  | ıal |    | nal<br>5 | Ka      | nal<br>5 | - | nal<br>4 | - | nal<br>3 | - | nal<br>2 | Ka                            | ınal<br>1 | Ka<br>(           | nal<br>) |  |  |  |  |  |
| RES:      | 0   | 0  | 0        | 0       | 0        | 0 | 0        | 0 | 0        | 0 | 0        | 0                             | 0         | 0                 | 0        |  |  |  |  |  |

Za določanje prioritete kanala oz. verjetnosti servisiranja sta zadolžena CPR registra (angl. Channel Priority Registers):

| Bit 1 | Bit 2 | Prioriteta servisiranja        |  |  |  |
|-------|-------|--------------------------------|--|--|--|
| 0     | 0     | kanal zapahnjen                |  |  |  |
|       |       | (angl. disabled) - zač. stanje |  |  |  |
| 0     | 1     | nizka                          |  |  |  |
| 1     | 0     | srednja                        |  |  |  |
| 1     | 1     | visoka                         |  |  |  |

## 7.1.2 Parametrski RAM TPU-ja

Po splošnem definiranju načina delovanja TPU-ja in izbiri časovnih funkcij na posameznih kanalih sledi določanje parametrov, ki jih zahtevajo funkcije na izbranih kanalih. V ta namen je v TPU RAM-u rezervirano 256 bytov, ki so razdeljeni na šestnajst skupin (za TPU0 - TPU15) po osem besed (za osem različnih parametrov - slika 7. 6). Tako bo npr. prvi parameter funkcije, ki smo jo dodelili TPU8, na lokaciji Yfff80<sub>HEX</sub>, drugi na Yfff82<sub>HEX</sub> itd. Besedi 6 in 7 se le poredkoma uporabljata in sta na voljo samo pri kanalih TPU14 in TPU15.

| TPU    | Registri parametrskega RAM-a |                       |                       |                       |                       |                       |                       |                       |  |
|--------|------------------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|--|
| kanal: | 0                            | 1                     | 2                     | 3                     | 4                     | 5                     | 6                     | 7                     |  |
| 0      | Yfff00 <sub>HEX</sub>        | Yfff02 <sub>HEX</sub> | Yfff04 <sub>HEX</sub> | Yfff06 <sub>HEX</sub> | Yfff08 <sub>HEX</sub> | Yfff0a <sub>HEX</sub> | -                     | -                     |  |
| 1      | $Yfff10_{HEX}$               | Yfff12 <sub>HEX</sub> | Yfff14 <sub>HEX</sub> | Yfff16 <sub>HEX</sub> | Yfff18 <sub>HEX</sub> | Yfff1a <sub>HEX</sub> | -                     | -                     |  |
| 2      | $Yfff20_{HEX}$               | $Yfff22_{HEX}$        | $Yfff24_{HEX}$        | $Yfff26_{HEX}$        | Yfff28 <sub>HEX</sub> | $Yfff2a_{HEX}$        | -                     | -                     |  |
| 3      | $Yfff30_{HEX}$               | Yfff32 <sub>HEX</sub> | Yfff34 <sub>HEX</sub> | $Yfff36_{HEX}$        | Yfff38 <sub>HEX</sub> | $Yfff3a_{HEX}$        | -                     | -                     |  |
| 4      | $Yfff40_{HEX}$               | $Yfff42_{HEX}$        | $Yfff44_{HEX}$        | $Yfff46_{HEX}$        | Yfff48 <sub>HEX</sub> | $Yfff4a_{HEX}$        | -                     | -                     |  |
| 5      | $Yfff50_{HEX}$               | $Yfff52_{HEX}$        | $Yfff54_{HEX}$        | $Yfff56_{HEX}$        | Yfff58 <sub>HEX</sub> | $Yfff5a_{HEX}$        | -                     | -                     |  |
| 6      | $Yfff60_{HEX}$               | Yfff62 <sub>HEX</sub> | Yfff64 <sub>HEX</sub> | $Yfff66_{HEX}$        | Yfff68 <sub>HEX</sub> | Yfff6a <sub>HEX</sub> | -                     | -                     |  |
| 7      | $Yfff70_{HEX}$               | $Yfff72_{HEX}$        | $Yfff74_{HEX}$        | $Yfff76_{HEX}$        | Yfff78 <sub>HEX</sub> | $Yfff7a_{HEX}$        | -                     | -                     |  |
| 8      | $Yfff80_{HEX}$               | Yfff82 <sub>HEX</sub> | $Yfff84_{HEX}$        | $Yfff86_{HEX}$        | Yfff88 <sub>HEX</sub> | Yfff8a <sub>HEX</sub> | -                     | -                     |  |
| 9      | $Yfff90_{HEX}$               | $Yfff92_{HEX}$        | $Yfff94_{HEX}$        | $Yfff96_{HEX}$        | Yfff98 <sub>HEX</sub> | Yfff9a <sub>HEX</sub> | -                     | -                     |  |
| 10     | Yfffa0 <sub>HEX</sub>        | $Yfffa2_{HEX}$        | Yfffa4 <sub>HEX</sub> | $Yfffa6_{HEX}$        | Yfffa8 <sub>HEX</sub> | $Yfffaa_{HEX}$        | -                     | -                     |  |
| 11     | $Yfffb0_{HEX}$               | $Yfffb2_{HEX}$        | $Yfffb4_{HEX}$        | $Yfffb6_{HEX}$        | Yfffb8 <sub>HEX</sub> | $Yfffba_{HEX}$        | -                     | -                     |  |
| 12     | Yfffc0 <sub>HEX</sub>        | $Yfffc2_{HEX}$        | Yfffc4 <sub>HEX</sub> | Yfffc6 <sub>HEX</sub> | Yfffc8 <sub>HEX</sub> | Yfffca <sub>HEX</sub> | -                     | -                     |  |
| 13     | $Yfffd0_{HEX}$               | $Yfffd2_{HEX}$        | $Yfffd4_{HEX}$        | Yfffd6 <sub>HEX</sub> | Yfffd8 <sub>HEX</sub> | Yfffda <sub>HEX</sub> | -                     | -                     |  |
| 14     | $Yfffe0_{HEX}$               | $Yfffe2_{HEX}$        | Yfffe4 <sub>HEX</sub> | $Yfffe6_{HEX}$        | Yfffe8 <sub>HEX</sub> | Yfffea <sub>HEX</sub> | Yfffec <sub>HEX</sub> | Yfffee <sub>HEX</sub> |  |
| 15     | $Yffff0_{HEX}$               | $Yffff2_{HEX}$        | $Yffff4_{HEX}$        | Yffff6 <sub>HEX</sub> | Yffff8 <sub>HEX</sub> | $Yffffa_{HEX}$        | Yffffc <sub>HEX</sub> | $Yffffe_{HEX}$        |  |

Slika 7. 6: Parametrski RAM TPU-ja

# 7.2 Primer uporabe PWM funkcije

## 7.2.1 Princip delovanja programa

Opis konfiguriranja TPU-ja, izbire vseh funkcij in definiranja potrebnih parametrov zahteva preveč prostora, zato bomo tukaj opisali karakteristični zgled uporabe funkcije PWM (za ostale funkcije glej [26]).

Naloga, ki jo želimo realizirati, je splošno konfiguriranje TPU-ja ter definiranje in zagon funkcije PWM na kanalu TPU0, ki bo generirala neskončni vlak pulzov s periodo 1 ms. Po zagonu delujeta CPU in TPU neodvisno. Po preteku vsake periode naj TPU prekine delovanje CPU, ki bo takrat izvedel prekinitveni podprogram (njegovo trajanje je krajše od 1 ms!). Po vrnitvi iz podprograma naj CPU nadaljuje s svojim dotedanjim delom do naslednje prekinitve.

Očitno bomo funkcijo PWM v tem kontekstu uporabili za generiranje periodične prekinitve v trajanju 1 ms. Na ta način lahko zagotovimo periodičnost izvajanja prekinitvenega podprograma s časom vzorčenja  $T_v = 1$  ms (glej tudi pogl. 10). Slika 7. 7 kaže posamezne korake, ki jih je treba izvršiti v CPU programu:

- 1. Inicializacija splošnih spremenljivk, ki jih uporabljamo v programu
- 2. Inicializacija TPU registrov, definiranje PWM funkcije na kanalu TPU0 ter njena parametrizacija; omogočanje TPU prekinitve.
- 3. Zagon TCR1 in PWM funkcije s periodo 1 ms.
- 4. Izvajanje glavnega CPU programa (manj zahtevne funkcije, npr. komunikacija z uporabnikom). Čakanje na prekinitev. Čas izvajanja podprograma mora biti krajši od 1 ms.
- 5. Prekinitveni podprogram (v bistvu "glavni" program), ki se izvaja periodično s  $T_V = 1$  ms.



Slika 7. 7: Diagram poteka generiranja periodičnega vzorčenja s pomočjo PWM

### 7.2.2 Funkcija PWM s periodo 1 ms

PWM funkcija generira vlak pulzov (0 V, 5 V) na izhodu TPU kanala, (načeloma) spremenljive periode. Osnovna parametra funkcije sta na sliki 7. 8 označena s simboloma PWMPER in PWMHI in določata trajanje periode ter trajanje stanja 1 (5 V). Oba parametra podajamo v obliki mnogokratnikov periode osnovnega takta (TCR1 ali TCR2), med obratovanjem pa ju lahko spreminjamo<sup>3</sup>. Pri vsakem prehodu  $0 \rightarrow 1$  lahko kanal prekine izvajanje programa v CPU.

V našem primeru bosta PWMPER in PWMHI konstantna, ker pa bo namen te funkcije le generiranje periodične prekinitve, vrednost PWMHI nima nobenega pomena (vsekakor pa mora veljati PWMPER > PWMHI).

<sup>&</sup>lt;sup>3</sup> Od tod tudi naziv PWM - pulzno-širinska modulacija. Možna aplikacija je generiranje spreminjajoče se napetosti ob konstantnem PWMPER in spreminjajočem se PWMHI. Na binarnem izhodu bomo po filtriranju z nizkopasovnim filtrom dobili "zvezno" napetost.



Slika 7. 8: Definiranje dolžine pulzov v funkciji PWM

## 7.2.2.1 Konfiguriranje in parametriranje funkcije PWM

Po izbiri časovne funkcije v registru CFSR (za PWM je to koda  $9_{\rm HEX}$ , glej pogl. 7.1.1.5) moramo izbrati še nekatere druge, za to funkcijo značilne konfiguracijske nastavitve (v HSQR in HSRR registrih, pogl. 7.1.1.6 in 7.1.1.7) in parametre (v parametrskem RAM-u za posamezne kanale).

V primeru PWM register HSQR nima nobenega pomena, bita v HSRR0 ali HSRR1 za posamezne kanale pa ponujata naslednje opcije (glej tudi sliko 7. 5):

- 00 brez servisiranja ali servisiranje končano (npr. inicializacija)
- 01 takojšnje ažuriranje PWM
- 10 inicializacija.

Parametrski RAM posameznega kanala za PWM funkcijo kaže slika 7. 9.

| naslovi (HEX)       | mnemonik | 15 | 9 | 8              | 0  |
|---------------------|----------|----|---|----------------|----|
| YfffW0 <sup>4</sup> | TPUW_0   |    |   | CHANNEL_CONTRO | OL |
| YfffW2              | TPUW_2   |    | ( | OLDRIS         |    |
| YfffW4              | TPUW_4   |    | ] | PWMHI          |    |
| YfffW6              | TPUW_6   |    | P | WMPER          |    |
| YfffW8              | TPUW_8   |    | P | WMRIS          |    |

Slika 7. 9: Lokacije v parametrskem RAM posameznega kanala za funkcijo PWM

 $<sup>^4</sup>$  W je oznaka kanala, na katerega se nanaša funkcija, npr. prvi parameter kanala 5 se nahaja na TPU RAM lokaciji  $Yfff50_{HEX}$ , drugi na  $Yfff52_{HEX}$  itd.

Parametra PWMHI in PWMPER že poznamo. Oba sta 16-bitna (največja vrednost 65535) mnogokratnika TCR1 ali TCR2. OLDRIS je čas, pri katerem je prišlo do zadnjega prehoda 0 → 1, PWMRIS pa trenutek nastopa naslednjega prehoda (OLDRIS + PWMPER), ki se izračuna na začetku vsakega pulza.

Parameter CHANNEL\_CONTROL je <u>9-bitno</u> polje (slika 7. 10), v katerem določimo, katero izmed dveh ur (TCR1 ali TCR2) bomo upoštevali pri podajanju PWMPER in PWMHI, ter začetno stanje izhoda po inicializaciji (polje PSC).

|   | TBS |   | PAC |   | PSC |   | Dejavnost |   |                   |                                 |
|---|-----|---|-----|---|-----|---|-----------|---|-------------------|---------------------------------|
| 8 | 7   | 6 | 5   | 4 | 3   | 2 | 1         | 0 | Vhod              | Izhod                           |
|   |     |   |     |   |     |   | 0         | 0 | -                 | Postavi nožico kot določa PAC   |
|   |     |   |     |   |     |   | 0         | 1 | -                 | Postavi nožico na "1"           |
|   |     |   |     |   |     |   | 1         | 0 | -                 | Postavi nožico na "0"           |
|   |     |   |     |   |     |   | 1         | 1 | -                 | Ne spreminjaj stanja            |
|   |     |   |     | 1 | X   | X |           |   | Ne spreminjaj PAC | Ne spreminjaj PAC               |
| 0 | 1   | X | X   |   |     |   |           |   | -                 | Izhodni kanal                   |
| 0 | 1   | 0 | 0   |   |     |   |           |   | -                 | Zajemanje TCR1, primerjava TCR1 |
| 0 | 1   | 1 | 1   |   |     |   |           |   | -                 | Zajemanje TCR2, primerjava TCR2 |
| 1 | 1   | X | X   |   |     |   |           |   | Ne spreminjaj TBS | Ne spreminjaj TBS               |

x je poljubna vrednost

Slika 7. 10: Pomen bitov v parametru CHANNEL CONTROL funkcije PWM

### 7.2.2.2 Inicializacija TPU-ja

O programu za inicializacijo TPU parametrov, napisanem v C jeziku, bo več govora v nadaljevanju (glej tudi sliko 7. 11). Na tem mestu si oglejmo nastavitve posameznih registrov. Pri delu bomo uporabljali njihove standardne simbole oz. kratice, ki jim moramo na začetku programa dodeliti ustrezne pomnilniške lokacije (glej tudi sliki 7. 2 in 7. 6).

### **TPUMCR**

TPUMCR smo postavili v stanje  $6041_{\rm HEX} = 0110~0000~0100~0001_{\rm BIN}$ . Na ta način smo definirali periodo ure TCR1, ki bo približno enaka 2 µs (pogl. 7.1.1.1)<sup>5</sup>.

### CFSR3

Vsebina registra CFSR3 je  $9_{\rm HEX}$  = 0000 0000 0000 1001<sub>BIN</sub>, s tem smo pa definirali funkcijo PWM na kanalu TPU0 (vsi ostali kanali so neaktivni; glej tudi sliko 7. 5).

CPR1

\_

<sup>&</sup>lt;sup>5</sup> V praksi se ta podatek pogostokrat nekoliko razlikuje od deklariranega, zato je treba v primerih ko želimo zelo natančno določiti periodo, opraviti ustrezne meritve in korigiranje nastavitve.

 $(CPR1) = 3_{HEX} = 0000\ 0000\ 0000\ 0011_{BIN}$ . Kanal TPU0 ima najvišjo prioriteto.

### **CIER**

 $(CIER) = 1_{HEX} = 0000\ 0000\ 0000\ 0001_{BIN}$ . S tem smo kanalu TPU0 omogočili generiranje prekinitve (za PWM funkcijo je to ob vsakokratnem prehodu z 1 na 0).

### **TICR**

(TICR) =  $0640_{\rm HEX}$  = 0000 0110 0100 0000 $_{\rm BIN}$ . V podpoglavju 7.1.1.2 o registru za konfiguracijo prekinitev smo omenili njegovo dvojno vlogo: določanje nivoja zahteve po prekinitvi in baznega prekinitvenega vektorja. Navedena vsebina registra določa drugo po vrsti prekinitveno prioriteto (biti  $8,9,10 = 110_{\rm BIN} = 6$ ; najvišja je 7). Bazni prekinitveni vektor je v tem primeru 4, kar pomeni, da je zaporedna številka prekinitveni vektor za TPU0  $40_{\rm HEX}$ , za TPU1  $41_{\rm HEX}$ , za TPU15 pa  $4f_{\rm HEX}$ . Konkretne lokacije vektorjev za posamezne kanale v RAM pomnilniku izračunamo z znano formulo (glej tudi proceduro set\_handler na sliki 7. 11 ter poglavje o TICR registru):

```
 \begin{aligned} &(VBR) + 4 \cdot 40_{HEX} = & (VBR) + 4 \cdot 64_{DEC} & za \ TPU0, \\ &(VBR) + 4 \cdot 41_{HEX} = & (VBR) + 4 \cdot 65_{DEC} & za \ TPU1, \\ &(VBR) + 4 \cdot 4f_{HEX} = & (VBR) + 4 \cdot 79_{DEC} & za \ TPU15 \ itd. \end{aligned}
```

Tako definirani vektorji TPU-ja zasedejo naslednje lokacije v vektorski mapi:

| Št. vektorja | Premik | Opis |              |  |
|--------------|--------|------|--------------|--|
|              | dec    | hex  |              |  |
| 0            | 0      | 000  | Reset: SP    |  |
| 1            | 4      | 004  | Reset: PC    |  |
|              |        |      |              |  |
| •••••        | ••••   | •••• |              |  |
| 64           | 256    | 100  | TPU kanal 0  |  |
| 65           | 260    | 104  | TPU kanal 1  |  |
| 66           | 264    | 108  | TPU kanal 2  |  |
| 67           | 268    | 10C  | TPU kanal 3  |  |
| 68           | 272    | 110  | TPU kanal 4  |  |
| 69           | 276    | 114  | TPU kanal 5  |  |
| 70           | 280    | 118  | TPU kanal 6  |  |
| 71           | 284    | 11C  | TPU kanal 7  |  |
| 72           | 288    | 120  | TPU kanal 8  |  |
| 73           | 292    | 124  | TPU kanal 9  |  |
| 74           | 296    | 128  | TPU kanal 10 |  |
| 75           | 300    | 12C  | TPU kanal 11 |  |
| 76           | 304    | 130  | TPU kanal 12 |  |
| 77           | 308    | 134  | TPU kanal 13 |  |
| 78           | 312    | 138  | TPU kanal 14 |  |
| 79           | 316    | 13C  | TPU kanal 15 |  |

## TPU0 0

Preden končamo z inicializacijo, moramo določiti še parametre kanala (tukaj TPU0) za izbrano funkcijo (glej sliki 7. 9 in 7. 10). V konkretnem primeru je  $TPU0_0 = 0091_{HEX} = 0000\ 0000\ 1001\ 0001_{BIN}$ , torej smo izbrali TCR1 ter začetno stanje kanala TPU0 1.

### TPU0 4 in TPU 6

TPU0\_4 in TPU\_6, torej PWMHI in PWMPER postavimo v stanje  $524_{DEC}$  in  $250_{DEC}$ . To sta mnogokratnika periode izbranega TCR1 ( $\approx 2~\mu s$ ; glej register TPUMCR). Trajanje PWM periode bo potemtakem 1 ms, signala 1 pa približno 0,5 ms (vrednost 524 in ne 500 je izbrana po natančni meritvi trajanja periode TCR1).

### HSRR1

TPU kanal 0 je konfiguriran in parametriran. Sedaj preostaja le inicializacija kanala, ki jo sproži CPU s postavitvijo HSRR1 v stanje  $2 = 0000 \ 0000 \ 0000 \ 0010_{BIN}$  (glej sliko 7. 5). Postopek zahteva določeno število urinih ciklov, edino zagotovilo o končani proceduri pa je samodejno postavljanje teh bitov v stanje  $00_{BIN}$ . Zaradi tega je v program vstavljena pogojna zanka, ki onemogoča nadaljevanje programa preden je pogoj (HSRR1) = 0 izpolnjen.

### 7.2.2.3 Glavni in prekinitveni program

Po končani inicializacijski proceduri oz. zagonu TPU-ja, nadaljuje CPU z obdelovanjem "glavnega programa" do nastopa časovne prekinitve. V našem zgledu je glavni program le neskončna zanka (v proceduri main). Pri prekinitvi pride do skoka v prekinitveni podprogram (handler). Načeloma je v njem dejanski regulacijski program, v tem primeru pa le resetiramo prekinitveni statusni bit kanala TPU0 in s tem omogočimo ponovno prekinitev. Ponovimo še enkrat, da mora celotno trajanje tega podprograma biti krajše od časa med zaporednima prekinitvama, drugače lahko pride do nenadzorovanega dogajanja (glej tudi zgled v pogl. 10).

### 7.2.3 C program za generiranje periodične prekinitve

Delovanje programa smo v grobem že opisali. Čeprav so funkcije relativno transparentne, omenimo tukaj le nekatere konvencije C jezika, ki jih v programu uporabljamo:

- Prefiks 🛮 x določa šestnajstiško notacijo števila.
- Komentar se nahaja znotraj oznak /\* in \*/.
- Kazalci (angl. pointers; simbol \*) so zelo eleganten način naslavljanja spominskih lokacij. Velja: če je TPUMCR naslov neke lokacije (tukaj <code>Dxffffell</code>) je \*TPUMCR vsebina te lokacije. Večina deklaracij #define v programu dodeljuje simbole naslovom spominskih lokacij (npr. TPUMCR). Kazalci na te naslove (\*TPUMCR) imajo dostop le do formata, ki je vsebovan v deklaraciji (za TPUMCR je to t.i. unsigned short int oz. 16-bitni celoštevilski format brez predznaka).

- V C-ju pogostokrat uporabljana skrajšana oblika ukaza, npr. \*CISR &= Oxfffe (velja tudi za ostale podobne logične in aritmetične operacije), je enaka bolj znani sintaksi \*CISR = \*CISR & Oxfffe.
- Prvi del programa je le definiranje simbolov, najprej simboličnih lokacij, potem pa konstant.
- Temu sledijo <u>deklaracije</u> podprogramov: init (inicializacija TPU-ja), set\_handler (definiranje prekinitvenega vektorja za TPU0), handler (prekinitveni program; angl. "handler" upravljač je običajen naziv za prekinitvene podprograme) in main (glavni program). V tem delu so eventualni vhodni parametri (npr. set\_handler(handler,vecno)) podani le simbolično. Šele pri klicu posamezne rutine jim dodelimo dejanske vrednosti.
- Če smo v C-ju definirali proceduro npr. handler(), je spremenljivka handler (brez oklepajev!) naslov, na katerem se ta procedura nahaja.
- set\_handler je procedura za postavljanje naslova prekinitvenega programa (handler) na prekinitveni vektor z zaporedno številko  $40_{\rm HEX} = 64_{\rm DEC}$ . Oba podatka sta vhodna parametra pri klicu te procedure: set\_handler(handler=164).
- Maskiranje: pogostokrat želimo določene bite v registru ali spominski lokaciji postaviti v stanje 1 ali 0, ne glede na stanje ostalih bitov (npr. glej CISR register v programu). To dosežemo s t.i. "maskiranjem": če gre za postavitev bitov v stanje 0, naredimo to z operacijo "logični IN" (angl. AND, simbol &), v stanje 1 pa z operacijo "logični ALI" (angl. OR, simbol I). V primeru iz programa (\*CISR &= Dxfffe oz. zaradi boljšega pregleda: 1111 1111 1111 1110<sub>BIN</sub>) se v stanje 0 postavi le bit 0, vsem ostalim pa se vsebina ne spremeni. Če bi hoteli npr. le bit 3 gotovo postaviti v stanje 1, bi to lahko storili z ukazom \*CISR I= DxDDB (0000 0000 0000 1000<sub>BIN</sub>). **PAZI:** selektivnega postavljanja bitov z običajnim dodeljevanjem (simbol =) ne moremo doseči, ker s tem nujno postavimo vse bite v določeno stanje!
- Ukaz ali ukazi (v olepajih {}) v zanki while(x) se izvajajo toliko časa, dokler je izpolnjen pogoj x. Ukaz za zanko ne zaključujemo s podpičjem ";" kot navadne ukaze. C pozna tudi "prazne" ukaze, ki se ne izvršujejo, kot vsak pravi ukaz pa se morajo končati s podpičjem. Npr. ;; so trije takšni ukazi. V našem primeru imamo opravka z zanko "while(l);", torej v neskončni zanki ne izvaja nič, razen ponovnega preverjanja izpolnjenosti pogoja.

```
/* vljucevanje ( knjiznic */
#include <stdio.h>
#include <stdlib.h>
#define CIER (unsigned short int*)
                           DxfffffeDa /* interrupt enable reg.
*/
#define CISR (unsigned short int*)
                            Oxfffffe20
                                     /* interrupt status re.
/* host service
#define HSRR1(volatile unsigned short int*)Oxfffffela
                                           req.req. */
          (unsigned short int*) Oxfffffele
#define CPRL
                                   /* chann. prior. reg. */
#define TPUO_0 (unsigned short int*) 0xffffff00
                                   /* channel control
#define TPUO_4 (unsigned short int*) Oxffffff04
                                   /* naslov PWMHI */
#define TPUO_6 (unsigned short int*) Oxffffff06
                                   /* naslov PWMPER */
#define PWMPER 524
                       /* 524 x l_19 us = l_1 ms */
```

```
#define PWMHI
           250
/*
        INICIALIZACIJA TPU-ja
                                            * /
void init()
Ł
    *TPUMCR=0x6041;
    *CFSR3=0x0009;
                /* izbrana funkcija */
    *CPR1=0x0003;
                /* nastavitev prioritet */
    *CIER=0x0001;
                /* omogoca prekinitev na TPO */
    *TICR=0x640;
                /*nastavitev nonmaskable prekintive, lokacija
                 prekinitvenega vektorja*/
    *TPUO_O=0x0091;
                /* nastavitev channel control */
    *TPUO L=PWMPER;
                /* trajanje periode PWMPER */
                /* trajanje PWMHI */
    *TPUO_4=PWMHI;
    *HSRR1=0x0002;
                /* inicializacija TPU; izvaja PWM */
     while (*HSRRl != 0x0000);
                         /* cakamo do konca inicializacije
                           takrat je *HSRR1=0x0000 */
    *CISR &= Oxfffe;
}/* konec init */
PODPROGRAM ZA ZAPIS ZA I ETNEGA NASLOVA PREKINITVENEGA
/*
                                             */
/*
    PODPROGRAMA (SPREM handler JE POINTER NA PODPROGRAM
                                             */
/*
    handler()) NA LOKACIJO Z NASLOVOM (VBR)+4*vecno
                                             */
je definirani
void
   set_handler(handler₁vecno)
                            /*handler
                                                prek.
podprogram 1
                         vecno=64*/
    void(*handler);
    int vecno;
{
         *((void(**) () ) (4*vecno))=handler;
}/* konec set_handler */
PREKINITVENI PODPROGRAM
/*
                                     */
_SWI void handler()
/* namesto tega komentarja pride "glavni" regulacijski program */
 *CISR &= Oxfffe;
                      /* omogocanje ponovne prekinitve */
}/* konec handler */
/*
        GLAVNI PROGRAM
                                             * /
main()
```

```
{
    set_handler(handler₁64); /* definicija vektorja za int. handler */
    init(); /* klic funkcije za inicializacijo TPU-ja */
    while(1); /* neskon□na zanka; pogoj vedno izpolnjen
*/
}/* konec main*/
```

Slika 7. 11: Program v C-ju za generiranje periodične prekinitve s pomočjo TPU-ja