#### Ιόνιο Πανεπιστήμιο – Τμήμα Πληροφορικής ΠΜΣ «Δικτυωμένα Συστήματα Μεγάλου Όγκου Δεδομένων» Μάθημα: «Αλγόριθμοι Βελτιστοποίησης και Παράλληλη Επεξεργασία» Μέρος Β΄: Παράλληλη Επεξεργασία 2022-23

#### Εισαγωγή

(Βασικές έννοιες παράλληλου υπολογισμού)

http://mixstef.github.io/courses/pms-parcomp/



Μ.Στεφανιδάκης

## Παράλληλη επεξεργασία

- Ταυτόχρονη εκτέλεση διεργασιών
  - Κώδικας που εκτελείται την ίδια στιγμή σε διαφορετικές
     υπολογιστικές μονάδες (πόρους επεξεργασίας)
- Γιατί είναι επιθυμητή;
  - Επίλυση υπολογιστικά δύσκολων προβλημάτων
  - Αλλά και απλούστερων προβλημάτων με πολύ μεγάλο όγκο δεδομένων εισόδου
    - Μοντελοποίηση φυσικών φαινομένων
    - Τεχνητή νοημοσύνη
    - Βιοιατρική
    - κ.λ.π.

# Μόνο για υπερυπολογιστές;

High Performance Computing (HPC)



# Και στους «καθημερινούς» υπολογιστές μας

- Desktop, laptop, smartphones...
  - Οι επεξεργαστές που περιέχουν διαθέτουν άφθονες πηγές παράλληλης επεξεργασίας
  - Βασίζονται στη συνεχή πρόοδο της τεχνολογίας
    - Ο «νόμος» του Moore η συνεχής συρρίκνωση του τρανζίστορ
  - Και στις αρχιτεκτονικές βελτιώσεις
    - Αποδοτικότερη εκτέλεση υπολογιστικών λειτουργιών

# Η αναγκαιότητα της παράλληλης επεξεργασίας

- Το τέλος της «κούρσας των GHz»
  - Στις αρχές της δεκαετίας του 2000
  - Εμπόδια στα οφέλη από την αύξηση της συχνότητας του ρολογιού
    - Υπέρμετρη κατανάλωση ενέργειας αδυναμία απαγωγής θερμότητας
    - Οι αλληλοεξαρτήσεις μεταξύ εντολών τονίζονται μείωση της προσδοκώμενης αύξησης της απόδοσης
  - Το σειριακό πρόγραμμα δεν γίνεται πλέον γρηγορότερο «αυτόματα» με την πάροδο του χρόνου
    - "Free ride is over!"
- Πώς θα χρησιμοποιηθεί η αφθονία τρανζίστορ;
  - Παράλληλη επεξεργασία σε χαμηλότερες συχνότητες

## Παρεχόμενη παραλληλία: pipelines

- «Παραλληλισμός σε επίπεδο εντολών» (ILP)
  - Μια βασική τεχνική παράλληλης επεξεργασίας
    - Την ίδια στιγμή εκτελούνται λειτουργίες πολλαπλών εντολών μηχανής
    - Ιδανικά, σε κάθε κύκλο ρολογιού (περίοδος Τ) ολοκληρώνεται μια εντολή



### Παρεχόμενη παραλληλία: superscalar CPUs

- Εκκίνηση περισσότερων από μια εντολή σε κάθε κύκλο ρολογιού
  - Την εποχή της «κούρσας των GHz»
  - Υπάρχουν πολλαπλά pipelines
    - Η επιλογή γίνεται αυτόματα από την ΚΜΕ που παρακολουθεί τις εντολές
       σε ορισμένο βάθος χρόνου ("window")
  - Τεχνικές για την αύξηση των εντολών που μπορούν να εκτελεστούν παράλληλα
    - Εκτέλεση εκτός σειράς (out of order execution)
    - Μετονομασίες καταχωρητών (register renaming)
    - Πρόβλεψη διακλαδώσεων (branch prediction)

## Παρεχόμενη παραλληλία: vector instructions

- Εντολές με πολύ μεγάλο εύρος δεδομένων
  - Την εποχή της «κούρσας των GHz»
  - Η ίδια λειτουργία σε πολλαπλά δεδομένα (SIMD)
    - Μονάδες εκτέλεσης πράξεων μεγάλου εύρους (π.χ. 512 bits)
  - Streaming instructions
    - Αρχικά για δεδομένα multimedia

### Παρεχόμενη παραλληλία: SMT

- Simultaneous Multithreading
  - Το ξέρουμε καλύτερα με τον όρο marketing:
     "hyperthreading"
  - Παραλληλισμός σε επίπεδο thread (TLP)
    - Η «κούρσα των GHz» φτάνει στο τέλος της
  - Η ΚΜΕ μοιράζει τις μονάδες εκτέλεσης μεταξύ 2 (ή 4 ή 8..)
     διεργασιών
    - Κρατώντας ξεχωριστή κατάσταση (καταχωρητές) ανά διεργασία
    - Στο λειτουργικό σύστημα φαίνονται ως ανεξάρτητοι «λογικοί» πυρήνες

## Παρεχόμενη παραλληλία: multicore

- Περισσότεροι πυρήνες (cores) στον επεξεργαστή
  - Η «κούρσα των GHz» έχει τελειώσει οριστικά
  - Παραλληλισμός σε επίπεδο thread (TLP)
  - Αυξάνεται η πίεση στη σύνδεση με την κύρια μνήμη προσθήκη μεγαλύτερης ιεραρχίας κρυφών μνημών επεξεργαστής



# Ο ρόλος του λογισμικού

- Το λογισμικό επωμίζεται το βάρος της αποδοτικής χρήσης της προσφερόμενης παραλληλίας
  - Η αποδοτική παράλληλη επεξεργασία βασίζεται στη συνεργασία
    - Λειτουργικού συστήματος
    - Μεταγλωττιστή
    - Αλγορίθμων και Δομών δεδομένων
    - Και του κώδικά μας ⊚
  - Και τη γνώση των χαρακτηριστικών του υλικού (hardware)
    - Εγκαταλείπουμε την αρχή «αποσύνδεσης του προγράμματός μας από το υλικό εκτέλεσης»;
    - Ή θα χρειαστούμε νέα frameworks που θα κρύβουν τις λεπτομέρειες του παραλληλισμού;

# Γνωρίζοντας το σύστημα εκτέλεσης

```
$ cat /proc/cpuinfo
 more /sys/devices/system/cpu/
cpu<i>/cache/index<j>/*
```

# Απόδοση παράλληλων προγραμμάτων

Speedup 
$$S_{P}=$$
 
$$\frac{\chi \rho \acute{o} vo \varsigma \ \sigma ειριακής εκτέλεσης}{\chi ρ\acute{o} vo \varsigma \ \pi \alpha ρ \acute{a} λληλης εκτέλεσης}$$

- Επιτάχυνση (speedup) με p επεξεργαστικούς κόμβους
  - Στην καλύτερη περίπτωση  $S_p = p$
  - Μερικές φορές, για ανεξάρτητους λόγους (περισσότεροι πόροι μνήμης, διαφορετικός αλγόριθμος...) προκύπτει  $S_p > p$  (superlinear speedup)  $\rightarrow$  δεν μοντελοποιούμε σωστά το σύστημα
- Επίσης: αποδοτικότητα (efficiency)  $E_p = \frac{S_p}{p}$

# Παράγοντες περιορισμού του speedup

Speedup 
$$S_P = \frac{t_s}{f \times t_s + (1-f)t_s/p} = \frac{1}{f + (1-f)/p}$$

- Κάθε αλγόριθμος περιέχει ένα ποσοστό εργασίας f που πρέπει να εκτελεστεί σειριακά
  - Επιβάρυνση παραλληλισμού (overhead)
  - Επικοινωνία και συγχρονισμός επεξεργαστικών κόμβων για την ανταλλαγή δεδομένων
  - $S_p$  → 1/f όταν p → ∞ («νόμος» του Amdahl)

### Μια πιο αισιόδοξη εικόνα

Speedup 
$$S_P = \frac{f + (1-f)p}{f + (1-f)} = \frac{f + (1-f)p}{1}$$

- Ο «νόμος» του Gustafson
  - Scaled speedup
- Με περισσότερους επεξεργαστικούς κόμβους, τα δεδομένα εισόδου μπορούν να έχουν μεγαλύτερο μέγεθος
  - Στην περίπτωση αυτή δεν μας περιορίζει το ποσοστό του σειριακού μέρους

# Εμπόδια στη διαδικασία παραλληλισμού

- Μπορούμε πάντα να μετατρέψουμε αποδοτικά ένα σειριακό πρόγραμμα στο αντίστοιχο παράλληλο;
  - Αλληλεξαρτήσεις δεδομένων
    - Τα διάφορα στάδια εξαρτώνται από τιμές προηγούμενου υπολογισμού
    - Αναμονή για υπολογισμό εισόδων
  - Προσπέλαση μνήμης
    - Πολλά προγράμματα (και αλγόριθμοι) έχουν απόδοση που εξαρτάται από την επικοινωνία με τη μνήμη
    - Ο χρόνος μεταφοράς δεδομένων επισκιάζει κάθε όφελος παραλληλισμού
    - Ο τρόπος προσπέλασης μνήμης επηρεάζει τον χρόνο μεταφοράς

# Η ταξινόμηση κατά Flynn (1972)

- Single Instruction Single Data (SISD)
  - Ο παραδοσιακός υπολογιστής χωρίς κανένα είδος παραλληλίας
  - Το κλασσικό «μοντέλο von Neumann»
  - Κάθε εντολή εκτελείται σειριακά σε μια μοναδιαία ποσότητα δεδομένων
  - Μία και μοναδική λειτουργία σε κάθε χρονική στιγμή
  - Η απόδοση των εφαρμογών εξαρτάται από την ταχύτητα της επεξεργασίας

# Η ταξινόμηση κατά Flynn (συνέχεια)

- Single Instruction Multiple Data (SIMD)
  - Η ίδια λειτουργία (εντολή) εκτελείται σε πολλαπλά δεδομένα παράλληλα
  - Το υλικό διαθέτει έναν και μοναδικό Program Counter και πολλαπλές μονάδες εκτέλεσης πράξεων
  - Τα περισσότερα εμπορικά συστήματα σήμερα διαθέτουν κάποια χαρακτηριστικά SIMD (αλλά όχι μόνον)
    - 4, 8 ή 16 μονάδες εκτέλεσης (εντολές streaming σε συμβατικές ΚΜΕ)
    - Χιλιάδες μονάδες εκτέλεσης (streaming cores σε GPUs)
  - Υπερυπολογιστές (υψηλό κόστος)
    - Εξειδικευμένοι vector processors (ευρείς αγωγοί δεδομένων, από τη μνήμη έως τους καταχωρητές και τις μονάδες υπολογισμού)

#### SIMD: ποια η χρήση του;

- Επαναληπτικές δομές (for loops)
  - for (i=0;i<n;i++) a[i] += b[i];</pre>
    - Γίνεται for (i=0;i<n;i+=4) a[i..i+3] += b[i..i+3];</li>
  - Τι συμβαίνει όταν έχουμε αποκλίνουσα εκτέλεση;
    - Όταν π.χ. κάποια a[i] υπολογίζονται διαφορετικά

όλα τα α[i]: προηγούμενη λειτουργία

όλα τα ζυγά α[i]: λειτουργία 1

όλα τα μονά α[i]: λειτουργία 2

όλα τα α[i]: επόμενη λειτουργία

- Κάποιες παράλληλες βαθμίδες απενεργοποιούνται (GPUs)
- Συχνά περιγράφεται ως SIMT (single instruction multiple "thread")

# Η ταξινόμηση κατά Flynn (συνέχεια)

#### • Multiple Instruction Multiple Data (MIMD)

- Εεχωριστές ακολουθίες εντολών εκτελούνται σε ξεχωριστές ομάδες δεδομένων
  - Πολλαπλές ΚΜΕ που εκτελούν ανεξάρτητα προγράμματα
- Πολλαπλοί επεξεργαστικοί κόμβοι
  - Επεξεργαστές πολλών πυρήνων (Multicores)
  - Συνδυασμοί CPU + GPU/άλλων συνεπεξεργαστών στο ίδιο σύστημα
  - Κατανεμημένα συστήματα, συνδεδεμένα με κάποιο είδος δικτύου
- Τι σημαίνει ο όρος SPMD (simple program/process multiple data);
  - Δεν σχετίζεται με την ταξινόμηση του Flynn
  - Μοντέλο παράλληλου προγραμματισμού όπου το ίδιο πρόγραμμα αναπτύσσεται στους κόμβους ενός ΜΙΜD συστήματος
  - Διαφοροποίηση με βάση π.χ. ένα id

# Συστήματα κοινής μνήμης

#### Shared Memory Systems

- Συστήματα MIMD όπου όλοι οι επεξεργαστικοί κόμβοι
   «βλέπουν» μια κοινή και ενιαία μνήμη
  - Οι επεξεργαστές βρίσκονται μέσα σε μοναδικό ενιαίο σύστημα
- Οι εκτελούμενες παράλληλες διεργασίες
  - Έχουν πρόσβαση στα διαμοιραζόμενα δεδομένα
  - Και χρησιμοποιούν την κοινή μνήμη για συγχρονισμό
- Οι κρυφές μνήμες και η συνοχή των δεδομένων
  - Όταν διαφορετικοί επεξεργαστικοί κόμβοι (με διαφορετικές κρυφές μνήμες) τροποποιούν τα ίδια δεδομένα
  - Τα πιο πρόσφατα δεδομένα μπορούν να βρίσκονται σε διαφορετική κρυφή μνήμη
  - Ειδικά πρωτόκολλα σε υλικό για την παρακολούθηση της θέσης των δεδομένων

# Είδη κοινής μνήμης

- Uniform Memory Access (UMA)
  - Η κοινή μνήμη είναι φυσικά ενιαία
    - Όλοι οι επεξεργαστικοί κόμβοι την προσπελαύνουν με το ίδιο κόστος
    - Το σχήμα αυτό είναι γνωστό και ως Symmetric Multiprocessor (SMP)
    - Η σύνδεση με την κύρια μνήμη αποτελεί σημείο συνωστισμού
- Non-Uniform Memory Access (NUMA)
  - Κάθε επεξεργαστής του συστήματος έχει τη δική του τοπική μνήμη
    - Για τις υπόλοιπες μνήμες βασίζεται στην ενδο-επικοινωνία μεταξύ επεξεργαστών
    - Υπάρχει και εδώ ο μηχανισμός διατήρησης της συνοχής των δεδομένων μεταξύ κρυφών μνημών
    - Όσο κάθε επεξεργαστής επικοινωνεί με τη «δική» του μόνο τοπική μνήμη, ο συνωστισμός είναι ελάχιστος

# Συστήματα κατανεμημένης μνήμης

#### Distributed memory systems

- Αποτελούνται από ανεξάρτητα επεξεργαστικά συστήματα διασυνδεμένα μέσω ενός δικτύου
- Το σχήμα περιλαμβάνει πολύ διαφορετικά συστήματα
  - Εμπορικούς υπολογιστές με διαδικτυακή διασύνδεση
  - Υπολογιστικούς κόμβους με εξειδικευμένη διασύνδεση
- Δεν υπάρχει η έννοια της «ενιαίας» και «κοινής» μνήμης
  - Τα διαμοιραζόμενα δεδομένα πρέπει να μεταφέρονται ανάμεσα στους κόμβους μέσω μηνυμάτων
    - Message passing APIs

# Βιβλιογραφία

- Michael McCool, James Reinders, and Arch Robison. 2012. Structured Parallel Programming: Patterns for Efficient Computation (1st ed.). Morgan Kaufmann Publishers Inc., San Francisco, CA, USA.
- Peter Pacheco. 2011. An Introduction to Parallel Programming (1st ed.). Morgan Kaufmann Publishers Inc., San Francisco, CA, USA.
- John L. Hennessy and David A. Patterson. 2003. Computer Architecture: A Quantitative Approach (3 ed.). Morgan Kaufmann Publishers Inc., San Francisco, CA, USA.