



#### دانسانات مهددسی دمپیر تر

## پایاننامه کارشناسی

#### عنوان

یکپارچهسازی، صحتسنجی و ارزیابی یک ریزپردازنده نهفته تحمل پذیر اشکال

#### نگارش

محمد جواد دوستی گرایش: سختافزار پوریا جولانی گرایش: نرمافزار

استاد راهنما

دکتر سید قاسم میرعمادی

تيرماه ١٣٨٩

| خد | ام | ز | به |
|----|----|---|----|
|    |    |   |    |

# دانشگاه صنعتی شریف

## دانشکده مهندسی کامپیوتر

# پایاننامه کارشناسی

عنوان: یکپارچهسازی، صحتسنجی و ارزیابی یک ریزپردازنده نهفته تحمل پذیر اشکال

نگارش: پوریا جولانی، محمد جواد دوستی

استاد راهنما: دكتر سيد قاسم ميرعمادى امضاء.....

تاريخ.....

سیستمهای نهفته در اغلب وسایلی که بخشی از زندگی امروز را تشکیل میدهند وجود دارند. اهمیت و فراگیری این سیستمها به حدی است که از کل ریزپردازندههایی که هر ساله تولید میشود، ۷۹ تا ۹۹ درصد آنها در سیستمهای نهفته به کار میروند. به دلیل اهمیت ایمنی در بخشی از کاربردهای سیستمهای نهفته، یکی از پارامترهای مهم در طراحی این سیستمها و ریزپردازندههای آنها، قابلیت اطمینان است. به همین دلیل از روشهای مختلفی برای افزایش قابلیت اطمینان در ریزپردازندههای نهفته استفاده می شود. هدف این پژوهش، یکپارچه سازی، صحت سنجی عملکرد و ارزیابی قابلیت اطمینان یک ریزپردازنده نهفته تحملپذیر اشکال است. در مرحلهی یکپارچهسازی، بخشهای تحمل پذیر اشکال که قبلاً طراحی شدهاند، شامل واحد محاسبه و منطق، واحد کنترل، بانک ثبات و وسایل جانبی، با هم یکپارچه شده و یک ریزپردازندهی تحملپذیر اشکال مبتنی بر معماری SPARC نسخه ۸ را برای مصارف بحرانی-امن تشکیل میدهند. نظر به این که یک واحد ممیز شناور برای این ریزپردازنده موجود نبود، یک واحد ممیز شناور سازگار با استاندارد IEEE-754 نیز طراحی، پیادهسازی و به ریزپردازنده افزوده شده و همچنین روشهای تحملپذیری اشکال برای آن ارائه شده است. برای سنجش صحت عملکرد این ریزپردازنده از برنامههای محک استاندارد MiBench استفاده شده است. در ادامه، ارزیابی روشهای افزایش قابلیت اطمینان در این ریزپردازنده به کمک روش تزریق اشکال مبتنی بر مدل اشكال SEU ارزيابي شدهاند.

**کلید واژهها**: تحمل پذیری اشکال، تزریق اشکال، تکرخداد فیزیکی، صحتسنجی، یکپارچهسازی، سیستم نهفته

| 1                                              | لدمه    | مق         | ١ |
|------------------------------------------------|---------|------------|---|
| و ریزپردازندههای نهفته۳                        | يستمها  | س          | ۲ |
| ىتمهاى نهفته                                   | سيس     | <b>7-1</b> |   |
| بت، تاریخچه و آینده سیستمهای نهفته             | اهمب    | ۲-۲        |   |
| ردهای سیستمهای نهفته۷                          | کاربر   | ۲-۳        |   |
| ت اطمینان در سیستمهای نهفته                    | قابلي   | ۲-۴        |   |
| ردازندههای نهفته                               | ريزپ    | ۲-۵        |   |
| ىتمعاملهاى نهفته                               | سيس     | ۲-۶        |   |
| ری اشکال در ریزپردازندهی هدف                   | عملپذير | تح         | ٣ |
| اری SPARC نسخه ۸ اری                           | معم     | ۳-۱        |   |
| ثباتها                                         | ٣-١-    | -1         |   |
| خطلولهخطالوله                                  | ٣-١-    | -۲         |   |
| شيوههاى آدرسدهى                                | ٣-١-    | ۳-         |   |
| قالب دستورالعملها                              | ٣-١-    | <b>-</b> ۴ |   |
| معماری واحد مدیریت حافظه                       | ٣-١-    | -Δ         |   |
| ریزپردازندهی LEON 2 و نسخه تحملپذیر اشکال آن۳۳ | ۳-۱     | - <b>۶</b> |   |
| های تحمل پذیر اشکال                            | واحد    | ٣-٢        |   |

| ۲۵ | ۱ واحد کنترل                                   | r-r-1         |
|----|------------------------------------------------|---------------|
| ۲۶ | ۱ واحد محاسبه و منطق                           | r-r-r         |
|    |                                                | <b>۳-</b> ۲-۳ |
|    | ۱ وسائل جانبی روی تراشه                        | ۳-۲-۴         |
|    | ی و پیادهسازی واحد ممیز شناور ریزپردازندهی هدف |               |
| ۲۹ | یازمندیهای یک واحد ممیز شناور                  | ۱–۴ ن         |
| ٣١ | احد ممیز شناور موجود و واحد ممیز شناور جدید    | ۲–۴ و         |
|    | غییرات انجام شده بر روی کد مبنا                |               |
|    | احدهای مقایسه و تبدیلات                        |               |
| ٣٧ | حملپذیری اشکال در واحد ممیز شناور              | ۵–۴ ت         |
| ٣٨ | ۲ روشهای موجود                                 | 4-0-1         |
| ٣٩ | ۲ روش پیشنهادی برای حالت دقت مضاعف             | 4-0-4         |
| ۴۱ | ۲ روش پیشنهادی برای حالت دقت ساده              | ۴-۵-۳         |
| ۴۴ | بهسازی واحدهای اصلی ریزپردازنده هدف            | ۵ یکپارچ      |
| ۴۴ | وش انجام آزمون اولیه                           | ۵–۱ ر         |
| ۴۵ | زمونهای مرحلهای                                | آ, ∆−۲        |
| ۴٧ | هیه نسخه مرجع ریزپردازنده جهت انجام آزمون      | ۵-۳ ت         |
| ۴۸ | كپارچەسازى مرحلە بە مرحلە                      | ۵–۴ یا        |
| ۴۸ | جمع بندى                                       | <b>.</b> Δ−Δ  |

| ۵٠ | ۶ صحتسنجی ریزپردازندهی هدف                                 |
|----|------------------------------------------------------------|
| ۵١ | ۱-۶ آزمون اولیه ریزپردازنده با برنامههای محک کوچک          |
| ۵۲ | ۲-۶ آزمونهای کامل ریزپردازنده با بستهی محک MiBench         |
| ۵۲ | ۱-۲-۱ بستهی محک MiBench                                    |
| ۵۲ | ۲-۲-۶ اجرای برنامههای منتخب MiBench روی ریزپردازنده        |
| ۵۴ | ۳-۶ استفاده از واحد ممیز شناور برای تسریع در اجرای آزمونها |
| ۵۵ | ۴–۶ استفاده از سیستمعامل                                   |
| ۵۶ | 8-8 نحوه مقایسه نتایج                                      |
| ۵۶ | ۶–۶ شبیهساز TSIMTSIM                                       |
| ۵٧ | ٧-۶ محاسبه پوشش كد                                         |
| ۵٩ | ۷ ارزیابی قابلیت اطمینان در ریزپردازندهی هدف               |
| ۶۰ | ۱–۷ روشهای ارزیابی قابلیت اطمینان                          |
| ۶۰ | ۱-۱-۷ روشهای تحلیلی                                        |
| ۶۱ | ۲-۱-۷ روشهای تجربی                                         |
| ۶۴ | ۷–۲ مدل اشکال SEUSEU                                       |
| ۶۵ | ۳–۷ برنامههای مقصد تزریق اشکال                             |
| ۶۷ | ۴–۷ فرآیند تزریق اشکال                                     |
| ۷۲ | ۷-۵ تزریق اشکال بر روی ریزپردازنده اولیه                   |
| ٧٨ | ٨ نتيجه گيري                                               |

| ۸۲    | مراجع                                                        |
|-------|--------------------------------------------------------------|
| ۸۵    | پيوستها                                                      |
| ۸۶    | ۱ پیوست ۱: نحوهی اجرای سیستمعامل RTEMS روی ریزپردازنده SPARC |
| ۸۶    | ١-١ نصب                                                      |
| ۸٧    | ۱-۲ نحوه ایجاد Makefile و loader.c                           |
| ۹۱    | ۱-۳ استفاده از سیستمعامل در ModelSim                         |
| ۹۳    | ۲ پیوست ۲: آمادهسازی پروژهٔ LEON                             |
| ١٠٠   | ۳ پیوست ۳: اسکریپتها                                         |
| ١٠٠   | ۳-۱ اسکریپهای صحتسنجی                                        |
| ١٠٠   | ۳-۱-۱ اسکریپت gold.do                                        |
| 1 • 7 | allgolds.do اسکریپت ۳-۱-۲                                    |
| 1 • 7 | ۳-۱-۳ اسکریپت check.do                                       |
| ۱۰۵   | ۳-۱-۴ اسکریپت testall.do                                     |
| ۱۰۶   | اسکریپت lcompile.do اسکریپت ۳-۲                              |
| ۱۰۸   | ۳-۳ اسکریپت تزریق اشکال                                      |
| ١٠٨   | واژەنامەي انگلىسى يە فارسى                                   |

صفحه

# فهرست جدولها

| Λ   | جدول ۲–۱ انواع سیستمهای نهفته                        |
|-----|------------------------------------------------------|
| 1 • | جدول ۲–۲ مثالهایی از ریزپردازندههای نهفته            |
| ٣٠  | جدول ۴–۱ دستورات مهم در واحد ممیز شناور معماری SPARC |
| ۴۹  | جدول ۵—۱ لیست فایلهای تغییریافته در واحدهای مختلف    |
| ۵۲  | جدول ۶–۱ لیست برنامههای محک MiBench                  |
| ۵۵  | جدول ۶–۲ مقایسه سیستمعاملهای نهفته                   |
| 99  | جدول ۷–۱ پوشش کد واحد اعداد صحیح                     |
| 99  | جدول ۷–۲ پوشش کدحافظه نهان داده                      |
| Υ٣  | جدول ۷–۳ نتایج تزریق اشکال برای Quicksort            |
| ٧٣  | جدول ۴–۲ نتایج تزریق اشکال برای Basicmath            |
| ٧٣  | جدول ۷—۵ نتایج تزریق اشکال برای Bitcount             |
| ٧۴  | جدول ۷–۶ میانگین نتایج تزریق اشکال برای هر سه برنامه |
| 91  | جدول پ- ۱ تغییرات لازم در فایل device.vhd            |

| ۴  | شکل ۲–۱ ساختار کلی یک سیستم نهفته                            |
|----|--------------------------------------------------------------|
| ۵  | شکل ۲–۲ پیکربندیهای مختلف نرمافزار در سیستمهای نهفته         |
| ۶  | شکل ۲–۳ مقایسه بازار ریزپردازندهها                           |
|    | شکل ۳–۱ طرز قرارگیری ثباتها در ریزپردازنده SPARC نسخه ۸      |
|    | شکل ۳–۲ پنجرههای ثبات                                        |
| ۱۸ | شکل ۳–۳ پنجرههای ثبات به صورت حلقوی                          |
|    | شکل ۳–۴ مراحل خطلوله در ریزپردازنده SPARC                    |
| ۲۱ | شکل ۳–۵ قالب کلی دو نوع آدرسدهی در SPARC                     |
|    | شکل ۳–۶ نمودار بلوکی اجزاء ریزپردازنده LEONد                 |
|    | شکل ۳–۷ شمایی از روش به کار رفته در واحد کنترل               |
| ۲٧ | شکل ۳–۸ روش Partial Clock Gating                             |
|    | شکل ۴–۱ شمایی از واحد ممیز شناور مرجع                        |
| ٣۶ | شکل ۴–۲ شمایی از واحد ممیز شناور نهایی                       |
|    | شکل ۴–۳ شمایی از بخش درونی یک واحد محاسباتی در روش ارائه شده |
|    | شکل ۵–۱ پایههای ریزپردازندهی تحملپذیر اشکال                  |
| ۵۶ | شکل ۶–۱ روند کلی مقایسه نتایج شبیهسازی                       |
| ۵۸ | شكل ۶–۲ مراحل طراحى تا اطمينان از جامعيت آزمونها             |
|    | شكل ٧–١ فرآيند كلى تزريق اشكال                               |
| ٧۶ | شکل ۷–۲ کشف خرابی زمانی بر حسب زمان برای حافظه نهان داده     |
| ٧۶ | شکل ۷–۳ کشف خرابی زمانی بر حسب زمان برای حافظه نهان داده     |
| ۹۲ | شکل پ- ۱ تنظیم لازم برای شبیهسازی ریزپردازنده در ModelSim    |

| 94 | شکل پ– ۲ ایجاد پروژه در ModelSim                     |
|----|------------------------------------------------------|
| 94 | شکل پ– ۳ افزودن دو پوشهی tbench و leon به پروژه      |
| 94 | شکل پ- ۴ افزودن فایلها و ارجاع دادن به آنها          |
| 98 | شکل پ– ۵ اجرای فرمان make برای ساخت پروژه            |
| 98 | شکل پ- ۶ شبیهسازی تنظیم tbleon در ModelSim           |
| ٩٧ | شکل پ– ۷ ساختار نهایی فایلها در پروژهی شبیهسازی      |
| 99 | شکل پ– ۸ شمایی از سیگنالهای اضافه شده پس از شبیهسازی |



#### مقدمه

کاربرد سیستمهای نهفته روز به روز در حال افزایش است. این سیستمها نقش بسیار مهمی در زندگی افراد ایفا می کنند. سالانه حدود ۲۹ تا ۹۹ درصد تولید ریزپردازندهها را ریزپردازندههای نهفته تشکیل می دهند [Barr\_'06] [Barr\_'06]. این معیار نماینده ی آن است که کامپیوترهای همه منظوره، کاربردی به مراتب محدودتر از سیستمهای نهفته —که امروزه در همه جا موجودند—دارند.

با افزایش استفاده از سیستمهای نهفته و میزان وابستگی انسان به این سیستمها، مؤلفههای دیگری نیز در انتخاب و طراحی مطرح شدند. یکی از این عوامل، قابلیت اطمینان است. سیستمهایی که در کاربردهای بحرانی—امن به کار میروند، با توجه به وظیفهی مهمشان، باید قابلیت اطمینان بالایی داشته باشند. به عنوان نمونه می توان سیستمهای نهفته یک بیمارستان، آسانسور یا یک فضاپیما را در نظر گرفت. از کار افتادن یا ایجاد وقفه در عملکرد این سیستمها مشکلات بزرگی را ایجاد می کند.

در این پایاننامه، مراحل طی شده برای تهیه یک ریزپردازنده ی نهفته ی تحمل پذیر اشکال شرح داده شدهاند. برای ساخت این ریزپردازنده، از واحدهای تحمل پذیر اشکال از پیش طراحی شده استفاده شده است. همچنین واحد ممیز شناور سازگار با استاندارد 754-IEEE طراحی و پیادهسازی شده و دو روش تحمل پذیری اشکال برای عملیات دقت ساده و دقت مضاعف در این واحد ارائه شده است. این واحد با واحدهای قبلی یکپارچه شدهاند. برای اطمینان از صحت یکپارچهسازی، از روشهای صحتسنجی استفاده شده است. پس از آن، برای ارزیابی تحمل پذیری اشکال، آزمایشهای تزریق اشکال به ریزپردازنده با استفاده از مدل اشکال ۱۵۶۱ نجام شده و میزان اشکالات پوشش داده شده، اشکالات منجر به خرابی و اشکالات متأخر اندازه گیری شده است.

در ادامه ، مراحل مختلف پروژه شرح داده شدهاند. در فصل دوم، سیستمهای نهفته معرفی شده و اهمیت قابلیت اطمینان در آنها بررسی شده است. فصل سوم، به معرفی ریزپردازنده هدف، معماری آن و واحدهای تحمل پذیر اشکال استفاده شده در آن می پردازد. واحد ممیز شناور ساخته شده همراه با دو روش تحمل پذیری اشکال آن، در فصل چهارم بررسی شده است. عملیات یکپارچهسازی ریزپردازنده و مراحل آن در فصل ۵ تشریح شده است. فصل ۶ نحوه صحت سنجی ریزپردازنده را به وسیله برنامههای محک استاندارد توضیح می دهد. در فصل ۷، مراحل ارزیابی قابلیت اطمینان برای ریزپردازنده هدف، مدل اشکال استفاده شده و نتایج حاصل از ارزیابی بیان شدهاند.



### ۲ سیستمها و ریزپردازندههای نهفته

## ۲-۱ سیستمهای نهفته

یک سیستم نهفته، مجموعهای است از سختافزار و نرمافزار است که برای انجام وظیفهای خاص بکار میرود. فلسفهٔ طراحی سیستم نهفته با فلسفهٔ طراحی کامپیوتر شخصی متفاوت است. سیستم نهفته برای انجام وظیفهای خاص طراحی شده ولی کامپیوتر شخصی برای انجام وظیفهای خاص طراحی نشده و قادر به انجام وظایف متعددی است [Barr\_'06]. همچنین این سیستمها نسبت به سایر سیستمهای کامپیوتری نیازمندیهای کیفی و اتکاپذیری بالاتری دارند [Obergaard\_'05].

به عنوان مثالی از سیستمهای نهفته می توان به ساعت مچی دیجیتال، پخش کنندههای موسیقی، تلویزیون و گوشیهای موبایل اشاره کرد. دو مثال دیگر از سیستمهای نهفته، سیستمهای فرود و کنترل

فصل ۲ صفحه ۴

مریخ پیمای Pathfinder هستند که هر یک دارای نیازمندی های خاص خود و قابلیت های متناسب با آن نیازمندی ها است (سیستم فرود یک ریز پردازنده ۳۲ بیتی و ۱۲۸مگابایت حافظه اصلی و سیستم کنترل یک ریز پردازنده ۸ بیتی و ۵۱۲ کیلوبایت حافظه اصلی داشت [66 | Barr].)

اگرچه سیستمهای نهفته می توانند ساختمان و کاربردهای بسیار متنوع و متفاوتی داشته باشند اما قمستی از ساختار این سیستمها مشترک است. یک سیستم برای آن که نهفته باشد باید حداقل از یک ریزپردازنده و نرمافزار تشکیل شده باشد [Barr\_'06]. به علاوه برای نگهداری برنامه، حافظهای لازم است و حافظهای نیز برای کارهای اجرایی برنامه لازم است که این نیاز به عنوان مثال می تواند توسط یک حافظه فقط خواندنی (ROM) و یک حافظه با دسترسی تصادفی (RAM) تأمین شود. در شکل ۲–۱ ساختار کلی یک سیستم نهفته مشاهده می شود.



شكل ۲–۱ ساختار كلى يك سيستم نهفته [Barr\_'06]

نرمافزار سیستم نهفته به شدت به کاربرد بستگی دارد و میتواند بسیار ساده و یا بسیار پیچیده باشد. در شکل ۲-۲ دو پیکربندی مختلف برای برنامههای یک سیستم نهفته دیده میشود. پیکربندی الف، یک سیستم نهفتهی ساده و حدأقلی را نشان میدهد در حالی که سیستم ب، یک سیستم پچیده را به تصویر کشیده است.

| برنامهی کاربردی   |                     |                   |
|-------------------|---------------------|-------------------|
| پشتەى<br>شبكە     | سیستمعامل<br>بیدرنگ | برنامه کاربردی    |
| راهاندازهای ابزار |                     | راهاندازهای ابزار |
| سختافزار          |                     | سختافزار          |

الف) سیستم نهفته ساده بیچیده شکل ۲–۲ پیکربندیهای مختلف نرمافزار در سیستمهای نهفته [Barr\_'06]

#### ۲-۲ اهمیت، تاریخچه و آینده سیستمهای نهفته

با توجه به تعریفی که برای سیستمهای نهفته ذکر شد، ساخت و استفاده ی این سیستمها قدمت زیادی ندارند. در سال ۱۹۷۱، اینتل اولین ریزپردازنده تکتراشه ی دنیا، یعنی تراشه ۴۰۰۴ را به سفارش شرکت Busicom تولید کرد. این ریزپردازنده عاممنظوره بود و میتوانست در انواع ماشین حسابها استفاده شود. تفاوت ماشین حسابهای مختلف در مقدار حافظه نصب شده روی آنها و برنامه ی مربوط به مدل ماشین حساب بود [Barr\_'06].

موفقیت سیستمهای نهفته به قدری بود که تولید آن در چند دهه بعد به طور نمایی افزایش یافت. امروزه این سیستمها در همه جا هستند. در آشپزخانه (اجاق ماکروویو و ماشین لباسشوئی)، در اتاق نشیمن (تلویزیون، کنترل از راهدور، دستگاههای پخش فیلم و صدا، کنسولهای بازی)، در محل کار (سیستمهای حضور و غیاب، چاپگرها، دستگاههای پولشمار) نمونههای بسیاری از اینسیستمها بکار میرود.

مردم علاقهی زیادی به ابزارهای دیجیتالی دیجیتالی پیدا کردهاند. ابزارهای لوکسی که امروز مطرح هستند —مانند اتومبیل دوگانه سوز تویوتا پریوس که شبکهای از ریزپردازندههای ۳۲-بیتی دارد—نشان میدهد که سیستمهای نهفته آینده ی درخشانی خواهند داشت.

در شکل ۲–۳، روند رشد بازار ریزپردازندههای نهفته در مقایسه با ریزپردازندههای همهمنظوره که در کامپیوترهای شخصی کاربرد دارند، آمده است.



همانطور که دیده می شود، روند استفاده از ریزپردازندههای نهفته، به طور نمایی در حال افزایش است. به طوری که در سال ۲۰۰۶، حدود ۶ میلیارد ریزپردازندهٔ جدید تولید شدند. کمتر از ۲ درصد (حدود ۱۰۰ میلیون) از این ریزپردازندهها مخصوص کامپیوترهای همهمنظوره بودند [Barr\_'06].

### ۲-۳ کاربردهای سیستمهای نهفته

گسترهی کاربرد سیستمهای نهفته شامل تمام مواردی است که در آنها لازم است سیستمهای رایانهای به شکلی خاص به کار گرفته شوند. در [06'\_Marwedel] برخی از کاربردهای سیستمهای نهفته به شکل زیر بیان شده است:

صنعت خودروهای جدید دارای بخشهای مختلف الکترونیکی مانند سیستمهای کنترل موتور، کنترل کیسه هوا، ترمز ضد قفل، سیستم هشدار و تهویه هستند.

صنایع هوایی: سیستمهای الکترونیکی و واحدهای پردازشی زیادی در هواپیماها وجود دارند که همگی باید اتکاپذیر باشند.

قطارها: قطارها نیز مانند خودروها و هواپیماها دارای بخشهای الکترونیکی زیادی هستند که همگی باید دارای ایمنی کافی باشند.

مخابرات: در مخابرات نیز بارزترین نمود سیستمهای نهفته تلفنهای همراه هستند.

سیستمهای پزشکی: بسیاری از وسایل پیشرفته ی پزشکی به وسیله ی سیستمهای پردازش اطلاعاتی که در درون آنها نهفته شده است، امکان ارائه خدمات را دارند.

**کاربردهای نظامی:** یکی از اولین کاربردهای سیستمهای کامپیوتری در پردازش اطلاعات نظامی بوده است.

سیستمهای احراز هویت: در کاربردهای احراز هویت (مانند تشخیص اثر انگشت) نیز ازسیستمهای نهفته استفاده می شود.

<sup>&</sup>lt;sup>1</sup> Safety

وسایل خانگی: در وسایل مختلف خانگی مانند تلویزیونها و سیستمهای پخش صوت و نیز وسایل بازی الکترونیکی، از سیستمهای نهفته استفاده میشود.

**ابزار تولید:** برای کنترل فرآیند تولید در کارخانجات به طور گسترده از سیستمهای نهفته استفاده می شود.

**خانههای هوشمند:** برای افزایش ایمنی، امنیت، کنترل گرما و نور و کاهش مصرف انرژی از سیستمهای نهفته در خانههای هوشمند استفاده میشود.

**رباتیک:** رباتها نیز یکی از موارد قدیمی کاربرد سیستمهای نهفته هستند که در آنها جنبه کنترل مکانیکی بسیار مهم است.

#### ۲-۴ قابلیت اطمینان در سیستمهای نهفته

قابلیت اطمینان، بر اساس تعریف، احتمال آن است که سیستم تا زمان t، به درستی کار کند. به عبارتی می توان این تعریف را با رابطه ی $R(t) = Prob\{T > t\}$ .

سیستمهای نهفته مختلف، علاوه بر توان پردازشی، حافظه، تعداد تولید، توان مصرفی، هزینه توسعه و طول عمر، به قابلیت اطمینان متفاوتی احتیاج دارند . به عنوان مثال یک اسباببازی قابلیت اطمینان بالایی نمیخواهد. از طرفی سیستم ضد قفل یک اتومبیل، باید کاملاً مطمئن باشد و در تمام شرایط کار کند. در نتیجه بسته به نوع سیستم، باید قابلیتهای اطمینان مختلفی برای آن در نظر گرفت.

با توجه به نیازهای سیستمهای نهفته مختلف، میتوان آنها را به سه گروه ضعیف، متوسط و قوی تقسیم کرد و آنها را با توجه به نیازهایشان با هم مقایسه کرد. این مقایسه در جدول T-1 آمده است:

جدول ۲–۱ انواع سيستمهاي نهفته [Barr\_'06]

| بدول ۱۰ انواع سیستم ندی تهدی |       |      |       |  |
|------------------------------|-------|------|-------|--|
| قوی                          | متوسط | ضعیف | معيار |  |

| ۳۲ یا ۶۴ بیتی        | ۱۶ بیتی                  | ۴ یا ۸ بیتی            | ريزپردازنده    |
|----------------------|--------------------------|------------------------|----------------|
| بیشتر از MB          | ۱ MB ت ۶۴ KB             | کمتر از ۶۴ KB          | حافظه          |
| بیشتر از ۱٫۰۰۰٫۰۰۰\$ | \$١,٠٠٠,٠٠٠ تا ١,٠٠٠,٠٠٠ | کمتر از ۱۰۰٬۰۰۰\$      | هزینهی توسعه   |
| بیشتر از ۱٫۰۰۰\$     | \$١,٠٠٠ تا ١٠            | کمتر از ۱۰\$           | هزینهی تولید   |
| بیشتر از ۱۰٫۰۰۰      | ۱۰٫۰۰۰ تا ۱۰۰            | کمتر از ۱۰۰            | تعداد دستگاهها |
| کمتر از ۱۰ mW/MIPS   | ויט ۱۰ mW/MIPS           | بیشتر از ۱۰ mW/MIPS    | توان مصرفی     |
| چندین دهه            | سالها                    | روزها، هفتهها یا ماهها | عمر            |
| مقاوم در برابر خرابی | باید مطمئن کار کند       | گاهی اوقات خراب میشود  | قابليت اطمينان |

همانطور که در جدول آمده، قابلیت اطمینان بالا، معمولاً برای سیستمهایی در ردهی قوی در نظر گرفته می شود. با این حال، بسیاری از طراحان سیستمهای نهفته، برای حفظ اعتبار خود، ناچارند سیستم نهفته ی خود را مطمئن طراحی کنند.

#### ۲-۵ ریزیردازندههای نهفته

پردازنده، اصلی ترین قسمت یک سیستم نهفته به حساب می آید. بر حسب پیچیدگی این پردازندهها، می توان آنها را به دو دسته ریزپردازندهها و میکروکنترلرها تقسیم کرد. به طور کلی، ریزپردازندهها حافظهای اندک و تجهیزات I/O دارند؛ اما در میکروکنترولرها، تقریباً همهی حافظه و تجهیزات I/O سیستم را روی تراشه جای قرار گرفته است [05].

صدها ریزپردازنده ی مختلف برای سیستمهای نهفته تولید شدهاند که هیچکدام به تنهایی بر بازار این ریزپردازنده ها مسلط نیستند. این ریزپردازنده ها را میتوان به معماری دستورالعملهای مختلف تقسیم کرد. ریزپردازنده های با معماری مشابه باید بتوانند دستورات مشخصی را اجرا کنند. در جدول ۲–۲ لیستی از ریزپردازنده های نهفته رایج آورده شده است.

<sup>&</sup>lt;sup>1</sup> Instruction Set Architecture (ISA)

جدول ۲-۲ مثالهایی از ریزپردازندههای نهفته؛ برگرفته از [05] Noergaard

| معماري دستورالعمل | ريزپردازنده                                 | توليدكننده                                             |
|-------------------|---------------------------------------------|--------------------------------------------------------|
| AMD               | Aulxxx                                      | Advanced Micro<br>Devices,                             |
| ARM               | ARM7, ARM9,                                 | ARM,                                                   |
| C16X              | C167CS, C165H, C164CI,                      | Infineon,                                              |
| ColdFire          | 5282, 5272, 5307, 5407,                     | Motorola/Freescale,                                    |
| I960              | I960                                        | Vmetro,                                                |
| M32/R             | 32170, 32180, 32182, 32192,                 | Renesas/Mitsubishi,                                    |
| M Core            | MMC2113, MMC2114,                           | Motorola/Freescale                                     |
| MIPS32            | R3K, R4K, 5K, 16,                           | MTI4kx, IDT, MIPS<br>Technologies,                     |
| NEC               | Vr55xx, Vr54xx, Vr41xx                      | NEC Corporation,                                       |
| PowerPC           | 82xx,<br>74xx,8xx,7xx,6xx,5xx,4xx           | IBM,<br>Motorola/Freescale,                            |
| 68k               | 680x0 (68K, 68030, 68040, 68060,), 683xx    | Motorola/Freescale,                                    |
| SuperH (SH)       | SH3 (7702, 7707, 7708, 7709),<br>SH4 (7750) | Hitachi,                                               |
| SHARC             | SHARC                                       | Analog Devices,<br>Transtech DSP,<br>Radstone,         |
| strongARM         | strongARM                                   | Intel,                                                 |
| SPARC             | UltraSPARC II, LEON 2,                      | Sun Microsystems,                                      |
| TMS320C6xxx       | TMS320C6xxx                                 | Texas Instruments,                                     |
| x86               | X86 [386,486,Pentium (II, III, IV)]         | Intel, Transmeta,<br>National<br>Semiconductor, Atlas, |
| TriCore           | TriCore1, TriCore2,                         | Infineon,                                              |

در این پایاننامه، از بین ریزپردازندههای نهفته ی ذکر شده، ریزپردازنده SPARC نسخه ۸ انتخاب شده که در فصل بعد به علت این انتخاب پرداخته خواهد شد.

## ۲-۶ سیستمعاملهای نهفته

استفاده از سیستم عامل در سیستمهای نهفته با دو هدف انجام می شود. هدف نخست فراهم کردن لایه ای نرمافزاری است که به سایر نرمافزارها امکان می دهد که راحت تر ساخته شوند و همچنین از جزئیات سخت افزار آزاد تر باشند. هدف دوم، مدیریت منابع سخت افزاری و نرمافزاری سیستم است به

نحوی که کارایی و قابلیت اطمینان لازم به دست آید [Noergaard\_'05]. با توجه به این که سیستمهای نهفته غالباً در کاربردهای بیدرنگ به میروند، سیستمعاملهای نهفته، بیدرنگ نیز هستند.

استفاده یا عدم استفاده از سیستم عامل: در بیشتر مواقع، پاسخ قطعی به این سؤال وجود ندارد. بسیاری از سیستم های نهفته می توانند کارشان را دقیقاً مطابق نیاز، با استفاده از یک حلقهٔ بی پایان انجام دهند (و انجام هم می دهند). این سیستم های نهفته نیازی ندارند با افزودن نرمافزار اضافی (مانند یک سیستم عامل بی درنگ) پیچیده شوند. پیچیده تر کردن یک سیستم نهفته، هیچ سودی ندارد. هر سیستم بسته به مورد کاربرد آن، باید مستقلاً ارزیابی شود. اصولاً فرض اولیه آن است که وجود سیستم عامل لازم نیست. اما با بررسی نیازهای ماژول های مختلف نرمافزاری، این فرض می تواند تغییر کند [Barr\_'06].

فرآیند انتخاب سیستمعامل نهفته: در هنگام انتخاب یک سیستمعامل نهفته باید عوامل متعددی را در نظر گرفت. در ادامه مهمترین این عوامل آمده است [66]:

- پشتیبانی ریز پردازنده: در این پروژه، سیستم عامل نهفته، باید از معماری SPARC نسخه کمی پشتیبانی کند. همین عامل باعث می شود تا انتخاب سیستم عامل محدود تر شود.
- **ویژگیهای بیدرنگ:** سیستمعامل باید از ویژگیهای بیدرنگی که برنامه به آن نیاز دارد، پشتیبانی کند.
- محدودیتهای مالی: قیمت سیستمعاملها طیف وسیعی را شامل میشود: از سیستمعاملهای منبع باز و رایگان تا سیستمعاملهای دهها هزار دلاری به ازای هر توسعهدهنده به اضافهی حق تألیف هر واحدی که فروخته میشود. با توجه به محدودیتهایی که در این پروژه وجود داشت، از سیستمعاملهای با منبع باز استفاده شد.

استفاده از حافظه: سیستمعاملهای معدودی می توانند در سیستمهای نهفته ی کوچک جا شوند (مثلاً، با حذف قابلیتهای آن برای کوچکتر کردن اندازه ی آن). سیستمعاملهای دیگر به منابع اندکی (مشابه یک PC ضعیف) نیاز دارند. به علاوه چون در اینجا از شبیه سازی با دقت بالا (به ازای سیکلهای کلاک) انجام می شود و منابع محدود است، بایستی گزینهای را انتخاب کنیم که کمترین میزان حافظه را اشغال کند.

- پشتیبانی فنی: اغلب سیستمعاملهای نهفته ی منبع باز<sup>۱</sup>، یک فهرست پستی<sup>۲</sup> یا انجمن دارند که مشکلات کاربران از طریق آن برطرف می شود. با توجه به رایگان بودن این سرویسها در مقابل پشتیبانی فنی سیستمعاملهای تجاری یا پشتیبانی تجاری، سیستمعاملهای نهفته رایگان ترجیح داده می شوند.
- سازگاری ابزار: سیستمعامل استفاده شده باید با اسمبلر، کامپایلر، لینکر و اشکال زدایی که پیش از این استفاده می شده هماهنگ باشد و عملکرد مستقل یا کاملاً متفاوتی با آن نداشته باشد. در نتیجه می توان از روشهایی که قبلاً برای کامپایل و اجرای برنامهها استفاده می شد، استفاده کرد.

<sup>1</sup> Open Source

<sup>&</sup>lt;sup>2</sup> Mailing List

<sup>&</sup>lt;sup>3</sup> Forum



## ۳ تحمل پذیری اشکال در ریز پردازندهی هدف

چنانکه گفته شد، معماری SPARC به عنوان معماری ریزپردازنده هدف انتخاب شد. در این فصل ابتدا این معماری معرفی میشود. سپس ریزپردازنده ی LEON 2 به عنوان یک پیادهسازی از این معماری که پایه انجام این پروژه قرار گرفته است، بررسی میشود. در نهایت روشهای تحملپذیری اشکال به کار رفته در اجزاء ریزپردازنده ی هدف، مرور شدهاند.

#### ۳-۱ معماری SPARC نسخه ۸

معماری SPARC توسط شرکت Sun و بر اساس استاندارد SPARC که در دانشگاه برکلی طراحی شده بود، ساخته شد. این طراحی RISC بر مبنای حدأقلسازی تعداد pcodeها صورت گرفته بود تا

اجرای هر دستورالعمل، به حدود یک چرخه نیاز داشته باشد. SPARC مخفف  $\underline{S}$ calable  $\underline{P}$ rocessor  $\underline{ARC}$ hitecture  $\underline{S}$ calable  $\underline{P}$ rocessor  $\underline{ARC}$ hitecture به معنای «پردازنده با معماری مقیاس پذیر» میباشد. بر خلاف شرکتهای دیگر، SPARC معماری باز  $^{7}$  را برای SPARC برگزید و به تنهایی اقدام به تولید SPARC نکرد. در حقیقت SPARC استانداردی در سطح معماری دستورالعمل میباشد؛ در نتیجه دست تولید کنندگان در ایجاد نوآوری و تغییر در پیاده سازی ریز پردازنده بر اساس SPARC باز است [55]

در سال ۱۹۸۷ شرکت Sun مشخصات اولین ریزپردازنده ی خود با عنوان ۱۹۸۷ نسخه ۷ را منتشر ساخت. این ریزپردازنده ی ۳۲-بیتی توسط شرکتهای Sun و Sun پیادهسازی شد. مشخصات SPARC نسخه ۸ در سال ۱۹۹۰ منتشر شد. این ریزپردازنده هنوز ۳۲-بیتی بود و بر اساس مشخصات SPARC نسخه ۹ در سال ۱۹۹۳ معرفی گردید. در سال مدل ۱۹۹۳ معرفی گردید. در سال ۱۹۹۳ با SPARC کار می کرد. و الاتناههای کاری ۶۴-بیتی را SPARC بیتی را SPARC بیتگاههای کاری ۶۴-بیتی را می کردند [Oandamudi\_'05].

مطالب ادامهی این بخش از [SPARC International Inc.\_'92] استخراج شدهاند و به معرفی ساختار ثباتها، خطلوله، دستورات ریزپردازنده و شیوههای آدرسدهی ریزپردازندهی SPARC نسخه می پردازند.

#### ۱-۱-۳ ثباتها

در هر لحظه برنامه ی کاربر به ۳۲ ثبات ۳۲-بیتی همهمنظوره با نامهای r31 تا r31 دسترسی دارد. ثباتهای همهمنظوره ی r7 تا r7 به عنوان ثباتهای همگانی آستفاده می شوند. با قرار دادن متغیرهای همگانی در ثباتهای همگانی می توانیم از دسترسی به حافظه هنگام فراخوانی و بازگشت از پروسهها

<sup>&</sup>lt;sup>1</sup> Cycle

<sup>&</sup>lt;sup>2</sup> Open Architecture

<sup>&</sup>lt;sup>3</sup> Global Registers

<sup>&</sup>lt;sup>4</sup> Procedures

جلوگیری کنیم. (پردازندهی Itanium نیز از روشی مشابه این روش استفاده می کند)
[Dandamudi\_'05]

ثباتهای ورودی ( (r21 تا r31) شامل آرگومانهای ارسالی به توابع هستند. ثباتهای خروجی <sup>۲</sup> (r15 تا r25) برای مصارف موقتی، ارسال آرگومان به تابع و نگهداری مقادیر بازگشتی به کار میروند. (r15 تا r25) برای نگهداری مقادیر متغیرهای محلی توابع استفاده می شوند. شکل ۳–۱ ثباتهای محلی <sup>۳</sup> (r16 تا r23) برای نگهداری مقادیر متغیرهای محلی توابع استفاده می شوند. شکل ۳–۱ نحوه ی ساماندهی این ثباتها را نشان می دهد.

دو تا از ثباتهای خروجی (06 و 07) برای استفاده ی خاص رزرو شدهاند و نباید از آنها استفاده کرد. اولین ثبات عمومی نیز به طور سختافزاری همیشه صفر میباشد. در نتیجه مقدار آن مستقل از عددی است که در آن مینویسیم. همه ی ثباتها، عدد n را به صورت علامت دار ذخیره می کنند.  $n = (-7^{r_1})$ 

<sup>1</sup> In Registers

<sup>&</sup>lt;sup>2</sup> Out Registers

<sup>&</sup>lt;sup>3</sup> Local Registers



شکل ۳-۱ طرز قرارگیری ثباتها در ریزپردازنده SPARC نسخه ۸

ساختار SPARC به گونهایست که پنجرههای ثبات را بکار میبرد. همانطور که در شکل ۳–۲ نشان داده شده است، هر پنجره، ۲۴ ثبات ورودی، خروجی و محلی دارد. ثباتهای ورودی یک پنجره با ثباتهای خروجی پنجرهی کناری همپوشانی دارند. این کار باعث کاسته شدن از سربار مربوط به فراخوانی توابع می گردد. ثبات Current Window Pointer) CWP اطلاعات مربوط به پنجرهی جاری را در خود نگه می دارد. با دو دستور restore و save مقدار CWP به ترتیب کاهش و افزایش می یابد..

<sup>&</sup>lt;sup>1</sup> Register Windows

| window (CWP $+ 1$ ) |            |                  |
|---------------------|------------|------------------|
| r[31]               |            |                  |
| : ins               |            |                  |
| r[24]               |            |                  |
| r[23]               |            |                  |
| : locals            |            |                  |
| r[16]               | window CWP | 1                |
| r[15]               | r[31]      |                  |
| : outs              | : ins      |                  |
| r[8]                | r[24]      |                  |
|                     | r[23]      |                  |
|                     | : locals   |                  |
|                     | r[16]      | window (CWP – 1) |
|                     | r[15]      | r[31]            |
|                     | : outs     | : ins            |
|                     | r[8]       | r[24]            |
|                     |            | r[23]            |
|                     |            | : locals         |
|                     |            | r[16]            |
|                     |            | r[15]            |
|                     |            | : outs           |
|                     |            | r[8]             |

| r[7]<br>:<br>r[1] | globals |   |
|-------------------|---------|---|
| r[0]              | 0       |   |
| 31                |         | 0 |

شکل ۳–۲ پنجرههای ثبات

از مزایای پنجرههای ثبات می توان به کاهش زحمت کامپایلرها در تخصیص ثباتها، کاهش تعداد store و load لازم در کد تولید شده به وسیله کامپایلرها و امکان استفاده از حافظهی خارجی اشاره کرد [Case\_'92]

تعداد پنجرهها بسته به نوع پیادهسازی می تواند ۲ تا ۳۲ باشد. تعداد کل ثباتها برابر است با ۸ ثبات عمومی به اضافه ی تعداد پنجرهها  $\times$  ۱۶ در نتیجه تعداد ثباتها می تواند بین ۴۰ (برای ۲ پنجره) تا ۵۲۰ ثبات (برای ۳۲ پنجره) باشد.

اگر این ثباتها به صورت حلقوی کنار هم قرارگیرند (مشابه شکل ۳–۳) یک پنجرهی بیاعتبار ایجاد می گردد. (در این شکل، پنجرهی ۷) این پنجره توسط ثبات ۳۲-بیتی WIM ایجاد می گردد. (هر بیت این ثبات وضعیت یک پنجره را معین (Window Invalid Mark)

میسازد.) علت نامعتبر بودن پنجره ی هفتم آن است که ثباتهای خروجی، ثباتهای ورودی را رونویسی میکنند. با علامت گذاری این پنجره، در چنین مواقعی یک trap رخ میدهد.



شکل ۳-۳ پنجرههای ثبات به صورت حلقوی

#### ۲-۱-۲ خطلوله

پردازندهی SPARC نیز مانند دیگر ریزپردازندههای RISC، از خطلوله استفاده می کند تا سرعت پردازش دستورات در آن افزایش یابد. برای نیل به این مقصود این ریزپردازنده، مراحل اجرای یک دستور را پنج قسمت می کند:

۱- واکشی دستور: اگر کُش دستورالعملها فعال باشد، دستور از آن واکشی میشود. در غیر این صورت، درخواست واکشی به کنترلگر حافظه ارسال میشود. این دستور در پایان این مرحله آماده میشود و در داخل واحد کنترل، ذخیره میشود.

**۲- کدگشایی:** دستور کدگشایی شده و عملوندهای آن خوانده میشوند. عملوندها ممکن است از بانک ثبات یا مقادیر داخلی ریزپردازنده باشند. آدرسهای مقصد Call و دستورات انشعاب در این مرحله تولید میشوند.

- **۳- اجرا:** اجرای یک عملیات محاسباتی، محاسبه ی آدرس مقصد یک پرش یا محاسبه ی آدرس حافظه برای عمل خواندن یا ذخیره کردن.
  - ۴- **دسترسی به حافظه:** به کَش دادهها مراجعه میشود.
- 4- ذخیرهی نتیجه هر عمل ALU، منطقی، شیفت یا خواندن از کش در ثباتها نوشته می شود [Gaisler\_'05].

شکل ۳-۴ مراحل خطلوله در SPARC را نشان میدهد.

| دستور ۱ | F | D | Е | M | W |   |   |   |   | F = Fetch      |
|---------|---|---|---|---|---|---|---|---|---|----------------|
| دستور ۲ |   | F | D | Е | M | W |   | _ |   | D = Decode     |
| دستور ۳ |   |   | F | D | Е | M | W |   |   | E = Execute    |
| دستور ۴ |   |   |   | F | D | Е | M | W |   | M = Memory     |
| دستور ۵ |   |   |   |   | F | D | Е | M | W | W = Write Back |

شکل ۳–۴ مراحل خطلوله در ریزپردازنده SPARC

در عمل خطلوله دو جا به مشكل بر مىخورد [Paul\_'00]:

• اگر دستور دوم وابسته به نتایجی باشد که دستور قبلی در حافظه قرار است ذخیره کند. به عنوان مثال می توانید دو دستور زیر را در نظر بگیرید:

LOAD [%o0], %o1 ADD %o1, %o2, %o2

\_

<sup>&</sup>lt;sup>1</sup> Operand

خوشبختانه، در این صورت خود ریزپردازنده این حالت را تشخیص می دهد و یک سیکل انتظار بین دو دستور قرار می دهد. (برای جبران این زمان هدر رفته، می توان یک دستور غیروابسته را بین دو دستور بالا قرار داد.)

هنگام به کار بردن دستورات پرش، دستور دوم هدر می ود. SPARC برای پوشش این حالت راه حل جالبی را بکاربرده است: استفاده از یک ثبات PC دیگر! این ریزپردازنده دو ثبات PC دارد. یکی با همان نام PC و دیگری با نام PC (next Program Counter) nPC). مقدار آدرس دستور بعدی را که قرار است اجرا گردد نگه می دارد. وقتی ریزپردازنده با دستور پرش مواجه شد، nPC به آدرس دستور مقصد اشاره می کند، اما با این حال همیشه دستور بعد از پرش اجرا می شود. (PC در اجرای آن به کار گرفته می شود) در نتیجه برای اجتناب از اتفاقات غیر منتظره، باید پس از هر دستور پرش، دستور آموا را بکار برد.

### ۳-۱-۳ شیوههای آدرسدهی

ریزپردازندهی SPARC تنها از دو شیوهی آدرسدهی پشتیبانی میکند:

• Register Indirect with Immediate: آدرس مؤثر به صورت زیر محاسبه می ود:  $R_x = R_x$  آدرس مؤثر + Imm13

است است است است است این یک مقدار ۱۳-بیتی است  $R_x$  میتواند یکی از ثباتهایی که شرح داده شد، باشد.  $R_x$  می  $R_x$  دد.

• Register Indirect with Index: در این روش آدرسدهی آدرس مؤثر از جمع مقدار دو ثبات حاصل می شود.

<sup>&</sup>lt;sup>1</sup> No OPeration

SPARC شیوه ی آدرسدهی register indirect را پشتیبانی نمی کند. برای استفاده از این شیوه، باید در آدرسدهی نوع اول، صفر را به عنوان Imm13 استفاده نمود یا در آدرسدهی دوم، ۲۵ را به عنوان یکی از دو ثبات، بکار برد. (دقت کنید که مقدار ۲۵ همیشه صفر میباشد.)

### ۳-۱-۴ قالب دستورالعملها

همه ی دستورات او دو فیلد SPARC، ۳۲-بیتی میباشند. در این دستورات او دو فیلد SPARC استفاده میگردد: دو بیت پرارزش op (بیتهای  $\mathfrak{r}$  و  $\mathfrak{r}$ ) گروهی را که دستور به آن تعلق دارد، مشخص میکند. فیلد دوم، یعنی op2 یا op3 و دستورالعمل را معین میکند. در شکل  $\mathfrak{r}$ 0 قالب کلی دو دستور، برای دو نوع آدرسدهی مختلف آمده است.

| 31 30 2 | 9 25 | 24 19 | 18 14 | 1 13 | 12 5 | 4 0 |
|---------|------|-------|-------|------|------|-----|
| op      | rd   | op3   | rs1   | i    |      | rs2 |

Register–register instructions (i = 0)

| 31 30 | 29 25 |     | 18 14 | - 13 | 12    | 0 |
|-------|-------|-----|-------|------|-------|---|
| op    | rd    | op3 | rs1   | i    | imm13 |   |

Register-immediate instructions (i = 1)

شكل ٣–۵ قالب كلى دو نوع آدرسدهي در SPARC [Dandamudi\_'05] SPARC شكل

### ۵-۱-۵ معماری واحد مدیریت حافظه

بر طبق [SPARC International Inc.\_'92] پیادهسازی واحد مدیریت حافظه 'SRMMU این راهنما، H این راهنما، H این راهنما، کا این راهنما، کا این واحد پیادهسازی گردد.

<sup>&</sup>lt;sup>1</sup> SPARC MMU

یکی از مزایای پیادهسازی سختافزاری MMU، استانداردسازی است. اگر تولیدکنندگان از یک استاندارد MMU پیروی کنند، نوشتن و انتقال سیستم عامل از یک سیستم به سیستمی دیگر آسان تر می شود.

MMU از ترجمه ی آدرس سه مرحلهای استفاده می کند، مدخلهای جداول صفحه نیز در مدلهای عداول صفحه نیز در MMU ویژگیهای زیر را دارد:

- آدرس مجازی ۳۲–بیتی
- آدرس فیزیکی ۳۶–بیتی
- اندازهی ثابت 4KB برای هر صفحه
  - آدرسدهی ۳-مرحلهای
- پشتیبانی از آدرسدهی خطی (با صفحات، برای 16MB ،256KB ،4KB و 4GB)
  - پشتیبانی از چندین زمینه ۱
  - پردازش حالت miss به صورت سختافزاری

وظائف MMU بدین شرح هستند:

- ۱- ترجمهی آدرس مجازی به آدرس فیزیکی: این عمل با استفاده از صفحات 4KB انجام میگیرد. در نتیجه، اگر برنامهای 8MB فضا اشغال کند، نیازی نیست این 8MB به طور پیوسته در حافظهی اصلی قرار داشته باشند.
- ۲- **محافظت از حافظه**: این عمل باعث میشود برنامهها نتوانند در آدرس یکدیگر بنویسند. این ویژگی در سیستمعاملهای چندپردازشی مورد نیاز است.
- ۳- پیاده سازی حافظه ی مجازی: ابتدا به دنبال محتوای مطلوب در حافظه می گردد و در صورتی که نتواند آن را بیابد، خطای صفحه را ایجاد می کند.

\_

<sup>&</sup>lt;sup>1</sup> Context

### ۳-۱-۶ ریزپردازندهی LEON 2 و نسخه تحملپذیر اشکال آن

LEON مدل VHDL ریزپردازنده ای مبتنی بر SPARC نسخه ۸ است. این ریزپردازنده برای کاربردهای نهفته طراحی شده است و ویژگیهای زیر را دارد [Gaisler\_'05]:

- حافظه نهان جداگانه برای دستورات و دادهها
  - ضرب کننده و تقسیم کننده سخت افزاری
    - كنترلكننده وقفه
- واحد پشتیبان اشکالزدایی همراه با بافر ردیابی
  - دو زمانسنج ۲۴-بیتی
    - دو UART
  - ویژگی کاهش توان مصرفی
    - ریزپردازنده مراقب
  - درگاه ورودی/خروجی ۱۶ بیتی
    - كنترلگر منعطف حافظه
      - واسط PCI و اترنت

ماژولهای جدید، به سادگی به کمک گذرگاههای روی تراشه AMBA AHB/APB می توانند به سیستم اضافه شوند. کد VHDL این ریزپردازنده بر مبنای استاندارد 87-VHDL نوشته شده و روی GPL و LEON قابل سنتز می باشد. این کد بر اساس مجوز LGPL (برای خود مدل ASIC) و FPGA (برای فایلهای دیگر و testbench) منتشر شده است [Gaisler\_'05].

در شکل ۳–۶، اجزاء ریزپردازنده LEON و نحوه ارتباط آنها را با هم، آمده است.

<sup>&</sup>lt;sup>1</sup> Trace Buffer



شکل ۳–۶ نمودار بلوکی اجزاء ریزپردازنده Gaisler\_'05] LEON شکل

ریزپردازنده به لحصل یک نسخه تحمل پذیر اشکال به نام LEON-FT دارد. این ریزپردازنده به گونه ای نسخه که در مقابل خطاهای SEU مقاوم باشد. برای نیل به این مقصود روشهایی نظیر زوجیت ، کدهای BCH و افزونگی سهپیمانه ای استفاده شده است. این تکنیکها در سطح کد VHDL پیاده سازی شده اند و در پروسه ساخت نیمه رسانای ریزپردازنده تغییری داده نشده است. کد این ریزپردازنده برخلاف LEON، باز نبوده و در دسترس نمی باشد [Gaisler\_'02].

#### ۳-۲ واحدهای تحمل پذیر اشکال

در این بخش، مروری بر روشهای تحمل پذیری اشکال در واحدهای از قبل طراحی شده که در ریز پردازنده ی هدف استفاده شدهاند، انجام شده است. علاوه بر واحدهای موجود از قبل که در این فصل

\_

Parity

<sup>&</sup>lt;sup>2</sup> Triple-Modular Redundancy (TMR)

بررسی میشوند، یک واحد ممیز شناور نیز طراحی و پیادهسازی شده و روشهایی برای تحملپذیری اشکال آن ارائه شده است که در فصل بعد به تفصیل به آن پرداخته میشود.

#### ۱-۲-۱ واحد کنترل

برای افزودن تحمل پذیری اشکال به واحد کنترل، از روش ارائه شده در اقاسمزاده محمدی\_۱۸۷ استفاده شده است. این روش با استفاده از افزونگی رفتاری و تولید امضا برای سیگنالهای ورودی خطلوله، خطاهایی را که در این واحد رخ میدهند، کشف می کند.

روش کار به این صورت است که مطابق شکل ۳–۷ در هر طبقه از خطلوله کد همینگ مربوط به سیگنالهای آن طبقه محاسبه می شود و در انتشار دستور از یک طبقه از خطلوله به طبقه بعد کد همینگ محاسبه شده برای طبقه قبل وارسی شده و نتیجه با کد تولید شده در طبقه قبلی جمع می گردد. به این ترتیب پس از رسیدن امضا به آخرین طبقه خطلوله مقدار این امضا باید صفر باشد، در غیر این صورت، اشکالی در سیستم رخ داده است؛ چراکه در صورت رخ ندادن اشکال حاصل وارسی کد همینگ در هر طبقه کد صفر خواهد بود. در صورت صفر نبودن این مقدار، حتماً خطایی در ریزپردازنده رخ داده است که به این ترتیب کشف و اعلام خواهد شد.



شکل ۳–۷ شمایی از روش به کار رفته در واحد کنترل [قاسمزاده محمدی\_'۸۷]

صفحه ۲۶ فصل ۳

#### 4-4-4 واحد محاسبه و منطق

روشهای تحمل پذیری اشکال استفاده شده برای بخشهای مختلف واحد محاسبه و منطق، به شرح زیر میباشند [نمازی\_'۸۷]:

- ۱- واحد منطقی و شیفت: این دو واحد بخش اندکی از توان مصرفی و مساحت ریزپردازنده را به خود اختصاص دادهاند، لذا می توان از روش سه پیمانه ای که قدرت تشخیص و تصحیح خوبی دارد -علی غم سربار زیاد آن- استفاده کرد.
- ۲- **واحد جمع کننده**: در صورتی که برای انجام عمل جمع از جمع کنندهی پیشگوی رقم نقلی (CLA $^1$ ) استفاده شود، نوعی از کدگذاری کمهزینه برای تشخیص خطا (LCED $^2$ ) پیشنهاد شده است. اگر مدار جمع کننده از روش جمع کننده با انتخاب رقم نقلی (CSA) استفاده کند، از یک روش رایج برای تشخیص خطا و سپس از روش AFT-CSA<sup>4</sup> کند، از یک روش رایج برای تشخیص خطا برای تصحیح خطا می توان استفاده کرد. برای این پروژه از روش اول استفاده شده است.
- ۳- **واحد ضربکننده**: با توجه به این مشاهده که تا اندازه ۶۴-بیت روش دوتائی بهتر از روش پیشگویی توازنی عمل می کند، برای ایجاد تحمل پذیری اشکال، از روش دوتائی استفاده شده
- ۴- **واحد تقسیمکننده**: برای این واحد نیز مانند واحد ضربکننده استفاده از روش دوتائی توصیه شده است.

#### ۳-۲-۳ بانک ثبات

در [نمازی\_'۸۷] دو روش ممکن برای ایجاد تحملپذیری اشکال در بانک ثبات ارائه شده است. روش اول استفاده از کد زوجیت است که کارایی را اندکی کاهش میدهد اما در عوض از لحاظ توان

<sup>&</sup>lt;sup>1</sup> Carry Look-ahead Adder

<sup>&</sup>lt;sup>2</sup> Low-cost Error Detection

<sup>&</sup>lt;sup>3</sup> Carry Select Adder

<sup>&</sup>lt;sup>4</sup> Adaptive Fault-Tolerant Carry Select Adder

مصرفی سربار کمی دارد. روش دوم استفاده از روش دوتایی است که سربار توان مصرفی زیادی دارد ولی موجب افت کارایی نخواهد شد. همچنین روش Partial Clock Gating برای کاهش توان مصرفی پیشنهاد شده است. باید دقت شود که این روش، فقط در کاهش توان مصرفی مدار مؤثر است و اثری روی میزان تحمل پذیری اشکال ندارد. (البته خود مدار مربوط به آن ممکن است میزان تحمل پذیری اشکال را کاهش دهد)

مدار استفاده شده برای روش Partial Clock Gating در شکل  $\pi-\Lambda$  آمده است.



شکل ۳–۸ روش Partial Clock Gating

از میان روشهای پیشنهادی، در این پروژه، روش زوجیت همراه با Partial Clock Gating به کار فته است.

### ۳-۲-۴ وسائل جانبی روی تراشه

در [رزمخواه\_'۸۷] روشهایی برای ایجاد تحمل پذیری اشکال برای وسائل جانبی ارائه شده است که در این پروژه از آن استفاده شده است. این روشها را می توان بر حسب وسیله ی جانبی مورد بررسی به شکل زیر دسته بندی کرد:

۱- واحد فرستنده اگیرنده آسنکرون (UART): برای این واحد از روشهای مختلف تشخیص و تصحیح خطا استفاده شده است. برای ماشین حالت از روش تصحیح خطا کد همینگ

-

<sup>&</sup>lt;sup>1</sup> Duplication

فصل ۳ صفحه ۲۸

استفاده شده است. دو شمارنده ی این واحد نیز با کد همینگ محافظت شدهاند. برای واحد گیرنده روش نوینی به نام تصحیح توسط ذخیره بیت زوجیت [Razmkhah\_109] ارائه شده است که خطاهایی را که در شیفت دهنده این واحد رخ می دهند، تشخیص می دهد و تصحیح می کند. برای فرستنده نیز از کد همینگ استفاده می شود.

- ۲- شمارنده /زمانسنج: برای این واحد از روشهای معمول تشخیص خطا استفاده شده است که در میان آنها، افزونگی سهتایی کارایی بهتری دارد.
- ۳- کنترلکنندهی درگاه: برای این واحد، کد همینگ روش مناسبی است که مصالحه ی مناسبی بین سربارهای توان مصرفی و مساحت و قابلیت کشف خطا است. با این حال برای این واحد از روش جدیدی استفاده شده است که بر اساس کشف خطا با استفاده از فلیپفلاپهای دولبه کار می کند.



# ۴ طراحی و پیادهسازی واحد ممیز شناور ریزپردازندهی هدف

با توجه به نبود یک واحد ممیز شناور کامل به همراه کد ریزپردازنده LEON2، یک واحد ممیز شناور تحمل پذیر اشکال به عنوان بخشی از این پروژه طراحی شده است. این فصل به توضیح ملزومات، طراحی، پیاده سازی و روش تحمل پذیری اشکال این واحد ممیز شناور می پردازد.

### ۱-۴ نیازمندیهای یک واحد ممیز شناور

معماری SPARC نسخه  $\Lambda$  دستورات لازم برای یک واحد ممیز شناور را مشخص کرده است. SPARC ] مهم ترین این دستورات برای دقتهای ساده و مضاعف، در جدول -1 مشاهده می شوند International Inc.\_'92.

جدول ۱-۴ دستورات مهم در واحد ممیز شناور معماری SPARC

| توضيح                               | دستور           |  |  |  |  |
|-------------------------------------|-----------------|--|--|--|--|
|                                     | عملیات حسابی    |  |  |  |  |
| جمع دو عدد دقت ساده / مضاعف         | FADDs / FADDd   |  |  |  |  |
| تفریق دو عدد دقت ساده / مضاعف       | FSUBd / FSUBs   |  |  |  |  |
| ضرب دو عدد دقت ساده / مضاعف         | FMULs / FMULd   |  |  |  |  |
| تقسیم دو عدد دقت ساده / مضاعف       | FDIVs / FDIVd   |  |  |  |  |
| یافتن جذر دو عدد دقت ساده / مضاعف   | FSQRTs / FSQRTd |  |  |  |  |
| تبديلات                             |                 |  |  |  |  |
| تبدیل عدد صحیح به دقت ساده / مضاعف  | FiTOs / FiTOd   |  |  |  |  |
| تبدیل دقت ساده / مضاعف به عدد صحیح  | FsTOi / FdTOi   |  |  |  |  |
| تبدیل دقتهای ساده و مضاعف به یکدیگر | FsTOd / FdTOs   |  |  |  |  |
| مقایسه                              |                 |  |  |  |  |
| مقایسه دو عدد دقت ساده / مضاعف      | FCMPs / FCMPd   |  |  |  |  |

چنانکه در این جدول مشاهده می شود، واحد ممیز شناور در معماری SPARC نسخه ۸ دارای پنج عمل اصلی جمع، تفریق، ضرب، تقسیم و جذر می باشد که هر یک میتوانند در دقتهای ساده یا مضاعف استفاده شوند. حرف آخر نام دستور در تمامی دستورات ممیز شناور تعیین کننده دقت عملیات است که می تواند ساده (s) و یا مضاعف (d) باشد.

علاوه بر عملیات حسابی، این معماری شامل دستوراتی برای انجام تبدیلات بین اعداد و نیز مقایسه اعداد میباشد. تبدیلات می توانند بین دقتهای مختلف اعداد اعشاری (از ساده به مضاعف و بالعکس) و یا بین اعداد صحیح و اعشاری (هر یک از دو دقت ساده یا مضاعف) رخ دهد. برای مقایسه دو عدد ممیزشناور، لازم است دقت نمایش این دو عدد یکسان باشد.

نمایش اعداد و نیز شیوه انجام تمام عملیات ممیز شناور در معماری SPARC نسخه ۸، مطابق با استاندارد ISPARC International Inc.\_'92]. در

این معماری اعداد ممیز شناور به صورت یک علامت<sup>۱</sup>، یک جزء اعشاری<sup>۲</sup> و یک نما<sup>۳</sup> ذخیره می شوند. به علاوه حالتهای مختلفی برای انجام عمل گردکردن و محاسبه نتایج عملیات وجود دارد که باید توسط واحدهای ممیز شناوری که این توصیف را پیاده سازی می کنند فراهم شود.

یک واحد ممیز شناور برای ریزپردازنده LEON2، توسط تولید کننده آن ارائه شده است که تحت لیسانسی غیر از لیسانس بقیه ریزپردازنده ارائه می شود و بنابراین در دسترس و رایگان نیست. با این حال در راهنمای کتابخانه Gaisler و Gaisler که این واحد نیز جزئی از آن است، شیوه برقراری ارتباط ریزپردازنده با واحد ممیز شناور و واسطی که باید توسط واحدهای ممیز شناور برای LEON پیاده سازی و رعایت شود به تفصیل توضیح داده شده است [Gaisler\_'07] . در این کار از این مستند به عنوان راهنمای پیاده سازی واسط ارتباط واحد ممیز شناور طراحی شده با ریزپردازنده استفاده گردیده است.

#### $^{*-7}$ واحد ممیز شناور موجود و واحد ممیز شناور جدید

به همراه کد آزاد ریزپردازنده LEON2 یک واحد ممیز شناور بسیار بدوی برای پر کردن محل واحد ممیز شناور در مدل ریزپردازنده آورده شده است. این واحد نه تنها تمام دستورات SPARC نسخه واحد ممیز شناور در مدل ریزپردازنده آورده شده است. این واحد نه تنها تمام دستورات A را پیادهسازی نمی کند، بلکه با استاندارد IEEE-754 برای عمیلات ممیز شناور نیز سازگار نیست (Gaisler\_'05].

این واحد از واسط کاملی که برای واحدهای ممیز شناور دیگر فراهم شده است استفاده می کند [Gaisler\_'05]. به این ترتیب و با توجه به این که ریزپردازنده و ارتباط آن با این واحد قبلا به طور کامل پیاده سازی شده است، برای پیاده سازی واحد ممیز شناور جدید نیز از همین واسط استفاده شده است. با استفاده از جایگزینی کد واحد ممیز شناور قبلی با یک کد مبدل <sup>۴</sup> که واسط ریزپردازنده را به واسط کد

<sup>&</sup>lt;sup>1</sup> Sign

<sup>&</sup>lt;sup>2</sup> Fraction / Mantis

<sup>&</sup>lt;sup>3</sup> Exponent

<sup>&</sup>lt;sup>4</sup> Adapter

جدید تبدیل می کند و نیازمندی های زمانی ارتباط را فراهم می کند، بدون نیاز به تغییر کد در هسته ریزپردازنده اصلی، واحد ممیز شناور جدید به ریزپردازنده اضافه و جایگزین واحد ممیز شناور اولیه شده است.

واحد ممیز شناور جدید بر مبنای کدی از Jidan Al-Eryani که به صورت آزاد در سایت Al- است (و از این پس آن را «کد مبنا» می نامیم) بنا شده است [-Al- در دسترس است (و از این پس آن را «کد مبنا» می نامیم) بنا شده است [-Eryani]. این واحد شامل ۴ عمل اصلی (جمع، تفریق، ضرب و تقسیم) و نیز عمل جذر برای دقت ساده است.

شمایی از این واحد ممیز شناور به شکل اولیه آن، در شکل ۴–۱ مشاهده می شود. هر یک از چهار بخش نشان داده شده در شکل به طور همزمان ورودی ها را دریافت می کنند و عملیات را انجام می دهند. خروجی با استفاده از یک Multiplexer و با توجه به این که دستور ورودی چه بوده است تعیین می شود. عملوندها ۳۲ بیتی هستند و خروجی نیز ۳۲ بیتی است (دقت ساده). هر یک از واحدهای داخلی دارای سه بخش نرمال سازی اولیه ۱٬ محاسبه و نرمال سازی نهایی ۲ هستند که در گام اول داده برای انجام عملیات آماده می شود و عملیاتی نظیر نتظیم نما انجام می شود و در گام آخر خروجی تنشیم می شود و به قالب استاندارد در می آید با توجه به نیاز به پشتیبانی عملیات با دقت مضاعف و نیز دستورات دیگر SPARC برای واحد ممیز شناور، تغییراتی در این واحد داده شده است که در بخش بعد بیان می شود.

<sup>1</sup> Pre-normalization

<sup>&</sup>lt;sup>2</sup> Post-normalization



شکل ۱–۴ شمایی از واحد ممیز شناور مرجع [Al-Eryani\_'06]

### ۴-۳ تغییرات انجام شده بر روی کد مبنا

تغییراتی که برای تولید واحد ممیز شناور سازگار با SPARC بر روی کد مبنا انجاک گرفته است عبارنتد از:

- ۱- افزودن یشتیبانی دقت مضاعف علاوه بر دقت ساده
  - ۲- افزودن واحد مقایسه
  - ۳- افزودن واحد تبديلات
  - ۴- افزودن سایر دستورات SPARC
- افزودن واسط اتصال واحد ممیز شناور به ریزپردازنده  $^{-\Delta}$

ابتدا تمام عملیات و دادههای استفاده شده در کد مبنا به دقت مضاعف تبدیل گردیدند تا پشتیبانی این دقت نیز در سیستم وجود داشته باشد. پس از آن یک واحد مقایسه ساده برای انجام مقایسه بین اعداد دقت مضاعف به سیستم اضافه شد. یک واحد تبدیلات نیز برای انجام تبدیل اعداد صحیح به دقت ساده یا مضاعف و تبدیل بین اعداد با دقت ساده و مضاعف، افزوده شد. سایر دستورات مراحل که برای کار با حافظههای ممیز شناور هستند نیز پیادهسازی شدند و پس از اتمام این مراحل و پیادهسازی کامل دقت ساده، پشتیبانی دستورات دقت ساده نیز به واحد ممیز شناور جدید اضافه شد.

برای برگرداندن قابلیت دقت ساده، از همان سختافزار بخش دقت مضاعف استفاده شده است. این کار که مبنای روش پیشنهادی برای تحملپذیری اشکال در دقت ساده نیز هست، در بخش ۳-۵-۴
بیشتر توضیح داده شده است.

چنان که در بخش قبل گفته شد، برای سازگاری واسط ریزپردازنده با واسط واحد ممیز شناور از یک مبدل استفاده شد که به جای واحد ممیز شناور قبلی مینشیند و از همان واسط استفاده می کند. فصل ۴ فصل

شمای واحد ممیز شناور پس از اعمال تغییرات و افرودن واحدهای گفته شده، در شکل ۴–۲ دیده می شود. بخش انتخاب دقت، در صورتی که عملیات خواسته شده از نوع دقت ساده باشد، بیتهای کم ارزش بخش اعشار و بیتهای پرارزش بخش نما را برابر با صفر قرار می دهد تا دادههای ورودی به معادل دقت مضاعف خود تبدیل شوند و همان عملیات دقت مضاعف بر روی آنها انجام گیرد. تمام اعداد به قالب ۶۴-بیتی در آمدهاند و سیگنالهای نتایج مقایسه نیز به خروجی اضافه شدهاند. مبدل واسط ارتباط با ریز پردازنده در این تصویر نشان داده نشده است.



شکل ۴–۲ شمایی از واحد ممیز شناور نهایی

### ۴-۴ واحدهای مقایسه و تبدیلات

به کد مبنای واحد ممیزشناور، یک واحد مقایسه سازگار با واسط ریزپردازنده نیز اضافه شدهاست. این واحد به موازت سایر واحدها عمل می کند و در زمان لازم، مقدار سیگنالهای CC را که وظیفه مشخص سازی نتیجه مقایسات را دارند، مطابق توصیف ارائه شده برای واسط واحد ممیز شناور، در خروجی تنظیم می کند [Gaisler\_'07].

برای پیادهسازی کامل دستورات مورد نیاز برای SPARC، به یک واحد تبدیلات بین اعداد نیز نیاز برای SPARC International Inc. [92]. وظیفه این واحد، انجام تبدیلات بین دقتهای ساده و مضاعف بین اعداد صحیح و اعداد ممیز شناور دقت ساده، و بین اعداد صحیح و اعداد ممیز شناور دقت مضاعف است. کد این واحد از ابتدا و با توجه به توصیف عملیات مربوطه نوشته شدهاست و امکان انجام تبدیلات مورد نیاز واسط واحد ممیز شناور را برای هر دو دقت ساده و مضاعف و نیز اعداد صحیح، مطابق جدول ۴-۱ فراهم می کند.

#### ۴-۵ تحمل پذیری اشکال در واحد ممیز شناور

با توجه به آن که واحد ممیز شناور یک واحد محاسباتی مهم در ریزپردازنده است برای حفظ قابلیت اطمینان ریزپردازنده لازم است روشی نیز برای مقاومسازی این واحد ارائه شود. در ادامه روشهای موجود برای ایجاد تحمل پذیری اشکال در واحد ممیز شناور بررسی و روشهای پیشنهادی برای عملیات دقت ساده و دقت مضاعف، به تفکیک ارائه شدهاند.

<sup>&</sup>lt;sup>1</sup> Condition Codes

#### ۱-۵-۱ روشهای موجود

با توجه به حجم زیاد واحد ممیز شناور و نیز این که این ریزپردازنده برای کاربرد در سیستمهای نهفته که پایین نگهداشتن مساحت و توان مصرفی در آن حائز اهمیت است طراحی شده است، برای ایجاد تحمل پذیری اشکال در واحد ممیز شناور سعی گردیده است که تا جای ممکن از روشهایی که سربار سختافزار بسیار کمی دارند استفاده شود.

یک مجموعه روش موجود برای تحملپذیری اشکال واحد ممیز شناور در [شکریان\_'۸۷] ارائه شده است. این روشها عمدتاً بر سرباز زمانی به وسیله محاسبه مجدد استوارند. یکی از روشها نیز با محاسبه ای سریع، صحت تقسیم را با استفاده از ضرب مجدد خارج قسمت در مقسومعلیه پایش می کند. مشکل این روشها این است که اولا عمدتا نیاز به افزونگی زمانی قابل توجهی دارند(به جز روش بررسی تقسیم که برای سربار زمانی کم طراحی شده است). همچنین کد واحد ممیز شناور پیادهسازی شده برای این روشها (که در آزمایشگاه موجود بود)، تنها ۴ دستور از دستورهای SPARC را پیادهسازی کرده است و با استاندارد FEE-754 نیز سازگار نیست و در نهایت این که کد این واحد به زبان Verilog است که ادغام و شبیهسازی آمیخته آن با کد VHDL ریزپردازنده مشکلات عملی در پی دارد. به این دلایل از کدهای این مجموعه روش از پیش آماده استفاده نشدهاست.

یک دسته از روشهای ایجاد تحملپذیری اشکال، روشهای مبتنی بر استفاده مجدد از سختافزار شهای در ریزپردازنده حاضرند، در مختافزار شهستند. این روشها مدارهایی را که برای انجام سایر عملیات در ریزپردازنده حاضرند، در مواقعی که بدون استفاده هستند برای افزایش قابلیت اطمینان به کار می گیرند و به این ترتیب سربار سختافزاری بسیار کمی (نزدیک به صفر) دارند [Fazeli\_'10]. در ادامه یکی از روشهای تحملپذیری

<sup>2</sup> Mixed Simulation

\_

<sup>&</sup>lt;sup>1</sup> Re-computation

<sup>&</sup>lt;sup>3</sup> Hardware Reuse

اشکال با استفاده مجدد از سختافزار که برای واحد محاسبه و منطق ارائه شده است برای استفاده در دقت مضاعف در واحد ممیز شناور تطبیق داده یافته و تشریح شده و پس از آن نیز روش جدیدی با استفاده مجدد از سختافزار برای دقت ساده ارائه شده است.

#### $^{4-4-7}$ روش پیشنهادی برای حالت دقت مضاعف

برای ایجاد تحمل پذیری اشکال در واحد دقت مضاعف، می توان از روش ارائه شده در گزارش ارائه شده در گزارش [Fazeli\_'10] استفاده کرد. این روش بر اساس استفاده از دادههای کمعرض <sup>۲</sup> کار می کند. به دادههای که در نیمه بالای آنها تمام بیتها صفر یا تمام بیتها یک باشند، دادههای کمعرض گفته می شود. «مشاهده شده است که بخش زیادی از دادههایی که به مدارهای محاسباتی وارد یا از آن خارج می شوند، دادههای کمعرض هستند» [Fazeli\_'10]. در هنگام انجام محاسبات با این دادهها، نیمی از توان محاسباتی صرف انجام عملیاتی می شود که لزومی به انجام آن نیست. به این ترتیب با استفاده مجدد از این بخش از سخت افزار در زمانی که عملیات روی دادههای کمعرض صورت می گیرد، می توان از آن برای ایجاد افزونگی و افزایش قابلیت اطمینان استفاده کرد.

این روش برای مدارهای جمع کننده و ضرب کننده اعداد صحیح ارائه شده است. مدار جمع کننده به دو بخش شکسته می شود که یکی بر روی نیمه بالا و دیگری بر روی نمیه پایین داده کار می کند. در صورتی که حتی یکی از دادههای ورودی کم عرض نباشند، این مدار مانند یک جمع کننده عادی عمل می کند، اما هنگامی که هر دو داده ورودی کم عرض باشند، هر دو نیمه بالا و پایین جمع کننده برای انجام عملیات روی نیمه پایین داده ورودی استفاده می شوند تا نتیجه عملیات دو بار محاسبه شده باشد. هم چنین با فرض این که همروندی در واحد محاسبه و منطق وجود نداشته باشد، به این معنی که در همین زمان عمل ضربی در این واحد صورت نگیرد، از جمع کننده موجود در واحد ضرب برای انجام یک محاسبه دیگر استفاده می شود. این سه محاسبهی یکسان، نوعی از افزونگی سه تایی (TMR) را ایجاد

<sup>&</sup>lt;sup>1</sup> Arithmetic Logic Unit (ALU)

<sup>&</sup>lt;sup>2</sup> Narrow-width Values

فصل ۴ مفحه ۴۰

می کنند که امکان تشخیص و تصحیح خطا در یکی از سه عملیات را فراهم می کند. به این ترتیب خروجی درست عمل جمع با مقایسه این سه نتیجه و گرفتن رای اکثریت به دست می آید.

برای استفاده از این روش در انجام عملیات ضرب، باید توجه کرد که اگر عملوندهای اول و دوم را به ترتیب با AB و CD نشان دهیم که A و C نیمههای بالای دو عملوند و B و C نیمههای پایین هستند، می توان عمل ضرب را با جمعی از چهار نتیجه میانی  $B \times C$  ،  $A \times D$  ،  $A \times C$  و  $B \times D$  که هر یک به اندازه لازم شیفت پیدا کردهاند انجام داد. اما در حالتی که هر دو عملوند کمعرض باشند، به غیر از نتیجه میانی  $A \times D$  ، سه نتیجه دیگر نیازی به انجام کامل عمل ضرب ندارند و مستقیما قابل تشخیص هستند.  $A \times D$  به همین دلیل در این حالت می توان از هر چهار واحد تولید کننده نتایج میانی برای محاسبه  $A \times D$  استفاده کرد. در حالتی که تنها یکی از دو عملوند کمعرض باشد نیز تنها لازم است دو نتیجه از نتایج میانی محاسبه شود و دو واحد محاسبه کننده میانی آزاد خواهند ماند.

در حالتی که هر یک از دادههای کمعرض ورودی به ضرب کننده منفی باشند (نیمه بالای آن تماما یک باشد) برای استفاده از خاصیت بالا، لازم است آن را به دادهای تبدیل کنیم که در نیمه بالا تماما صفر است. این کار با منفی کردن عدد مربوطه انجام می شود و علامت نتیجه به شکل مناسب منفی می شود یا (در حالتی که هر دو ورودی منفی باشند) بدون تغییر می ماند.

اگر تنها یک داده ی ورودی ضرب کننده کمعرض باشند، تنها دو واحد محاسبه میانی آزاد خواهند بود و بنابراین برای هر یک از دو نتیجه میانی، امکان انجام تنها یک عمل افزونه وجود دارد و نمی توان از روش TMR استفاده کرد. با این حال می توان از دو واحد میانی آزاد شده برای انجام عملیات مضاعف و تشخیص خطا استفاده کرد. البته در این حالت امکان تصحیح خطا را از دست خواهیم داد ولی با توجه به تعداد زیاد عملوندهایی از این دست، قابلیت تشخیص خطای به دست آمده ارزشمند خواهد بود.

<sup>&</sup>lt;sup>1</sup> Duplication

فصل ۴ صفحه ۴۱

چنانکه گفته شده، این روش برای واحد محاسبه و منطق اعداد صحیح ارائه شده است. با این حال برای واحد ممیز شناور نیز امی توان از این روش استفاده کرد، چرا که در عملیات ممیز شناور نیز اجزای تشکیل دهنده یک عدد ممیز شناور، اعدادی صحیح هستند و عملیات انجام شونده بر روی آنها نیز همان عملیات صحیح است. به این ترتیب کافی است در هر یک ازبخشهای واحد ممیز شناور، واحدهای جمع و ضرب کننده موجود به روش گفته شده تغییر یابند تا اعمال جمع و ضرب ممیز شناور در سطح بالا تحمل پذیر اشکال شوند.

برای ایجاد تحملپذیری اشکال در واحد تقسیم کننده، می توان از روش گفته شده در آشکریان\_'۸۷] استفاده کرد. این روش به این ترتیب عمل می کند که ابتدا عمل تقسیم را انجام می دهد و سپس با انجام عمل ضرب خارج قسمت در مقسوم علیه، درستی تقسیم بررسی و اشکال در صورت وجود تشخیص داده می شود.

تحمل پذیری اشکال برای دقت ساده را میتوان به شیوهای دیگر با استفاده مجدد از سختافزار دقت مضاعف به دست آورد. این روش در بخش بعد ارائه شده است.

### ۴-۵-۳ روش پیشنهادی برای حالت دقت ساده

روشی که برای ایجاد تحملپذیری اشکال ارائه کردهایم از سختافزار موجود برای دقت مضاعف استفاده میکند. در این روش، سختافزار دقت مضاعف به طور همزمان برای انجام محاسبات دقت ساده و نیز برای ایجاد تحملپذیری اشکال در آن به کار گرفته می شود.

نکته قابل توجه در عملیات ممیز شناور آن است که تنها تفارت عمده در دقتهای ساده و مضاعف، تعداد بیستر بیتهای هر یک از بخشهای عدد در دقت مضاعف است. به عبارت دیگر کافی است تعدادی بیت صفر به نمایش دقت ساده ی عدد اضافه شود تا همان عدد در نمایش دقت مضاعف به دست آید. به این ترتیب می توان از همان سخت افزاری که برای محاسبات دقت مضاعف وجود دارد برای انجام محاسبات دقت ساده، نیز استفاده کرد، اما در این صورت در زمان انجام عملیات دقت ساده، بخشی

فصل ۴ صفحه ۴۲

از سختافزار بلااستفاده خواهد ماند. در این روش سعی کرده ایم این بخش از سختافزار دقت مضاعف را که در محاسبات دقت ساده بدون استفاده میماند، برای ایجاد تحمل پذیری اشکال به کار گیریم. به این ترتیب هم امکان انجام محاسبات دقت ساده و هم تحمل پذیری اشکال آن را می توان با سربار اندک سختافزاری به واحد ممیز شناور اضافه نمود.

نکته قابل توجه در عملیات ممیز شناور این است که عملیات ممیز شناور با استفاده از انجام اعمال صحیح بر روی هر یک از اجزای عدد ممیز شناور پیادهسازی میشود. به این ترتیب هر یک از اجزای تشکیل دهنده یک عدد ممیز شناور خود عددی صحیح است که عملیات اعداد صحیح بر روی آن انجام می گیرد. این بدان معناست که برای ایجاد تحمل پذیری اشکال در این اعمال، می توان از همان روشهای تحمل پذیری اشکال در اعداد صحیح استفاده کرد.

از جمله روشهای ایجاد تحملپذیری اشکال برای اعمال محاسباتی صحیح، استفاده از کدهای حسابی است [88] [Johnson]. این کدها نوع خاصی از کدهای تشخیص خطا هستند که عملوندهای کد اعمال حسابی مانند جمع و ضرب را با آنها کدگذاری می کنند و اعمال حسابی را روی عملوندهای کد شده انجام می دهند. طراحی این کدها به صورتی است که نتیجه عملیات حسابی انجام شده روی عملوندهای کدگذاری شده، دارای خاصیت ویژهای خواهد بود که امکان بررسی صحت عملکرد عملیات حسابی را فراهم می کند. به عنوان مثال یکی از کدهای حسابی که بسیار مورد قرار می گیرد، کد AN نام دارد که در آن عملوندها در عددی مثل A ضرب می شوند و پس از انجام عمل جمع، باقی مانده نتیجه بر A بررسی می شود. در صورتی که نتیجه بر A بخش پذیر نباشد، اشکالی در عملیات رخ داده است که به وسیله این کدها تشخیص داده شده است A

به این ترتیب، در عملیات دقت ساده نیز میتوان از بیتهای بدوناستفاده ی واحد دقت مضاعف برای کد کردن عملوندها با کدهای حسابی استفاده کرد. به این ترتیب نیازی به ایجاد هیچ تغییری در

<sup>&</sup>lt;sup>1</sup> Arithmetic Codes

فصل ۴ صفحه ۴۳

زیرواحدهای عملیات صحیح بخش دقت مضاعف نیست و کافی است یک واحد کدکننده ی عملوندها قبل از واحد مربوطه قرار گیرد تا در مواقعی که دستورات دقت ساده باید اجرا شوند عملوندها را کدگذاری کند و یک واحد مقایسه کننده نیز بعد از آن قرار داده شود تا پس از پایان عملیات، درستی انجام آن را بررسی کند.

شمای کلی پیادهسازی این روش برای جمع کنندهای در درون یکی از واحدهای محاسباتی که بر روی بخش اعشاری دادهها عمل می کند، در شکل ۴–۳ مشاهده می شود. واحدهای کد کننده و کد گشا تنها در صورتی عمل می کنند که دستور مربوطه از نوع دقت ساده باشد و در غیر این صورت تنها داده ورودی را عبور می دهند تا عملیات دقت مضاعف به شکل عادی انجام شود.



شکل  $^{-4}$  شمایی از بخش درونی یک واحد محاسباتی در روش ارائه شده



# ۵ یکپارچهسازی واحدهای اصلی ریزپردازنده هدف

### ۵-۱ روش انجام آزمون اولیه

در ابتدا درستی هر واحد تحمل پذیر اشکال به عنوان جزئی از ریز پردازنده ی بدون تحمل پذیری اشکال بررسی شد. نحوه ی انجام کار به این صورت بوده است که ابتدا ریز پردازنده سنتز شده و سیگنال های ورودی و خروجی آن مشخص شدند. این سیگنال ها در شکل 0 آمده است.

سپس LEON به عنوان ریزپردازنده ی مرجع، شبیه سازی شده و مقادیر این سیگنالها برای آن ضبط گردید. با فرض درستی عملکرد ریزپردازنده مرجع، و با توجه به عدم استفاده از المان تأخیر در کدهای جدید، کافی است نتایج شبیه سازی کدهای آنها (مقادیر سیگنالهای ورودی و خروجی ریزپردازنده) مشابه نتایج شبیه سازی ریزپردازنده مرجع باشند. در این حالت مطمئن خواهیم بود که ریزپردازنده ی تحمل پذیر اشکال درست کار می کند.

 $^{\mathbf{F}}$ فصل ۵



شکل ۵–۱ پایههای ریزپردازندهی تحملپذیر اشکال

# ۵-۲ آزمونهای مرحلهای

قطعات واحد کنترل، واحد محاسبه و منطق، بانک ثبات و وسائل جانبی به وسیله هر یک از هفت آزمون مورد بررسی درستی قرار گرفتند. در هر مرحله از یکپارچهسازی ریزپردازنده نیز، این آزمونها  $^{49}$ فصل ۵

انجام می شوند تا از صحت یکپارچه سازی (به طور اجمالی) اطمینان حاصل شود. در نهایت، در فصل ۶، روشهای کامل تری برای صحت سنجی ریز پردازنده ی یکپارچه معرفی و پیاده سازی خواهند شد.

برای بررسی صحت واحدها از هفت آزمون استفاده شد. شش آزمون اول، مربوط به آزمونهای کوچکشدهای از برنامههای محک MiBench میباشند (توضیحات کامل تر در بخش ۲-۲-۶ آمده است). آزمون هفتم، آزمون ارائه شده همراه با بستهی leon2-1.0.32-xst است. در ادامه، عملکرد هرکدام از آزمونها توضیح داده میشوند [Guthaus\_'01]:

- ا- Basic Math: این آزمون اعمال مختلف ریاضی نظیر جذر، سینوس، کسینوس، فاکتوریل، قدر مطلق و توان را روی تعدادی دادهی از پیش معین، انجام میدهد.
  - Fit Count -۲: این آزمون عملکرد ریزپردازنده را از لحاظ تغییر و کار با بیتها میسنجد.
- ۳- **Bubble Sort:** این آزمون مرتبسازی حبابی را روی ۱۰ داده از پیش تعیین شده انجام میدهد.
- ۴- **Matrix Multiply:** این آزمون دو ماتریس ۵x۵ را در هم ضرب می کند و حاصل را در یک ماتریس ۵x۵ دیگر می ریزد.
  - ۰- Quick Sort: این آزمون مرتبسازی سریع را روی ۱۱ داده انجام میدهد.
  - Queue: این آزمون اعمال مختلف مربوط به صف را روی یک سری داده انجام میدهد.
- ۷- **آزمون همراه باLEON:** این آزمون، شامل آزمونهای مختلفی است که قسمتهای گوناگون ریزپردازنده را از لحاظ صحت عملکرد بررسی میکنند. لیست آزمونهایی که انجام میشوند از این قرار است:
  - ✓ MulTest: آزمون ضربکننده
  - √ DivTest: آزمون تقسیم کننده
  - ✓ WP Test و Mem Test أزمون حافظه

- ✓ FPU Test: آزمون واحد مميز شناور
- نامون تشخیص و تصحیح خطا (خطون تشخیص و تصحیح خطا EDAC Test $^1$ 
  - ✓ Cache Test: آزمون حافظهٔ نهان
- ✓ IRQ Test: آزمون واحد ارسال تقاضا براى وقفه
- ✓ UART Test: با قرار دادن واحد UART در حالت دوری (loop-back) آن را می آزماید.
  - ✓ Timer Test: آزمون زمانسنج
- ✓ I/O Port Test: آزمون درگاههای ورودی و خروجی با نوشتن و خواندن از ثباتهای مربوط به آنها. به علاوه وقفههای درگاهها را نیز میآزماید.

## ۵-۳ تهیه نسخه مرجع ریزپردازنده جهت انجام آزمون

برای تهیه نسخه مرجع برای هریک از برنامههای آزمون، ابتدا یک پروژه شامل نسخه مرجع لا برای تهیه نسخه مرجع برای هریک از LEON تهیه شده است و سپس با استفاده از دو اسکریپت Tcl (پیوست ۳)، شبیهسازی برای هریک از آزمونها به عنوان برنامه اجراشونده بر روی ریزپردازنده انجام و سیگنالهای خروجی ریزپردازنده ضبط و در کنار برنامه آزمون مربوطه، ذخیره میشوند.

به این ترتیب برای هر یک از برنامههای آزمون، نتایج شبیهسازی ریزپردازنده ی مرجع، به دست میآید. از این نتایج در هنگام بررسی درستی در هریک از مراحل یکپارچهسازی استفاده میشود؛ جزئیات انجام شبیهسازی در پیوست ۲ آمده است. بررسی درستی عملکرد هر واحد به وسیله اسکریپتهای پیوست ۳ (check.do و check.do) انجام شده است. این اسکریپتها سیگنالهای خروجی ریزپردازنده ی یکپارچه را با ریزپردازنده مرجع مقایسه می کنند.

<sup>&</sup>lt;sup>1</sup> Error Detection And Correction

 $^{
m FA}$  فصل ۵

# ۵-۴ یکپارچهسازی مرحله به مرحله

پس از بررسی اولیهی درستی هریک از قسمتها، درستی ریزپردازنده ی حاصل از کنار هم گذاشتن قطعات، مورد بررسی قرار گرفت. در این مرحله، واحد کنترل، واحد محاسبه و منطق، بانک ثبات، وسائل جانبی و واحد ممیز شناور به ترتیب به ریزپردازنده ی غیرتحمل پذیر اشکال اضافه شدند و پس از هر مرحله، تمام برنامههای آزمون بر روی ریزپردازنده ی حاصل اجرا شده و نتایج بررسی شدند.

# ۵-۵ جمعبندی

واحد کنترل، واحد محاسبه و منطق، بانک ثبات، وسائل جانبی و واحد ممیز شناور کنار هم گذاشته شده و آزمایش شدند. در تمام مراحل، نتایج شبیه سازی با نتایج شبیه سازی ریزپردازنده مرجع (LEON 2) یکسان بودند. در جدول 1-0 فایل های تغییر کرده در واحدهای مختلف به طور خلاصه ذکر شده اند.

### جدول ۵–۱ لیست فایلهای تغییریافته در واحدهای مختلف

| فایلهای تغییر یافته                                                                                                                                                                                                                                                                                                                                            | نام واحد           |  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------|--|
| iu.vhd                                                                                                                                                                                                                                                                                                                                                         | واحد كنترل         |  |
| iu.vhd, multlib.vhd                                                                                                                                                                                                                                                                                                                                            | واحد محاسبه و منطق |  |
| <pre>leon.vhd, leon_eth.vhd, leon_eth_pci.vhd, leon_pci.vhd, mcore.vhd, proc.vhd, tech_map.vhd</pre>                                                                                                                                                                                                                                                           | بانک ثبات          |  |
| timers.vhd, uart.vhd, irqctrl.vhd, ioport.vhd                                                                                                                                                                                                                                                                                                                  | UART               |  |
| fpu_lth.vhd                                                                                                                                                                                                                                                                                                                                                    |                    |  |
| addsub_28.vhd convert.vhd mul_24.vhd post_norm_mul.vhd pre_norm_div.vhd serial_div.vhd single_pre.vhd cmp.vhd fpu.vhd post_norm_addsub.vhd post_norm_sqrt.vhd pre_norm_mul.vhd serial_mul.vhd serial_mul.vhd sqrt.vhd comppack.vhd fpupack.vhd post_norm_div.vhd pre_norm_div.vhd sqrt.vhd comppack.vhd fpupack.vhd post_norm_div.vhd sqrt.vhd single_post.vhd | FPU                |  |



# ۶ صحتسنجی ریزپردازندهی هدف

پس از یکپارچهسازی ریزپردازنده، بایستی از صحت عملکرد آن مطمئن شد. برای این کار، میتوان از دو روش مختلف استفاده کرد [Gajski\_'09]:

روش نظری: در این روش باید مدلی نظری از ریزپردازنده ارائه شود. این مدل برای آنکه کارآمد باشد بایستی تمام جزئیات ریزپردازنده در آن آمده باشد. در نهایت باید مدلی هم برای آزمون واقعی ریزپردازنده ارائه داد و به کمک ابزارهای ریاضیاتی ثابت کرد که ریزپردازنده، درست کار میکند. خوبی این روش، اطمینان کامل از صحت عملکرد ریزپردازنده است. با این حال، دو ایراد اساسی به این روش وارد است. اول آنکه ارائهی یک مدل جامع و صحیح از ریزپردازنده کاری بسیار دشوار است. این مدل غالباً برای اجزاء ریزپردازنده ارائه میشود. به علاوه، این مدل باید تطابق کاملی با کد HDL ریزپردازنده داشته باشد و ایرادات

فصل ۶ مفحه ۵۱

آن را —در صورت وجود— نیز مدل کند. در مرحله بعد، باید روشی کاملاً جامع از آزمون این مدل ارائه شود تا به کمک آن بررسی کرد.

روش عملی: در این روش، کد HDL ریزپردازنده به کمک برنامههای محک بررسی می شود. خروجی کد HDL، باید دقیقاً با خروجی برنامه ی محک در یک سیستم مطمئن و یا خروجی استاندارد ارائه شده همراه با آن همخوانی داشته باشد. این روش، آزمون جامعی نمی باشد ولی در عمل، قابل پیاده سازی بوده و در اغلب مواقع، خطاهای طراحی را آشکار می کند. البته مواردی نظیر ایراد در واحد ممیز شناور ریزپردازنده Pentium نیز بوده اند که علی رغم یک تریلیون بردار آزمون، خطایی در آن باقی مانده بود [66] ... [Chen]

اگرچه به کمک روش نظری، می توان از صحت پیاده سازی اطمینان پیدا کرد ولی با توجه به پیچیدگی های آن، امکان پیاده سازی آن برای یک ریزپردازنده ی بزرگ –نظیر SPARC غیرممکن بود. به همین دلیل روش دوم –علی رغم ضعف آن در پیدا کردن ایرادات طراحی، انتخاب شد. به همین منظور میزان پوشش کد آزمون ها محاسبه شد و طوری آزمون ها انتخاب شدند که پوشش قابل قبولی داشته باشند.

### ۹-۱ آزمون اولیه ریزیردازنده با برنامههای محک کوچک

پس از یکپارچهسازی، آزمون اولیهای که به ازای افزودن هر قطعه روی ریزپردازنده انجام شده بود، مجدداً روی ریزپردازنده ی یکپارچه تکرار گردید. خروجی مقایسهای این آزمونها روی ریزپردازنده نهایی، همانطور که انتظار میرفت، صحت یکپارچهسازی را تأیید نمود.

فصل ۶ فصل ۶

### MiBench آزمونهای کامل ریزپردازنده با بستهی محک $^{9-7}$

#### ۱-۲-۱ بستهی محک MiBench

Guthaus\_'01] MiBench ایسته محک رایگانی است که توسط دانشگاه میشیگان عرضه شده است. این بسته به صورت کد باز بوده و می توان کد آن را برای هرپردازنده ی مقصدی با حداقل تغییر کامپایل و اجرا نمود. آزمونهای MiBench در ۶ گروه اصلی قرار دارند که در جدول ۶–۱ آمدهاند.

| [Summas_01] Missellen Sou Gurars, Same + 7 0,505. |            |              |            |               |            |  |
|---------------------------------------------------|------------|--------------|------------|---------------|------------|--|
| خودروسازی و صنعت                                  | خانگی      | اداری        | شبکه       | امنیتی        | ار تباطات  |  |
| basicmath                                         | jpeg       | ghostscript  | dijkstra   | blowfish enc. | CRC32      |  |
| bitcount                                          | lame       | ispell       | patricia   | blowfish dec. | FFT        |  |
| qsort                                             | mad        | rsynth       | (CRC32)    | pgp sign      | IFFT       |  |
| susan (edges)                                     | tiff2bw    | sphinx       | (sha)      | pgp verify    | ADPCM enc. |  |
| susan (corners)                                   | tiff2rgba  | stringsearch | (blowfish) | rijndael enc. | ADPCM dec. |  |
| susan (smoothing)                                 | tiffdither |              |            | rijndael dec. | GSM enc.   |  |
|                                                   | tiffmedian |              |            | Sha           | GSM dec.   |  |
|                                                   | typeset    |              |            |               |            |  |

جدول ۶–۱ لیست برنامههای محک MiBench لیست برنامههای

### ۴-۲-۲ اجرای برنامههای منتخب MiBench روی ریزپردازنده

با توجه به کاربرد در نظر گرفته شده برای این ریزپردازنده، از بین این گروهها، برنامههای محک خودروسازی و صنعتی (به طور کامل)، آزمون stringsearch از گروه اداری و آزمون و آزمون آزمون ریزپردازنده انتخاب شدند.

این برنامهها اغلب به دو صورت بزرگ و کوچک ارائه شدهاند که آزمونهای بزرگ برنامهی محک را روی نمونههای بیشتری اجرا میکنند و زمان بر هستند. با این حال چون اجرای این آزمونها یکبار

<sup>&</sup>lt;sup>1</sup> http://www.eecs.umich.edu/mibench

فصل ۶ صفحه ۵۳

زمان میبرد و اطمینان از صحت عملکرد ریزپردازنده، بسیار مهم بودند، آزمونهای بزرگ داوطلب مناسبی برای اجرا روی ریزپردازنده بودند.

برنامههای بزرگ، نمونههای بزرگتری دارند، که برای اجرا، به RAM بیشتری نیازمندند. به همین دلیل SDRAM ریزپردازنده (۲x۶۴ KB)، برای اجرای آنها کافی نیست و بایستی از ریزپردازنده

(۲x۱۲۸ KB) استفاده نمود. استفاده از SDRAM باعث می شود SRAM دیگر کاربردی نداشته باشد و کنترلگر SDRAM به مدار اضافه شود. مشکلی که در اینجا پیش می آید آن است که با اجرای تنهای برنامههای بزرگ، SRAM و مدارهای مربوط به آن آزمون نمی شوند. به همین دلیل، برای آنکه آزمونهای انجام شده جامع باشند، از هر دو نوع آزمونها (کوچک و بزرگ) استفاده شد.

اغلب برنامههای محک، اطلاعاتی را به عنوان ورودی از یک فایل میخوانند و بعضی نیز خروجی را در فایل مینویسند. به عنوان مثال برنامهی محک quicksort دادههایی را که باید مرتب کند از فایل میخواند. چون سیستم شبیهساز و آزمایش بسیار ابتدایی است، سیستم فایل وجود ندارد که بتواند فایل را از روی آن خواند. به عبارتی برنامه به طور مستقیم از حافظهی روی ریزپردازنده اجرا میشود. برای برطرف کردن این مشکل دو راه حل وجود دارد:

یکی آنکه فایل ورودی را در به صورت دادههای ایستا به کد برنامه اضافه کرد و خروجی را نیز در stdout به جای فایل نوشت. یکی از کاستیهای این روش، آن است که برنامهی محک استاندارد تغییر می کند که مطلوب ما نیست؛ چون دسترسی به فایل هم قسمتی از برنامهی محک است که حذف می شود. به علاوه زمانی که فایل ورودی باینری است، افزودن اطلاعات آن به برنامه به صورت دادههای ایستا، تقریباً غیرممکن است.

<sup>&</sup>lt;sup>1</sup> Filesystem

فصل ۶ صفحه ۵۴

راه حل دیگر استفاده از سیستمعامل نهفته است. این سیستمعاملها غالباً به صورت سیستمعامل بی درنگ عرضه می شوند. توضیحات در مورد این راه حل در بخش ۶-۲، موجود است.

### ۴-۳ استفاده از واحد ممیز شناور برای تسریع در اجرای آزمونها

به همین دلیل، با توجه به وقت گیر بودن آزمونها و برای آزمون جامع ریزپردازنده، کد تولید شده، حاوی دستورات مربوط به واحد ممیز شناور و ضرب و تقسیم صحیح نیز بودند. به عنوان مثال، پس از فعال کردن واحد ممیز شناور، و اجرای کد basicmath توسط آن، سرعت اجرا، بیش از شش برابر افزایش یافت. از همین جا می توان به این نتیجه رسید که اگر کارایی ریزپردازنده مد نظر باشد و از لحاظ سطح مدار مجتمع و تا حدودی توان مصرفی (واحد ممیز شناور، توان مصرفی ریزپردازنده را افزایش می دهد ولی با توجه به تسریع برنامهها، باعث می شود در دراز مدت، توان مصرفی کاهش یابد) چندان مهم نباشد، می توان از SPARC با واحدهای مذکور استفاده کرد.

فصل ۶ فصل ۶

## ۴-۴ استفاده از سیستمعامل

در جدول ۶–۲، لیستی از سیستمعاملهای نهفتهای که از ریزپردازنده SPARC نسخه ۸ پشتیبانی میکنند، آمده است.

| . 0) .                  | 0 0 1        | 2 = 3 4      |               |
|-------------------------|--------------|--------------|---------------|
| نام                     | مجوز استفاده | ویژگی بیدرنگ | سازگاری ابزار |
| RTEMS                   | آزاد         | دارد         | دارد          |
| ECos                    | آزاد         | دارد         | دارد          |
| Snapgear embedded linux | آزاد         | ندارد        | دارد          |
| VxWorks                 | تجاری        | دارد         | ندارد         |
| LynxOS                  | تجاری        | دارد         | ندارد         |
| Nucleus                 | تجارى        | دارد         | ندارد         |

جدول ۶–۲ مقایسه سیستمعاملهای نهفته [Gaisler\_'10]

با توجه به مقایسه ی بالا و اینکه RTEMS حافظه ی کمتری اشغال می کند، برای اجرا در نظر گرفته شد. یکی از کاربردهای مهمی که در بخش ۲-۲-۶ برای سیستم عامل نهفته ذکر شد، پشتیبانی از سیستم فایل است. سیستم عامل RTEMS از سیستم فایلهای متعددی پشتیبانی می کند. با این حال، در سیستم شبیه سازی استفاده شده، تنها حافظه جانبی، RAM سیستم است. RTEMS از سیستم فایل درون حافظه به پشتیبانی می کند [OAR Corporation\_10] در این سیستم عامل، می توان فایلهایی را در قالب tar با برنامه اصلی لینک کرد و در هنگام بارگذاری سیستم عامل، آنها را تعادی بس از آن برنامه می تواند به طور عادی، با فایلهای باز شده در حافظه کار کند. به کمک این روش، می توان برنامه های محک این روش، می توان برنامه های محک آن را سیستم عامل نهفته دارد، آزمون بخش هایی از ریزپردازنده است که ممکن است برنامههای محک آن را سیستم عامل برای نیزماید. به عنوان مثال، زمان سنج سیستم در برنامههای محک آزموده نمی شود ولی سیستم عامل برای

\_

<sup>&</sup>lt;sup>1</sup> Real-Time Executive for Multiprocessor Systems

<sup>&</sup>lt;sup>2</sup> In-Memory File System (IMFS)

فصل ۶ مفحه ۵۶

زمان بندی وظایف، از آن استفاده می کند. تنها ضعف استفاده از سیستمعامل، کند شدن شبیه سازی است، که چون آزمونها یک بار باید انجام شوند، این ضعف قابل چشم پوشی است.

### 6-<sup>4</sup> نحوه مقایسه نتایج

برنامههای محک هنگامی که روی یک کامپیوتر اجرا میشوند، خروجی خود را روی صفحه ی برنامههای محک هنگامی که روی یک کامپیوتر اجرا میشوند، خروجی دستوراتی نظیر printf را به نمایش چاپ می کنند. کامپایلرهای استفاده شده برای (ModelSim) نیز این خروجیها را روی پنجره شبیه ساز نمایش می کنند و برنامه ی شبیه ساز (modelSim) نیز این خروجیها را می توان با خروجی اصلی بسته ی محک MiBench که روی یک نمایش می دهد. این خروجیها را می توان با خروجی اصلی بسته ی محک ۱–۱ آمده است.



شكل ٤-١ روند كلى مقايسه نتايج شبيهسازي

### ۶-۶ شبیهساز TSIM

TSIM، ابزاری برای شبیهسازی برنامههای 3 LEON در سطح دستورالعمل میباشد [Gaisler\_'09] در مواردی برای بررسی عملکرد دقیق برنامه روی ریزپردازنده ی تحملپذیر اشکال، میتوان از این ابزار استفاده کرد. به عنوان مثال، شبیهسازی سیستمعامل در مواردی، بسیار طولانی خواهد بود و اگر در خروجی خطایی مشاهده شود، نمیتوان مشخص کرد که این خطا مربوط به مراحل کامپایل و استفاده از سیستمعامل بوده یا خود ریزپردازنده ایراد دارد. به همین دلیل، برنامههای محک تولید شده برای اجرا روی سیستم شبیهساز، ابتدا روی شبیهساز TSIM اجرا شدند تا از خروجی برنامه اطمینان حاصل شود.

فصل ۶ صفحه ۵۷

# ۰-۷ محاسبه پوشش کد

پس از انجام آزمون روی کدهای ادغام شده، بایستی از جامع بودن این آزمونها اطمینان حاصل گردد. یکی از امکاناتی که ابزار شبیهساز ModelSim فراهم می کند، پوشش کد (Code Coverage) است. پوشش کد معیاری است که مشخص می کند آزمون اجرا شده، چه میزان از کد HDL را اجرا کرده و بکار برده است. پوشش کدی که توسط ModelSim فراهم می شود، موارد زیر را شامل می شود [10]. Mentor Graphics Inc.]:

- Statement \
  - Branch Y
- Condition T
- Expresssion 4
  - Toggle -∆
    - FSM -9

افزایش میزان پوشش کد، نشانگر جامعیت آزمون اجرا شده میباشد. با اینحال پوشش کد ۱۰۰٪ نمایانگر آزمون کامل کد HDL نیست؛ چرا که ممکن است قسمتی از کد تنها با دادهای خاص مشکلِ خود را بروز دهد. با این حال، پوشش کد معیار مناسبی است که میتوان به کمک آن، تخمینی از جامعیت آزمون بدست آورد. از مزایای آزمون پوشش کد، محاسبهی آن به صورت اتوماتیک توسط ابزار CAD است [10].

مراحل طراحی تا اطمینان از جامعیت آزمونها در شکل ۶–۲ رسم شدهاند.

همانطور که مشاهده میشود باید پس از بدست آوردن میزان پوشش کد، سعی شود تا این میزان بیشتر شده و به ۱۰۰٪ نزدیک شود. فصل ۶ صفحه ۵۸



شکل  $^{-7}$  مراحل طراحی تا اطمینان از جامعیت آزمونها



### ۷ ارزیابی قابلیت اطمینان در ریزپردازندهی هدف

در فصل دوم در مورد اهمیت قابلیت اطمینان در سیستمهای نهفته صحبت شد. برای دست یابی به قابلیت اطمینان از روشهای گوناکونی استفاده میشود. در این روشها با ایجاد نوعی از افزونگی مانند افزونگی سخت افزاری (مثل استفاده از دو قطعه مشابه و مقایسه خروجی آنها)، افزونگی زمانی (مانند تکرار عمل انجام شده و مقایسه نتایج)، افزونگی اطلاعاتی (مانند استفاده از کدهای تصیح خطا\) و یا افزونگی نرمافزاری (مثل استفاده از برنامهسازی N نسخهای ک، عملکرد سیستم بررسی و اشکالات احتمالی کشف و در صورت امکان تصحیح میشوند[88].

روشهای تحمل پذیری اشکال که در طراحی یک سیستم به کار گرفته می شوند لازم است ارزیابی شوند تا کارآیی آنها و قابلیت اطمینان سیستم مشخص شود. روشهای ارزیابی قابلیت اطمینان کمک

<sup>&</sup>lt;sup>1</sup> Error Correction Codes (ECC)

<sup>&</sup>lt;sup>2</sup> N-Version Programming

می کنند طراحان و سازندگان سیستم قابلیت اطمینان کنونی را با میزان مورد نیاز آن مقایسه و تغییرات و راهکارهای لازم را در حین طراحی و ساخت سیستم اعمال کنند. روشهای ارزیابی قابلیت اطمینان را میتوان به طور کلی به دو دسته روشهای تحلیلی و روشهای تجربی تفکیک کرد [96]. در ادامه هر یک از این دو دسته کلی بیشتر بررسی شدهاند.

#### ۷-۱ روشهای ارزیابی قابلیت اطمینان

#### ۱-۱-۷ روشهای تحلیلی

در روشهای تحلیلی ارزیابی قابیلت اطمینان، مدلی ریاضی از سامانه تحت مطالعه ساخته و با استفاده از آن، ویژگیهای مختلف مرتبط با قابلیت اطمینان در سامانه بررسی میشود. از جمله این مدلها میتوان به مدلهای ترکیبیاتی و مدلهای احتمالاتی اشاره کرد [88].

در مدلهای ترکیبیاتی ساختار سامانه متشکل از اجزای آن مدلسازی و قابلیت اطمینان سامانه با استفاده از قابلیت اطمینان هر یک از اجزا و با توجه به نسبت ساختاری اجزا با یکدیگر محاسبه می شود. از جمله این مدلها می توان به سیستمهای سری  $^{\prime}$ ، سیستمهای موازی و سیستمهای غیر سری-موازی اشاره کرد [Koren\_'07] [Koren\_]. از جمله اشکالات مدلهای ترکیبیاتی عدم توانایی آنها در مدلسازی سیستمهای پیچیده به دلیل افزایش تعداد اجزا و پیچیدگی ساختار است [88]\_Johnson].

در روش احتمالاتی، حالتهای ٔ سیستم (مثلاً ترکیبی از سلامت و یا خرابی هر یک از اجزا [Johnson]) یک مدل احتمالاتی را تشکیل میدهند. احتمال جابهجایی بین حالات با توجه به دادههای قبلی در مورد سیستم و اجزای آن به دست می آید و قابلیت اطمینان با استفاده از میزان

-

<sup>&</sup>lt;sup>1</sup> Series Systems

<sup>&</sup>lt;sup>2</sup> Parallel Systems

<sup>&</sup>lt;sup>3</sup> Non-series-parallel Systems

<sup>&</sup>lt;sup>4</sup> States

احتمال حضور سیستم در حالات بدون خطا محاسبه می شود. از جمله مدلهای احتمالاتی رایج، می توان به «مدلهای مارکوف» و «مدلهای پواسون» اشاره کرد [707].

استفاده صرف از روشهای تحلیلی برای ارزیابی قابلیت اطمینان، دارای مشکلاتی است که از آن جمله عبارتند از [زرندی\_۱'۸۱]:

- ۱- لزوم انطباق کافی مدل با واقعیت که حصول آن در مواقعی که سیستم بزرگ باشد دشوار و یا غیرعملی است.
  - ۲- محاسبات سنگین در صورت پیچیده بودن سیستم.
- ۳- نیاز به مشخص بودن پارامترهای سیستم و اجزای آن که ممکن است نیاز به اندازه گیریهای تجربی داشته باشد.

به دلایل بالا، معمولا از این روش در کنار روشهای دیگر ارزیابی قابلیت اطمینان استفاده میشود [(رندی\_'۸۱].

### ۲-۱-۲ روشهای تجربی

روشهای تجربی ارزیابی قابلیت اطمینان را میتوان برحسب مرحلهای از طول عمر سیستم که در آن اعمال میشوند طبقهبندی کرد. برای هر یک از مراحل «طراحی<sup>۳</sup>»، «نمونهسازی<sup>۴</sup>» و «عملیاتی<sup>۵</sup>»، روشهای مختلف ارزیابی قابلیت اطمینان وجود دارند [96'\_Iyer]. عمده این روشها بر اساس تزریق اشکال به سیستم به طرق مختلف و بررسی رفتار سیستم در اثر اشکال تزریق شده بنا شده اند.

<sup>&</sup>lt;sup>1</sup> Markov Models

<sup>&</sup>lt;sup>2</sup> Poisson Models

<sup>&</sup>lt;sup>3</sup> Design Phase

<sup>&</sup>lt;sup>4</sup> Prototype Phase

<sup>&</sup>lt;sup>5</sup> Operational Phase

تزریق اشکال را به طور کلی میتوان به سه دسته تزریق اشکال فیزیکی، تزریق اشکال نرمافزاری پیادهسازی شده و تزریق اشکال شبیهسازی شده و با روشهای مختلفی از جمله با استفاده از فیزیکی، سیستم به صورت سختافزاری پیادهسازی شده و با روشهای مختلفی از جمله با استفاده از زنجیره پیمایش آ، اشکال مورد نظر در محل مورد نظر در آن تزریق میشود [Ejlali\_'03] و مورد ارزیابی قرار می گیرد. در تزریق اشکال نرمافزاری پیادهسازی شده، اشکالها با استفاده از نرمافزار به یک سیستم فیزیکی تزریق میشوند [Ejlali\_'03]. به عنوان مثال بخشی از نرمافزار وظیفه تخریب داده مورد استفاده توسط بخش دیگر را بر عهده می گیرد. در تزریق اشکال شبیهسازی شده، سیستم به وسیله یک زبان مدل سازی مانند VHDL شبیهسازی می شود و اشکالها به این مدل تزریق می شوند [Zarandi\_'03].

در فاز طراحی معمولا از تزریق اشکال شبیه سازی شده برای ارزیابی قابلیت اطمینان استفاده می شود. برای این منظورر، با به کار گیری ابزارهای طراحی به کمک کامپیوتر<sup>†</sup> و تزریق اشکال به مدل شبیه سازی شده قابلیت اطمینان آن مورد آزمون قرار می گیرد تا بازخوردی به موقع برای انجام اصلاحات لازم در روشهای تحمل پذیری اشکال استفاده شده به طراحان داده شود [96]. به شیوه اعمال هر یک از انواع اشکالات در شبیه سازی، مدل آن اشکال گفته می شود. این مدل اشکال به سطح تجریدی که سیستم در آن شبیه سازی می شود بستگی زیادی دارد [Chen\_'03].

شبیه سازی سیستم می تواند در سطوح مختلف تجرید سیستم رخ دهد. در سطوح بالاتر مثل زمانی که مدل رفتاری هسیم شبیه سازی می شود، سرعت شبیه سازی بالاتر است اما مدلهای رخداد اشکال باید با دقت بیشتری طراحی شوند تا به واقعیت نزدیک تر باشند. در این موارد معمولا اثر اشکال در سطح انتزاع مربوطه برای مدل سازی آن اشکال به کار می رود. در سطوح پایین تر امکان شبیه سازی نزدیک تر به واقع مدل های اشکال وجود دارد اما جزئیاتی که باید شبیه سازی شوند و به همان نسبت

\_

<sup>&</sup>lt;sup>1</sup> Software Implemented Fault Injection (SWIFI)

<sup>&</sup>lt;sup>2</sup> Simulated Fault Injection

<sup>&</sup>lt;sup>3</sup> Scan Chain

<sup>&</sup>lt;sup>4</sup> Computer-Aided Design (CAD)

<sup>&</sup>lt;sup>5</sup> Behavioural

کندی شبیه سازی بیشتر می شود. به عنوان مثال شبیه سازی در سطح الکتریکی، امکان بررسی اثر علل فیزیکی منجر به رخداد یک اشکال را فراهم می کند [Iyer\_'96].

در فاز نمونهسازی، از تزریق اشکال فیزیکی به سیستم استفاده می شود [Ejlali\_'03]. در برخی از این روشها از زنجیره پویش برای دستیابی به وضعیت درونی سخت افزار و تغییر آن استفاده می شود. در بعضی از تعدادی دیگر از روشها، اشکال از طریق پایههای یک مدار مجتمع به آن تزریق می شود. در بعضی از روشها نیز از طریق ایجاد آشفتگی در دنیای خارج  $^{7}$ ، مثلا قرار دادن سخت افزار تحت تابش پر توهای پر انرژی، شرایطی که در آن نوع خاصی از اشکال رخ می دهد در پیرامون سیستم ایجاد می شود [Ejlali\_'03].

در فاز عملیاتی، با جمعآوری داده از سیستم در حین کار آن در شرایط واقعی، شکل واقعی رخداد اشکال در عمل مشاهده و با تحلیل اندازه گیریهای انجام شده قابلیت اطمینان سیستم محاسبه می شود. همچنین این اندازه گیریها مدلهای واقعی رخداد خطا در عمل را مشخص می کنند و می توانند برای تعیین پارامترهای ورودی مدلسازی در سایر روشها (مانند روشهای تحلیلی) به کار [Ejlali\_'03].

تزریق اشکال در هر یک از سطوح تجرید و فازهای طول عمر سیستم مزایا و معایبی دارد که هریک مکمل دیگری است. تزریق اشکال شبیهسازی شده امکان آزمون سیستم قبل از ساخت آن را فراهم میکند، اما به مدلسازیهای دقیق و انتخاب درست پارامترهای شبیهسازی وابسته است [Ejlali\_'03]. از سوی دیگر تزریق اشکال در سطح فیزیکی دقت بیشتری فراهم میکند اما هزینه بیشتری دارد و پیادهسازی آن دشوارتر است. در کنار دو روش فوق، روشهای ارزیابی قابلیت اطمینان در

\_

<sup>&</sup>lt;sup>1</sup> Integrated Circuit (IC)

<sup>&</sup>lt;sup>2</sup> External Disturbance

زمان عملیاتی بودن سیستم، امکان محاسبه پارامترهایی نظیر «زمان متوسط بین دو خرابی» را فراهم می کند که در روشهای دیگر قابل محاسبه نیست [96'\_Iyer].

برای تزریق اشکال در این پروژه، از تزریق اشکال شبیه سازی شده استفاده شده است. برای این منظور از یک مدل اشکال رایج در تحقیقات اتکاپذیری استفاده شده است. فصل بعد به توصیف این مدل و نحوه شبیه سازی آن در سطح کد VHDL می پردازد.

### ۷-۲ مدل اشکال ۷-۲

یک دسته از اشکالهای گذرا که در سیستمهای سختافزاری رخ میدهد، خطاهای دارای اثر تک-رخداد (SEE <sup>2</sup>) است که بر اثر تابش ذرات پر انرژی امکان اتفاق افتادن دارد. این ذرات میتوانند موجب شوند که مقدار ولتاژ در یکی از گرههای مدار و یا مقدار ذخیره شده در یک خانه حافظه تغییر کند. این تغییر در مدارهای ترتیبی بر عناصر حافظه تاثیر میگذارد و به شکل SEU <sup>3</sup> ظاهر میشود و در مدارهای ترکیبی بر گرههای مدار تاثیر میکند و به شکل SET <sup>4</sup> نمود مییابد [قاسمزاده محمدی\_۱۸۷].

مدل اشکال SEU در عمل کاربرد فراوانی دارد و بسیار مورد مطالعه قرار گرفته است. دلیل این امر این امر است که به علت زیاد بودن ذرات پرانرژی در فضا، در کاربردهای فضایی این نوع اشکال به وفور رخ میدهد و برای مقابله با این مدل اشکال نیز روشهای گوناگونی ارائه شدهاست [قاسمزاده محمدی\_۱۸۷].

برای شیبهسازی مدل اشکال SEU در تزریق اشکال شبیهسازی شده در سطح کد VHDL، در زمان رخداد اشکال مقدار ذخیره شده در عنصری از حافظه که مقصد رخداد خطاست به مدت یک سیکل کلاک معکوس می شود. این زمانی است که برای مشاهده اثر تغییر مقدار آن عنصر حافظه توسط مدارهای متصل به آن لازم است. پس از این مدت مقدار عنصر حافظه به مقدار اصلی آن که توسط روند

<sup>&</sup>lt;sup>1</sup> Mean Time Between Failures (MTBF)

<sup>&</sup>lt;sup>2</sup> Single Event Effect

<sup>&</sup>lt;sup>3</sup> Single Event Upset

<sup>&</sup>lt;sup>4</sup> Single Event Transient

عادی شبیه سازی تعیین می شود بازگردانده می شود (زیرا پس از یک سیکل کلاک، مقدار موجود با مقدار ورودی عنصر حافظه جایگزین می شود). سپس شبیه سازی تا انتها ادامه می یابد تا اثر اشکال تزریق شده بر عملکرد سیستم مشاهده شود.

برای شبیه سازی این مدل لازم است اشکال به عناصر حافظه تزریق شود. برای این منظور چنانکه در ادامه گفته خواهد شد، سیگنالهای متناظر با عناصر حافظه در مدل سطح بالا به دست می آیند و تزریق اشکال به آنها صورت می گیرد.

### ۳-۷ برنامههای مقصد تزریق اشکال

با توجه به زمینه کاربرد این ریزپردازنده چنانکه در فصل ۶ اشاره شد، از برنامههای محک MiBench به عنوان برنامههای اجرا شونده در زمان تزریق اشکال استفاده شده است. برنامههای استفاده شده از این بسته محک برای تزریق اشکال عبارتند از:

- Basic Math \
  - Bitcount Y
    - qsort T

بر خلاف مورد سنجش صحت عملکرد که در آن به علت قطعی بودن شبیهسازی، یک بار اجرای برنامه کفایت میکند، در تزریق اشکال لازم است تا با توجه به مدل احتمالاتی توزیع رخداد اشکالات، تعداد زیادی اشکال در زمانهای مختلف به برنامه تزریق شوند و برای جلوگیری از تداخل آثار اشکالهای تزریق شده و نیز وجود امکان تحلیل آنها، لازم است که به ازای هر بار تزریق اشکال، برنامه محک یک بار به طور کامل اجرا شود. بنابراین هر یک از برنامههای محک باید بارها اجرا شوند و به همین دلیل امکان استفاده از برنامههایی که شبیهسازی آنها مدت زیادی به طول میانجامد وجود ندارد.

از سوی دیگر با شبیهسازی برنامههای محک مورد استفاده مشخص شد که میزان پوشش برای بخشهای مختلف ریزپردازنده توسط برنامههای محک، چنانکه در جداول ۱-۷ و ۲-۷ آمده است، با

کوچک شدن زیاد اندازه ورودی برنامه محک تغییر زیادی نمیکند. به این ترتیب می توان انتظار داشت که کاهش تعداد ورودیهای برنامه تاثیر زیادی بر میزان کشف و پوشش خطا نداشته باشد، به خصوص که برخی برنامههای محک ماهیتا برنامه های حلقهای شستند و لذا دنباله دستوراتی که برای هر تعداد ورودی انجام می شوند یکسان اند و تنها تعداد دفعات تکرار متفاوت است. به همین دلیل، و با توجه به این که از نظر مفهومی نیز مشاهده اثر تزریق اشکال تا تعداد مشخصی پالس کلاک پس از رویداد اشکال معنادار و کافی است، اندازه ورودی برنامههای استفاده شده کاهش یافت تا زمان اجرای هر یک از برنامهها، با حفظ پوشش برنامه اصلی، به حدود یک میلیون سیکل کلاک برسد که از نظر میزان اجرا برای مشاهده اثر خطا مناسب و از نظر زمان شبیه سازی نیز معقول و قابل دسترس است.

در جداول زیر میزان پوشش دستورات، شرطها و عبارات در برنامه Quicksort برای اندازههای مختلف ورودی آمده است. پوششها در اکثر بخشها کاملا مشابه و بدون تغییر هستند و در واحدهای اعداد صحیح (IU) و حافظه نهان داده (Data Cache) تغییرات بسیار اندکی وجود دارد که قابل چشم پوشی است.

جدول ۷–۱ پوشش کد واحد اعداد صحیح

| عبارتها | شرطها | دستورات | اندازهی برنامه    |
|---------|-------|---------|-------------------|
| 52.0%   | 40.2% | 68.5%   | برنامهی اصلی      |
| 52.4%   | 40.2% | 68.5%   | با ۲۰۰ داده ورودی |
| 52.0%   | 40.2% | 68.5%   | با ۱۰۰ داده ورودی |
| 51.7%   | 40.2% | 68.3%   | با ۱۰ داده ورودی  |

جدول ۷–۲ پوشش کدحافظه نهان داده

| عبارتها | شرطها | دستورات | اندازهی برنامه    |
|---------|-------|---------|-------------------|
| 51.1%   | 43.7% | 59.1%   | برنامهی اصلی      |
| 51.1%   | 43.7% | 59.1%   | با ۲۰۰ داده ورودی |

<sup>&</sup>lt;sup>1</sup> Iterative

\_

| 53.5% | 46.7% | 60.1% | با ۱۰۰ داده ورودی |
|-------|-------|-------|-------------------|
| 51.1% | 43.2% | 59.1% | با ۱۰ داده ورودی  |

# ۲-۴ فرآیند تزریق اشکال

چنانکه در بخش ۲-۷ گفته شد، اشکالهای تزریق شده دارای مدل SEU هستند. فرآیند کلی تزریق اشکال در شکل ۷-۱ مشاهده می شود. در ادامه هر یک از بخشهای این فرآیند توضیح داده شده است.



شكل ٧-١ فرآيند كلى تزريق اشكال

شبیهسازی بدون تزریق اشکال: برای تحلیل نتایج تزریق اشکال لازم است که خروجیهای حاصل با یک نسخه مرجع مقایسه شوند. برای این منظور برنامه محکی که قرار است در شبیهسازی استفاده شود باید یک بار بدون تزریق اشکال بر روی ریزپردازنده اجرا شود تا علاوه بر به دست آمدن زمان شبیهسازی برنامه – که در تولید سناریوهای تزریق اشکال مورد استفاده قرار می گیرد – خروجیهای اجرای سالم برنامه نیز به دست آید تا به عنوان نسخه مرجع از آن استفاده شود.

<sup>&</sup>lt;sup>1</sup> Golden Version

بخشهایی از خروجی سیستم که برای بررسی ذخیره میشوند عبارتند از:

۱- خروجی برنامه: خروجی برنامه که حاصل از دستورات نوشتن در کنسول (ARTها) میباشد همانطور که در بخش ۵-۶ توضیح داده شد از طریق درگاه UART ریزپردازنده خارج و نیز در کنسول ابزار شبیهسازی منعکس میشود. این خروجی برای بررسی صحت عملکرد ریزپردازنده ذخیره می گردد.

- ۲- **محتوای حافظهها**: در انتهای شبیهسازی محتوای حافظههای SRAM ریزپردازنده ذخیره می گردند.
- ۳- حالت ریزپردازنده ۱۰ مقادیر هر یک از رجیسترها و سیگنالهای ریزپردازنده در انتهای شیبه سازی ذخیره می گردد.

ذخیره سازی محتوای حافظه و حالت ریزپردازنده در پایان شبیهسازی کمک می کند تا اشکالهای متأخر (که در ادامه این بخش بررسی میشوند) شناسایی شوند. به دلیل تعداد زیاد سیگنالهای ریزپردازنده، امکان ثبت تغییرات تمام سیگنالها وجود ندارد (فایل حاصل برای هر تزریق اشکال حجمی بیش از چهار گیگابایت پیدا می کند). به همین ترتیب ذخیره تمام تغییرات خانههای حافظه نیز عملی نیست. به این دلایل، به تشخیص خرابی سامانه و اشکالها و خطاهای متأخر بسنده شده است و تنها محتوای حافظه و حالت ریزپردازنده در انتهای شبیهسازی مورد مقایسه قرار گرفتهاست.

تهیه لیست سیگنالها: ابتدا لازم است که مشخص شود تزریق اشکال به چه سیگنالهایی باید انجام شود. با توجه به بحث مطرح شده در بخش۲-۱-۷ تزریق اشکال پس از سنتز برای سیستمی با این میزان پیچیدگی بسیار کند است. به همین دلیل لازم است تا تزریق اشکال به مدل VHDL که دارای سطح انتزاع بالاتری است انجام شود. اما با توجه به آن که مدل تزریق اشکال استفاده شده SEU میباشد،

\_

<sup>&</sup>lt;sup>1</sup> Processor State

<sup>&</sup>lt;sup>2</sup> Logging

لازم است که تزریق در سطح مدل VHDL به طریقی انجام گیرد که به اندازه کافی به مدل واقعی SEU نزدیک باشد. به عبارت دیگر لازم است مشخص شود چه سیگنالهایی از مدل VHDL پس از انجام عمل سنتز به عناصر حافظه تبدیل میشوند تا در سطح مدل VHDL نیز تزریق اشکال به همان سیگنالها صورت گیرد.

برای شناسایی این سیگنالها، ریزپردازنده سنتز میشود و سیگنالهای مدل VHDL که متناظر با هر یک از عناصر حافظه در مدل سنتز هستند شناسایی و استخراج میشوند. برای انجام این عمل وجود دو ویژگی در ابزار سنتز لازم است. نخست آنکه خروجی ابزار سنتز امکان تشخیص واحدهای حافظه را به راحتی فراهم کند و دوم آن که ابزار از همان نامهای سیگنالهای مدل VHDL برای عناصر متناظرشان در مدل سنتز استفاده کند تا تشخیص تناظر بین این دو ممکن گردد. ابزار Design Compiler یکی از ابزارهای سنتز دارای این دو ویژگی است که در این کار استفاده شده است.

آمادهسازی اسکریپتهای کنترلی: در ابتدای هر رشته عملیات تزریق اشکال برای یک برنامه محک، لازم است سناریوهای تزریق اشکال برای آن برنامه آماده شوند. هر سناریو تزریق اشکال یک اسکریپت است که دستورات کنترل کننده ابزار شبیهسازی را برای تزریق یک اشکال در زمانی مشخص بر روی یک سیگنال مشخص به دست آمده از بخش قبل در حین اجرای یک برنامه محک مشخص، در خود دارد.

در بخشهایی از ریزپردازنده که تعداد سیگنالهای متناظر با عناصر حافظه زیاد است، لازم است که تعدادی از آنها به طور تصادفی برای تزریق اشکال انتخاب شوند. برای این کار سیگنالها با احتمال مساوی انتخاب گردیدهاند.

توزیع زمانی اشکالها در طول اجرای برنامه یکنواخت در نظر گرفته شده است. برای استخراج زمان تزریق اشکال در هر یک از سناریوها، زمان کل شبیه سازی برنامه محک مربوطه (بدون تزریق

اشکال) به دست میآید و با تقسیم آن به بازههای مساوی به تعداد اشکالهایی که باید تزریق شوند، زمان هر تزریق اشکال به دست میآید.

به این ترتیب، هر سناریو شامل دستوراتی به ترتیب زیر است که شبیهساز را برای تزریق یک اشکال SEU کنترل می کند:

- ۱- آماده سازی ابزار شبیهسازی
- ۲- آغاز شبیهسازی برنامه و آمادهسازی ریزیردازنده
  - ۳- شبیهسازی برنامه تا زمان تزریق اشکال
    - ۴- خواندن مقدار سیگنال هدف
- هده شده معکوس مقدار سیگنال بر روی معکوس مقدار خوانده شده  $\Delta$ 
  - <sup>9</sup>- ادامه شبیهسازی به اندازه یک یالس کلاک
- ۷- آزاد کردن سیگنال برای برگشت آن به مقدار واقعی شبیهسازی
  - ٨- ادامه شبيهسازي تا زمان پايان برنامه اصلي
- ٩- ذخيره نتايج خروجي، محتواي حافظه و حالت ريزپردازنده براي مقايسه با نسخه مرجع

نمونهای از یکی از اسکریپتهای تهیه شده برای یک سناریوی تزریق اشکال به همراه توضیح دستورات آن در پیوست ۳ آمده است.

شبیه سازی و انجام تزریق اشکال: پس از آماده سازی نسخه مرجع و سناریوهای تزریق اشکال، این سناریوها در حلقهای یکی پس از دیگری اجرا می شوند. با اجرای هر یک از سناریوها و ذخیره سازی نتایج تزریق اشکال، پایگاه داده ی نتایج خام تزریق اشکال ساخته می شود که در مراحل بعدی مورد

\_

<sup>&</sup>lt;sup>1</sup> Force

بررسی و تحلیل قرار گیرد. برای هر دنباله از تزریق اشکالها، یک اسکرپیت مادر وجود دارد که اجرای سناریوهای مربوط به آن را کنترل می کند.

چنانکه پیش از این اشاره شد، در تزریق اشکال شبیهسازی شده یکی از مسائل مهم، سرعت شبیهسازی است. در تزریق اشکالهای انجام شده در این پروژه مشکل سرعت به شکل پیشگفته، با کاهش تعداد دستورات برنامه محک و اجتناب از اجرای برنامههای بلند حل شدهاست. در صورتی که بتوان مفروضات خاصی (مانند کافی بودن شبیهسازی به اندازه تعداد معینی پالس کلاک) در مورد تزریق اشکال داشت، می توان از روشهای دیگری نیز (نظیر تهیه نقاط کنترلی از برای جلوگیری از انجام مجدد شبیهسازی تا آن نقاط و ادامه شبیهسازی از آن نقاط به اندازه معین) برای افزایش سرعت و ایجاد امکان شبیهسازی برنامههای بزرگ مانند سیستم عامل استفاده کرد.

تهیه آمار و تحلیل نتایج: پس از به دست آمدن نتایج تزریق اشکال، نوبت به بررسی نتایج و تهیه آمار و تحلیل نتایج: پس از به دست آمدن نتایج و تهیه آمار میرسد. در این بخش خروجی هر تزریق انجام شده، محتوای حافظه آن و حالت ریزپردازنده با متناظر آنها برای نسخه مرجع مقایسه میشوند. نتیجه هر تزریق اشکال در یکی از این سه دسته قرار دارد:

- ۱- اجرای درست: به این معنی که خروجی برنامه درست و به موقع بوده است و حافظه و حالت ریزپردازنده نیز در انتهای شبیهسازی با حافظه و حالت ریزپردازنده در نسخه مرجع مطابقت دارند.
  - ۲- خرابی: که زمانی رخ می دهد که داده خروجی برنامه ناقص یا نادرست باشد.
- ۳- **اشکال متأخر**: که منظور از آن زمانی است که خروجی برنامه درست و کامل است، اما در محتوای حافظه یا حالت ریزپردازنده، نسبت به نسخه مرجع مغایرت وجود دارد که

\_

<sup>&</sup>lt;sup>1</sup> Checkpoint

نشان دهنده اشکالی است که تزریق شده اما به خرابی تزریق نشده است و در ریزپردازنده به صورت نهان باقی مانده است.

همچنین، امکان دارد که برخی از اشکالهای تزریق شده، بر صحت نتایج تاثیر نگذارند بلکه تنها موجب به تعویق افتادن نمایش نتایج در خروجی شوند. با توجه به آن که برنامهها تنها تا زمان پایان برنامه مرجع (در حالت نبود اشکال) اجرا شده اند، در صورت بروز چنین اتفاقی دادهها تا زمان پایان شبیهسازی به شکل ناقص در خروجی آمدهاند که باعث میشود این اشکالها در دستهبندی بالا در گروه «خرابی» طبقهبندی شوند. برای تفکیک این دسته از اشکالها، تمام موارد خرابی کمی پس از زمان پایان برنامه مرجع نیز شبیهسازی شدهاند. در صورتی که پس از گذشت این زمان، برنامه تمام خروجیها را به درستی چاپ کند، این نوع خاص از خرابی را در دسته «خرابی زمانی» قرار میدهیم. این نوع از خرابی میتواند به ویژه برای سیستمهای بیدرنگ که دارای محدودیتهای زمانی هستند، حائز اهمیت باشد. چنانکه در بخش ۸-۷ مشاهده میشود، این خرابیها در نتایج تزریق اشکال واجد نکات قابل توجهی هستند که در آن بخش به تفصیل در مورد آن صحبت شدهاست.

پس از استخراج نتایج و آمار، این نتایج تحلیل و نقاط قوت و ضعف سیستم مشخص میشوند. از بازخورد این نتایج برای تصمیم گیری در مورد روش تحمل پذیری اشکال استفاده می شود.

### ۷-۵ تزریق اشکال بر روی ریزپردازنده اولیه

نتایج تزریق اشکال برای هر یک از برنامههای محک در هر یک از بخشهای ریزپردازنده در جدولهای ۲-۳ تا ۷-۶ آمده است. تعداد تزریق اشکالهای منجر به هر یک از سه دسته نتیجه تشریح شده در بخش قبل، در این جدول مشخص شده است. همانطور که در بخش پیش گفته شد، پس از مشخص شدن تزریقهای منجر به خرابی، شبیهسازی برای این تزریقها را ادامه دادهایم تا خرابیهای زمانی مشخص شوند. تعداد خرابیهای زمانی و درصدی از خرابیها که خرابی زمانی بودهاند، برای هر یک از برنامههای محک و هر یک از بخشهای ریزپردازنده در این جدول آمده است.

فصل ۷ صفحه ۷۳

جدول ۷–۳ نتایج تزریق اشکال برای Quicksort

|       | واحد ريزپردازنده       | صحيح  | متأخر | خرابی |
|-------|------------------------|-------|-------|-------|
|       | Data Cache             | 59.6  | 38.8  | 1.6   |
|       | Data Cache Tags        | 39.7  | 59.1  | 1.2   |
| QSort | Instruction Cache      | 35    | 42.1  | 22.9  |
|       | Instruction Cache Tags | 21.4  | 78.3  | 0.3   |
|       | Register File          | 64.65 | 29.85 | 5.5   |

# Basicmath جدول $\frac{\Psi - \Psi}{\Psi}$ تزریق اشکال برای

|           | واحد ريزپردازنده          | صحیح  | متأخر | خرابی |
|-----------|---------------------------|-------|-------|-------|
|           | Data Cache                | 36.1  | 58.8  | 5.1   |
| ıth       | Data Cache<br>Tags        | 27.4  | 54.1  | 18.5  |
| BasicMath | Instruction<br>Cache      | 63.4  | 2.7   | 33.9  |
| Ba        | Instruction<br>Cache Tags | 37.6  | 1.7   | 60.7  |
|           | Register File             | 77.75 | 12.9  | 9.35  |

| خرابی | نرخ خرابي |
|-------|-----------|
| زمانی | زمانی     |
| 1.9   | 36.25     |
| 18.3  | 98.92     |
| 7.4   | 21.83     |
| 60.6  | 99.84     |
| 5.9   | 63.1      |

# جدول ۵–۷ نتایج تزریق اشکال برای Bitcount

|          | واحد ريزپردازنده          | صحيح | متأخر | خرابی |
|----------|---------------------------|------|-------|-------|
|          | Data Cache                | 22   | 71.6  | 6.4   |
| nt       | Data Cache<br>Tags        | 8    | 71.1  | 20.9  |
| BitCount | Instruction<br>Cache      | 52.7 | 23.6  | 23.7  |
| <u>B</u> | Instruction<br>Cache Tags | 43.9 | 12.3  | 43.8  |
|          | Register File             | 73.6 | 20.7  | 5.7   |

| خرابی | نرخ خرابی |
|-------|-----------|
| زمانی | زمانی     |
| 0.3   | 0.05      |
| 20.8  | 99.25     |
| 4.1   | 17.3      |
| 42    | 95.89     |
| 3.2   | 56.14     |

جدول ۷–۶ میانگین نتایج تزریق اشکال برای هر سه برنامه

|         | واحد ريز پردازنده         | صحيح  | متأخر | خرابی |
|---------|---------------------------|-------|-------|-------|
|         | Data Cache                | 39.23 | 56.4  | 4.37  |
| e       | Data Cache<br>Tags        | 25.03 | 61.43 | 13.53 |
| Average | Instruction<br>Cache      | 50.37 | 22.8  | 26.83 |
| Α       | Instruction<br>Cache Tags | 34.3  | 30.77 | 34.93 |
|         | Register File             | 72    | 21.15 | 6.85  |

| خرابی<br>زمانی | نرخ خرابی<br>زمانی |
|----------------|--------------------|
| 0.3            | 0.05               |
| 20.8           | 99.25              |
| 4.1            | 17.3               |
| 42             | 95.89              |
| 3.2            | 56.14              |

تحلیل نتایج و نقاط قوت و ضعف: از نکات قابل توجه در نتایج بالا، اشکالهای متاخر هستند. چنانکه مشاهده می شود، در اغلب موارد اشکالهای تزریق شده به Cache و عناصر حافظه به صورت نهان باقی مانده اند. این مساله به این خاطر است که تنها بخش کمی از حافظه در برنامه استفاده می شود و بخش عمده ای از آن بدون استفاده می ماند و بنابراین بخش بزرگی از اشکالهای تزریق شده در حافظه ها هرگز به خطا تبدیل نمی شوند.

از نکات جالب دیگر در این نتایج، خرابیهای زمانی هستند. چنان که مشاهده می شود، در نزدیک به از نکات جالب دیگر در این نتایج، خرابیهای دادهها در هر یک از Cacheها تزریق شدهاست، خرابی ایجاد شده به شکل خرابی زمانی است. این مطلب به این دلیل است که در صورت رخداد یک تغییر بیت در یکی از Tagها، یا آن Tag پیش از این نماینده یک مقدار معتبر در Cache نبوده است (اصطلاحا valid نبوده است) که در این صورت مقدار آن بی اهمیت است و بر روی برنامه تأثیری ندارد، و یا آن که معتبر بوده است که در این صورت نیز با تغییر یک بیت، احتمال این که عدد حاصل، عدد آدرسی از برنامه باشد که در ادامه به آن نیاز داریم و پیش از دسترسی مجدد برای همان داده قبلی یا دادهای دیگر، به آن خواهیم رسید، بسیار ناچیز است. به همین دلیل این اشکالها تنها باعث غیر مفید شدن مقدار به Tag می شود در دسترسی بعدی برنامه به آن مکان از حافظه، مقدار این Tag و داده

فصل ۷ صفحه ۷۵

مربوط به آن دوباره از خانه حافظه برداشته شود. همچنین با توجه به این که حافظه نهان در این ریزپردازنده از نوع میاننویس است، تمام تغییراتی که باید در مقدار این خانه در حافظه اصلی داده شوند در همان زمان نوشتن مقادیر جدید در حافظه اصلی ثبت شدهاند بنابراین دادههای نوشته شده نیز از دست نرفتهاند. به این ترتیب اثر این تزریق اشکال تنها عقب افتادن برنامه از زمان خود (به علت زمان تلف شده برای بازخوانی مقدار و بارگذاری مجدد آن در حافظه نهان) است.

به این ترتیب می توان نتیجه گرفت که در سیستمهای غیر بی درنگ که از حافظه نهان میان نویس استفاده می کنند، Tagهای Cache به طور ذاتی در مقابل اشکالهای از نوع SEU مقاوم هستند. از سوی دیگر این نتیجه برای سیستمهای دارای حافظه نهان پسنویس معتبر نیست زیرا در این سیستمها داده ی متناظر با خانهای از حافظه که مقدار Tag آن از دست می رود، ممکن است تغییراتی داشته باشد که ذخیره نشده باشند و رخداد اشکال در Tag می تواند منجر به این شود که نه تنها مقدار تغییر داده شده در محل مناسب ذخیره نشود، بلکه مقدار محل دیگری از حافظه (که آدرس آن با Tag تغییر کرده و جعلی یکسان است) به علت نوشته شدن تغییرات روی آن، دچار خطا شود.

برای ادامه دادن برنامه جهت یافتن خرابیهای زمانی، یک سوال مطرح این است که چه مقدار باید برنامه را ادامه داد تا خرابیهای زمانی مشخص شوند. در نمودارهای ۲-۷ و ۷-۳، تعداد خرابیهایی که به عنوان خرابی زمانی شناسایی میشوند بر حسب زمانی که شبیهسازی را ادامه میدهیم، دیده میشود. زمانهای داده شده، زمان مجازی شبیهسازی بر حسب نانو ثانیه هستند. زمان اجرای برنامه Bitcount که این دو نمودار برای آن رسم شدهاند، در حدود ۲۰۳۲۰۰۰۰ نانو ثانیه است.

<sup>1</sup> Write-through

.

<sup>&</sup>lt;sup>2</sup> Write-back



شکل ۷-۲ کشف خرابی زمانی بر حسب زمان برای حافظه نهان داده



شکل ۷-۳ کشف خرابی زمانی بر حسب زمان برای حافظه نهان داده

با توجه به شکل مشاهده می شود که در مورد حافظه نهان داده، خرابی ها با شبیه سازی به اندازه چند کلاک معلوم می شوند در حالی که در مورد دستورات به مدت بیشتری شبیه سازی نیاز است. این مطلب می تواند به این دلیل باشد که در زمان واکشی دستور، رخداد خطای حافظه نهان موجب نیاز به مراجعه به حافظه و توقف خط لوله ا می شود که سربار زمانی بیشتری نسبت به دسترسی به داده (که در آن توقف خط لوله نداریم) دارد.

-

<sup>&</sup>lt;sup>1</sup> Pipeline Stall



# ۸ نتیجهگیری

در این پایاننامه، فرآیند تهیه یک ریزپردازنده تحملپذیر اشکال برای سیستمهای نهفته اجرا و یک ریزپردازنده با قابلیتهای تحملپذیری اشکال ایجاد شده است. ریزپردازنده ساخته شده با استفاده از برنامههای استاندارد محک، صحتسنجی شده است تا از عملکرد آن اطمینان حاصل شود. همچنین میزان قابلیت اطمینان ریزپردازنده با استفاده از تزریق اشکال شبیهسازی شده ارزیابی شده است.

سیستمهای نهفته کاربرد فراوانی در عرصههای مختلف زندگی امروزه دارند. با توجه به این که بسیاری از این سیستمها در کاربردهای بحرانی-امن مورد استفاده قرار می گیرند، قابلیت اطمینان یکی از نیازمندیهای مهم آنهاست. برای ایجاد قابلیت اطمینان در این سیستمها لازم است از روشهای تحمل پذیری اشکال استفاده و کارایی این روشها ارزیابی شوند.

ریزپردازنده تهیه شده در این پروژه بر مبنای معماری SPARC و با استفاده از ریزپردازنده ریزپردازنده مرجع، ساخته شده است و در آن از واحدهای تحمل پذیر اشکال موجود از قبل، شامل واحدهای محاسبه و منطق، بانک ثبات، واحد کنترل و وسائل جانبی، استفاده شده است. این واحدها به شکل مرحله به مرحله یکپارچهسازی شدند و در هر مرحله صحت یکپارچهسازی مورد آزمون قرار گرفت.

با توجه به این که بسیاری از کاربردهای سیستمهای نهفته، مانند کاربردهای مخابراتی، نیاز به انجام محاسبات ممیز شناور دارند، یک واحد ممیز شناور نیز در این پروژه برای ریزپردازنده هدف طراحی و پیادهسازی شد. این واحد که از ابتدا در ریزپردازنده مرجع وجود ندارد، برای پشتیبانی دقت ساده و مضاعف مطابق دستورالعمل SPARC نسخه ۸ و استاندارد 754-IEEE-ر 44 طراحی و پیادهسازی و همراه با واحدهای دیگر در ریزپردازنده نهایی مجتمع شده است. همچنین برای ایجاد تحملپذیری اشکال، روشهایی برای این واحد ارائه شدکه هر دو بر مبنای استفاده مجدد از سختافزار قرار دارند. برای دقت مضاعف، یک روش ایجاد تحملپذیری اشکال برای واحد محاسبه و منطق اعداد صحیح، با عملیات ممیز شناور تطبیق داده شده است. برای دقت ساده روشی برای استفاده از سختافزار موجود برای دقت مضاعف جهت ایجاد تحمل پذیری اشکال ارائه شده است.

برای صحتسنجی ریزپردازنده از بسته برنامههای محک استاندارد است، از کاربرد گستردهای بسته که یکی از مجموعه برنامههای محک استاندارد برای سیستمهای نهفته است، از کاربرد گستردهای برخوردار است و به همین دلیل برای انجام صحت سنجی انتخاب گردید. با توجه به زمینه کاربرد ریزپردازنده هدف، مجموعه Automotive از این بسته آزمون اجرا شد. برای آزمون جامعتر و دقیقتر و رعایت محیط اجرای برنامههای محک و افزایش پوشش، از سیستمعامل در صحتسنجی ریزپردازنده استفاده و سیستمعامل بی درنگ RTEMS با موفقیت بر روی ریزپردازنده اجرا شد.

برای ارزیابی قابلیت اطمینان سیستم از تزریق اشکال شبیهسازی شده با مدل اشکال بسیار استفاده شد. مدل SEU به علت رخداد زیاد این نوع اشکال در کاربردهای فضایی، یکی از مدلهای بسیار رایج در ارزیابی قابلیت اطمینان است. شبیهسازی ریزپردازنده مرجع و تزریق اشکال بر روی آن با اجرای برنامههایی از بسته MiBench انجام گرفت و میزان اشکالهای بدون تاثیر، منجر به خرابی و متأخر اندازه گیری شد. همچنین مشاهده شد که تقریبا تمام از خرابیهایی که در اثر تزریق اشکال در Tagهای حافظه نهان رخ میدهد از نوع خرابی زمانی است به این معنی که نتایج با تأخیر حاصل میشوند و در صورت ادامه شبیهسازی، نتایج به درستی در خروجی ظاهر خواهند شد. به علاوه دیده شد که تعداد زیادی از اشکالهای تزریق شده در حافظه نهان، به صورت متأخر باقی میمانند.

کارهای آتی بر روی این ریزپردازنده میتوانند در چند جهت متمرکز شوند. یکی از کارهای لازم، ایجاد تحملپذیری اشکال در سایر واحدهای ریزپردازنده نظیر حافظه نهان، واحد مدیریت حافظه و گذرگاه داده است. همچنین با توجه به این که برخی از روشهای به کار رفته برای ایجاد تحملپذیری اشکال در این ریزپردازنده روشهای کشف خطا هستند و قابلیت تصحیح خطا را ندارند، وجود یک واحد بازیابی (Recovery) برای این سیستم ضروری به نظر میرسد.

کار دیگری که باید در ادامه این پروژه انجام شود، پیادهسازی روشهای تحملپذیری اشکال ارائه شده برای واحد ممیز شناور و ارزیابی قابلیت اطمینان آنهاست. همچنین میتوان این روشها را با سایر روشهای ارائه شده برای تحملپذیری اشکال، به ویژه از نظر سربار زمانی و سختافزاری تحمیل شده، مقایسه کرد.

برای ارزیابی بهتر تحمل پذیری اشکال می توان علاوه بر روش گفته شده، از تزریق اشکال فیزیکی مبتنی بر FPGA استفاده کرد. روشهای متعددی برای انجام این کار وجود دارند که به برخی از آنها در بخش ۲-۱-۷ اشاره شد. همچنین می توان مدلهای دیگر اشکال نظیر اشکال چند بیتی (MBU) را برای ارزیابی تحمل پذیری اشکال استفاده کرد. با استفاده از روشهای افزایش سرعت شبیه سازی و تزریق

اشکال، می توان شبیه سازی در سطوح پایین تر تجرید را نیز برای مدل سازی دقیق تر و افزایش تنوع اشکال هایی که تزریق می شوند، به کار گرفت.

- 1. Jidan Al-Eryani, "Floating Point Unit," 2006.
- 2. Michael Barr and Anthony Massa, *Programming Embedded Systems*: O'Reilly Media, 2006.
- 3. Brian Case, "SPARC Architecture," M. Slater, Ed., ed San Diego, CA: Academic Press, 1992, pp. 33-45.
- 4. Chien-in Henry Chen, "Behavioral test generation / fault simulation," *IEEE Potentials*, pp. 27-32, 2003.
- 5. Yirng-An Chen, Edmund Clarke, Pei-Hsin Ho, Yatin Hoskote, Timothy Kam, Manpreet Khaira, John O'Leary, and Xudong Zhao, "Verification of all circuits in a floating-point unit using word-level model checking "in *Lecture Notes in Computer Science*. vol. 1166/1996, ed: Springer Berlin / Heidelberg, 1996, pp. 19-33.
- 6. Sivarama P. Dandamudi, *Guide to RISC Processors: for Programmers and Engineers*: Springer, 2005.
- Alireza Ejlali, Seyed Ghassem Miremadi, Hamid R. Zarandi, Ghazanfar Asadi, and Syavash, "A Hybrid Fault Injection Approach Based on Simulation and Emulation Cooperation," presented at the International Conference on Dependable Systems and Networks (DSN'03), 2003.
- 8. Mehdi Fazeli, Seyed Ghassem Miremadi, and Alireza Namazi, "OperandWidth Aware Hardware Reuse: A Low Cost Soft-Error Tolerant Technique to ALU Design in Embedded Processors," 2010.
- 9. Jiri Gaisler, "A Portable and Fault-Tolerant Microprocessor Based on the SPARC V8 Architecture," presented at the International Conference on Dependable Systems and Networks (DSN'02), 2002.
- 10. Jiri Gaisler, "LEON2 Processor User's Manual [Version 1.0.30]," 2005.
- 11. Jiri Gaisler, "BCC Bare-C Cross-Compiler User's Manual [Version 1.0.32]," Aeroflex Gaisler AB2009.
- 12. Jiri Gaisler, "TSIM2 Simulator User's Manual: ERC32/LEON2/LEON3 [Version 2.0.13]," Aeroflex Gaisler AB2009.
- 13. Jiri Gaisler. (2010, 6/26/2010 8:07 PM). *Operating Systems* Available: <a href="http://www.gaisler.com/cms/index.php?option=com\_content&task=view&id=327&Itemid=218">http://www.gaisler.com/cms/index.php?option=com\_content&task=view&id=327&Itemid=218</a>
- 14. Jiri Gaisler, Edvin Catovic, Marko Isomäki, Kristoffer Glembo, and Sandi Habinc, "GRLIB IP Core User's Manual [Version 1.0.16]," ed: Gaisler Research, 2007.

مراجع

15. Daniel D. Gajski, Samar Abdi, Andreas Gerstlauer, and Schirnerm Gunar, *Embedded System Design: Modeling, Synthesis and Verification*: Springer, 2009.

- 16. M. R. Guthaus, J. S. Ringenberg, D. Ernst, T. M. Austin, T. Mudge, and R. B. Brown, "MiBench: A free, commercially representative embedded benchmark suite," presented at the IEEE International Workshop on Workload Characterization (WWC 2001), 2001.
- 17. Ravishankar K. Iyer and Dong Tang, "Experimental Analysis of Computer System Dependability," D. K. Pradhan, Ed., ed Upper Saddle River, NJ, 282-392.: Prentice-Hall, 1996.
- 18. Barry W. Johnson, *Design & analysis of fault tolerant digital systems*: Addison-Wesley, 1988.
- 19. Israel Koren and C. Mani Krishna, *Fault-Tolerant Systems*. San Francisco, CA: Morgan-Kaufman Publishers, 2007.
- 20. Peter Marwedel, Embedded System Design: Springer, 2006.
- 21. Mentor Graphics Inc., "ModelSim® User's Manual: Software Version 6.6," Mentor Graphics Corporation2010.
- 22. Alireza Namazi, Seyed Ghassem Miremadi, and Alireza Ejlali, "A High Speed and Low Cost Error Correction Technique for the Carry Select Adder," presented at the International Conference on Availability, Reliability and Security, 2009.
- 23. Tammy Noergaard, Embedded Systems Architecture: A Comprehensive Guide for Engineers and Programmars: Elsevier, 2005.
- 24. OAR Corporation, "RTEMS Filesystem Design Guide [Edition 4.9.99.0, for RTEMS 4.9.99.0]," 7/18/2010 2010.
- 25. Richard P. Paul, *SPARC Architecture, Assembly Language Programming, and C*, 2nd Edition ed.: Prentice-Hall, 2000.
- 26. Mohammad-Hamed Razmkhah, Seyed Ghassem Miremadi, and Alireza Ejlali, "A Micro-FT UART for Safety-Critical SoC-Based Applications," presented at the International Conference on Availability, Reliability and Security, 2009.
- 27. SPARC International Inc., "The SPARC Architecture Manual, Version 8," ed. USA: SPARC International, Inc., 1992.
- 28. Stephan Wong, Stamatis Vassiliadis, and Sorin Cotofana, "Embedded Processors: Characteristics and Trends," Computer Engineering Laboratory, Delft CE-TR-2004-03, 2004.
- 29. Hamid R. Zarandi, Seyed Ghassem Miremadi, and Alireza Ejlali, "Dependability Analysis Using a Fault Injection Tool Based on Synthesizability of HDL Models,"

مراجع

presented at the IEEE International Symposium on Defect and Fault Tolerance in VLSI Systems (DFT'03), 2003.

- ۳۰. محمد حامد رزمخواه، "وسائل جانبی بر روی تراشه با قابلیت تحمل پذیری اشکال برای پردازنده های نهفته،" پایاننامه ی کارشناسی ارشد، دانشکده ی مهندسی کامپیوتر، دانشگاه صنعتی شریف، ۱۳۸۷.
- ۳۱. حمید رضا زرندی، "ارزیابی تحملپذیری خطا مبتنی بر شبیهسازی با استفاده از VHDL و .۳۱، پایاننامه کارشناسی ارشد، دانشکده ی مهندسی کامپیوتر، دانشگاه صنعتی شریف، ۱۳۸۱.
- ۳۲. سید محمد حسین شکریان، "طراحی و ارزیابی یک واحد پردازش اعداد حقیقی تحمل پذیر اشکال برای پردازنده های نهفته،" پایاننامه ی کارشناسی ارشد، دانشکده ی مهندسی کامپیوتر، دانشگاه صنعتی شریف، ۱۳۸۷.
- ۳۳. حسن قاسمزاده محمدی، "واحد کنترل تحمل پذیر اشکال برای ریزپردازنده های نهفته،" پایاننامه ی کارشناسی ارشد، دانشکده ی مهندسی کامپیوتر، دانشگاه صنعتی شریف، ۱۳۸۷.
- ۳۴. علیرضا نمازی، "طراحی، پیاده سازی و ارزیابی یک واحد محاسباتی / منطقی و بانک ثبات تحمل پذیر اشکال برای پردازنده های نهفته،" پایاننامهی کارشناسی ارشد، دانشکدهی مهندسی کامپیوتر، دانشگاه صنعتی شریف، ۱۳۸۷.

# ببوسته



# ۱ پیوست ۱: نحوهی اجرای سیستمعامل RTEMS روی ریزپردازنده SPARC

با توجه به اینکه RTEMS از ریزپردازنده SPARC پشتیبانی می کند و سربار اند کی نیز دارد، برای اجرا و آزمون روی آن برگزیده شد. در ادامه فرایند اجرای RTEMS روی کد SPARC در شبیهساز ModelSim شرح داده می شود.

## ١-١ نصب

در ابتدا باید محیط توسعه RTEMS آماده شود. به این منظور، باید RTEMS دانلود و نصب www.gaisler.com را از سایت www.gaisler.com دانلود و نصب نمود. برای استفاده از این ابزار در ویندوز توصیه می شود از GRTools که از همان سایت قابل دریافت GRTools در ویندوز یا به طور عادی در استفاده کرد. پس از نصب فایلهای RCC (توسط GRTools در ویندوز یا به طور عادی در

بيوست ١

لینوکس) باید دایرکتوری bin آن در PATH سیستم قرار گیرد تا برنامههایی نظیر sparc-rtems-gcc از خط فرمان به راحتی قابل دسترسی باشند.

### ۱-۲ نحوه ایجاد Makefile و ۱-۲

پس از نصب این ابزار می توان به کمک آن هر برنامهای را تحت آن در ریزپردازنده نهفته اجرا کرد. برای این کار دو فایل Makefile و loader.c و loader.c و ادامه آمده است:

```
CC=sparc-rtems-g++
2 LD=sparc-rtems-ld
 CFLAGS=-02 -mcpu=v8 -msoft-float -Wall -qleon2
 LDFLAGS=-r
 LIBS=-lm
6 TARGET=qsort small
7 INPUTFILE=input small.dat
8
9
  all: $(TARGET)
10
   $(TARGET): tarfile loader.o $(TARGET).o
11
12
        $(LD) $(LDFLAGS) -o temp.o loader.o $(TARGET).o -b binary tarfile
        $(CC) $(CFLAGS) $(LIBS) temp.o -o $(TARGET)
13
       sparc-rtems-strip $(TARGET)
14
15
        sparc-rtems-objcopy --remove-section=.comment $(TARGET)
        sparc-rtems-objcopy -O srec $(TARGET) sdram.rec
16
        sparc-rtems-objdump -s $(TARGET) > ram.dat
17
18
        sparc-rtems-size $(TARGET)
19
20
   tarfile: $(INPUTFILE)
        tar cf tarfile $(INPUTFILE)
21
22
   clean:
23
24
        rm -rf $(TARGET) *.o sdram.rec ram.dat tarfile
```

در خط ۱ و ۲، نوع کامپایلر و لینکر مشخص میشوند. در خط ۳ پارامترهایی که هنگام کامپایل و relocation استفاده خواهند شد تعریف میشوند:

- O2 : کد را بهینه (حدأکثر کارایی با حدأقل اندازه کد) می کند.
- mcpu=v8 : دستورات ضرب و تقسیم را به صورت سختافزاری تولید می کند.
- msoft-float : دستورات ممیز شناور را به صورت نرمافزاری تولید می کند. با حذف این پارامتر، ریزپردازنده باید مجهز به یک FPU باشد و این FPU در تنظیمات آن فعال شده باشد.
- Wall : باعث می شود میزان warning دادن کامپایلر حداً کثر باشد. این پارامتر در این توسعه برنامه بسیار مناسب است.
- qleon3 : کد نهایی را برای leon2 تولید می کند. مشابه این پارامتر qleon3mp و qleon3 نیز برای LEON 3 نیز وجود دارند.

در خط ۴ پارامترهای مربوط به لینکر، تعریف میشوند:

• relocatable باشد. تولید شده relocatable باشد.

در خط ۵، کتابخانههایی که میخواهیم به برنامه اصلی لینک شوند ذکر میشوند. Im دسترسی به کتابخانه math را فراهم میکند. دقت شود، صرف قرار دادن <imath.h جرابخانه میکند. دقت شود، صرف قرار دادن <imath.h جرابخانه مربوط به آن نیز با برنامه به این صورت لینک شود. در غیراینصورت با خطا مواجه خواهید شد.

خط ۶ اسم فایل اصلی که قرار است اجرا شود (() main در آن قرار دارد) ذکر می شود. INPUTFILE فایلی (یا فایلهایی) هستند که برنامه اصلی به آنها احتیاج دارد و باید در حافظه به صورت In-Memory File System) قرار بگیرند تا برنامه به آنها دسترسی داشته باشد. در خط ۱۲ باید لیست فایلهایی که قرار است کامپایل شوند با پسوند ۰۵. قرار گیرند. اینفایلها باید در خط ۱۲ نیز ذکر شوند تا با loader لینک شوند.

بيوست ١

#### توجه:

۱- فایلهایی که میخواهیم به صورت IMFS در حافظه قرار دهیم را باید tar کرده و با نام IMFS در فایلهایی که میخواهیم به صورت IMFS در حافظه قرار دهیم. (نام دیگر قابل قبول نیست!) با برنامه اصلی لینک کنیم. این کار را Makefile انجام میدهد. تنها کافیست لیست فایلها را در متغیر INPUTFILE قرار دهیم.

۲- برای اینکه فرآیند لینک به درستی انجام شود، نباید از sparc-rtems-gcc استفاده نمود. در عوض باید از ++sparc-rtems استفاده کرد.

خط ۱۳ عملیات relocation را انجام می دهد. خط ۱۴ و ۱۵ قسمتهای زائد برنامه را حذف ram.dat و sdram.rec و ۱۲ فایلهای sdram.rec و ۱۲ فایلهای e بین حذف اجباری است!) در نهایت در خطوط ۱۶ و ۱۷ فایلهای این خط اختیاری ساخته می شوند. (این خط اختیاری است.) خط ۲۰ و ۲۱ برای ساخت اعترائی تولید شده بکار است. خط ۲۳ و ۲۴ برای پاک کردن فایلهای تولید شده بکار می روند که با دستور make clean استفاده می شوند.

محتوای فایل loader.c به صورت زیر میباشد:

```
#include <rtems.h>
    /* configuration information */
    #define CONFIGURE INIT
5
    #include <bsp.h> /* for device driver prototypes */
    /*forward declaration*/
    rtems task Init(rtems task argument argument); 9
10
   /* configuration information */
    #define CONFIGURE APPLICATION NEEDS CONSOLE DRIVER
11
12
    #define CONFIGURE APPLICATION NEEDS CLOCK DRIVER
13
    #define CONFIGURE MAXIMUM TASKS
                                                 20
    #define CONFIGURE RTEMS INIT TASKS TABLE
    #define CONFIGURE EXTRA TASK STACKS (3 * RTEMS MINIMUM STACK SIZE)
15
    #define CONFIGURE INIT TASK STACK SIZE
                                                 3000000
16
    //Used for IMFS
17
    #define CONFIGURE USE IMFS AS BASE FILESYSTEM
    #define CONFIGURE LIBIO MAXIMUM FILE DESCRIPTORS 10
19
20
```

```
#include <rtems/confdefs.h>
22
23 #include <stdio.h>
24 #include <stdlib.h>
25 #include <string.h>
26 #include <unistd.h>
27 #include <errno.h>
28 #include <rtems.h>
29 #include <fcntl.h>
30 #include <rtems/error.h>
31 #include <rtems/dosfs.h>
32 #include <dirent.h>
33 #include <ctype.h>
34 #include <rtems/ide part table.h>
35 #include <rtems/libcsupport.h>
36 #include <rtems/fsmount.h>
37 #include <rtems/untar.h>
38 #include <rtems/imfs.h>
39
   #include <math.h>
40
41 extern int binary tarfile start;
42 extern int binary tarfile size;
43 #define TARFILE_START _binary_tarfile_start
44
    #define TARFILE_SIZE _binary_tarfile_size
45
46 extern int main(int argc, char *argv[]);
47
48
   rtems task Init( rtems task argument ignored ){
49
     int argc=2;
     char *argv[]={"qsort small","input small.dat"};
50
51
     Untar FromMemory ((unsigned char*)(&TARFILE START),(int)& TARFILE SIZE);
52
     main(argc,argv);
53
      exit(0);
54 }
```

تنظیمات RTEMS ثابت هستند. در خط ۴۹ و ۵۰ پارامترهای تابع main اصلی تنظیم می شوند. اگر تابع main دارای این پارامترها نباشد باید خط prototype (خط ۴۶) و خط فراخوانی آن (خط ۵۲) اگر تابع main در خط ۵۱ محتوای فایل tarfile در حافظه باز می شود تا به صورت فایل سیستم در اختیار

پيوست ١

برنامه اصلی باشد. در نهایت پس از آماده شدن، محیط سیستمعامل برنامه اصلی (که ورودی آن به صورت یک تابع main میباشد) در خط ۵۲ فراخوانده می شود. در خط ۵۳ پس از اتمام کار باید تابع exit فراخوانده شود که شبیه سازی به پایان برسد.

### ۱-۳ استفاده از سیستمعامل در ModelSim

فایلهای تولید شده توسط فرآیند مذکور (sdram.rec) به همراه romsd.dat (که از tsource و sdram.rec) به همراه romsd.dat (که از tsource اصلی برداشته شده و به نوعی محتوای prom برای راهاندازی اولیه ریزپردازنده به حساب میآید و ثابت نیز میباشد) باید در پروژه اصلی در شاخه tsource قرار داده شوند. به علاوه فایل در device.vhd باید دو تغییر صورت گیرد. این تغییرات در جدول پ- ۱ آمده است.

جدول پ- ۱ تغییرات لازم در فایل device.vhd

| مقدار پیش از تغییر | مقدار پس از تغییر |
|--------------------|-------------------|
| sdramen => false   | sdramen => true   |
| uart => fales      | uart => true      |

در نهایت پس از کامپایل، همانند .Error! Reference source not found، باید تنظیم tb\_func\_sd برای شبیه سازی انتخاب و اجرا شود.

پيوست ١



شکل پ- ۱ تنظیم لازم برای شبیه سازی ریز پردازنده در ModelSim



# ۱ پیوست ۲: آمادهسازی پروژهٔ LEON

در این پروژه از LEON 2 نسخهٔ LEON 2-1.0.32-xst استفاده شد که تا زمان نگارش این گزارش این گزارش این گزارش این پروژه از LEON 2 به عنوان کامپایلر آخرین نسخهٔ منتشر شدهٔ LEON 2 به حساب میآید. به علاوه از به علاوه از کامپایلر Mentor Graphics (تحت لینوکس) استفاده شده است. برای شبیهسازی کد ریزپردازنده از نرمافزار QuestaSim 6.5 استفاده شد که علاوه بر قابلیتهای ModelSim قابلیتهایی برای صحتسنجی (verification) نیز ارائه میدهد.

برای استفاده از کد LEON در QuestaSim باید مراحل زیر طی شود:

ایجاد شود. (در شکل پ- ۲، Gold به عنوان نام پروژه انتخاب شده QuestaSim بروژه انتخاب شده work ،Default Library است.) دقت کنید که در ادامه فرض شده

ً در حال حاضر شرکت Aeroflex Gaisler روی EON 3 تمرکز کرده است. ویژگی بارز EON 3، پشتیبانی از چندپردازنده است.

پيوست ٢



شکل پ- ۲ ایجاد پروژه در ModelSim

۲- پوشههای tbench ،leon و tsource مربوط به کد اصلی را در پوشهٔ پروژه کپی کنید.

خ- پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$  دو پوشه به نامهای leon و tbench و  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پازاد بایستی همانند شکل پ-  $\pi$ - پیش از افزودن فایلها بایستی همانند شکل پ-  $\pi$ - پازاد بایستی همانند شکل پ-  $\pi$ - پازاد بایستی همانند بایستی همانند شکل پ-  $\pi$ - پازاد بایستی همانند بایستی همانند شکل پ-  $\pi$ - پازاد بایستی همانند بایستی میستی همانند بایستی همانند بایستی همانند بایستی همانند بایستی همانند بایستی همانند بایستی هما



شکل پ- ۳ افزودن دو پوشهی tbench و leon به پروژه

۴- فایلهای درون پوشهٔ leon را به پوشهٔ leon درون پروژه و نیز فایلهای پوشهٔ tbench را به پوشهٔ tbench بیفزایید. دقت کنید که بایستی فایلهای افزوده شده به پروژه به فایلهای اصلی اشاره (reference) کنند. این مرحله در شکل پ- ۴ آمده است.



شکل پ- ۴ افزودن فایلها و ارجاع دادن به آنها

۵- برای کامپایل پروژه کافیست از فایل compile.do که در پوشهٔ اول اول اول leon2-1.0.32-xst\sim\modelsim این فایل به صورت زیر تغییر کند:

vlib leon/work  $\rightarrow$  vlib work

پس از اجرای این فایل (در مراحل کامپایل) هشدارهای زیر ممکن است داده شود:

• چون Library به نام work قبلاً ایجاد شده بود، این هشدار داده می شود.

# \*\* Warning: (vlib-34) Library already exists at "work".

• این هشدارها به خاطر وجود نداشتن resolution function برای سیگنالهای مذکور میباشد.

# \*\* Warning: [5] leon/proc.vhd(43): Nonresolved signal 'ahbo' may have multiple sources.

#Drivers:

#leon/proc.vhd(180):Instantiation c0

#leon/proc.vhd(185):Instantiation c0

یا

# \*\*Warning: [5] leon/proc.vhd(156): Nonresolved signal 'crami' may have multiple sources.

#Drivers:

#leon/proc.vhd(180):Instantiation c0

#leon/proc.vhd(185):Instantiation c0

• چون حالت پیشفرض نسخهٔ فعلی QuestaSim، و VHDL میباشد، در نتیجه هشداری مبنی بر استفادهٔ صرف از VHDL 1987 داده میشود. (در راهنمای LEON 2 میشود. (در راهنمای VHDL 1987) آمده است که فقط از VHDL 1987 استفاده شده است.)

- # \*\* Warning: tbench/iram.vhd(186): (vcom-1194) FILE declaration was written using VHDL 1987 syntax.
- # \*\* Warning: tbench/mt48lc16m16a2.vhd(493): (vcom-1194) FILE declaration was written using VHDL 1987 syntax.
- # \*\* Warning: tbench/mt48lc16m16a2.vhd(494): (vcom-1194) FILE declaration was written using VHDL 1987 syntax.
- # \*\* Warning: tbench/mspram.vhd(223): (vcom-1194) FILE declaration was written using VHDL 1987 syntax.

# \*\* Warning: tbench/mspram.vhd(231): (vcom-1194) FILE declaration was written using VHDL 1987 syntax.

ج- برای شبیه سازی پرازنده، بایستی برنامه ای روی آن اجرا کنید. به این منظور از فایلهای موجود sparc-elf- در پوشهٔ tsource (به خصوص Makefile) استفاده کنید. برای استفاده از کامپایلر  $\Delta$  بایستی آدرس sparc-elf-3.4.4/bin را در PATH قرار دهید. سپس مطابق شکل پ-  $\Delta$  به شاخهٔ tsource رفته و make را اجرا کنید.

```
mjdousti@shell: /home/bs85/mjdousti/courses/FT
mjdousti@shell: ~/courses/FT
make
sparc-elf-gcc -DNWINDOWS=8
sparc-elf-gcc -DNWINDOWS=8
-c -o locorei.o locorei.s
sparc-elf-gcc -DNWINDOWS=8
-c -o locoreimmu.o locoreimmu.s
sparc-elf-gcc -DNWINDOWS=8
-c -o regtest.o regtest.S
sparc-elf-gcc -O2 -g -c -o irqctrl.o irqctrl.c
sparc-elf-gcc -O2 -g -c -o uart.o uart.c
sparc-elf-gcc -O2 -g -c -o leon_test_mmu.c
sparc-elf-gcc -O2 -g -c -o timers.o timers.c
```

شکل پ- ۵ اجرای فرمان make برای ساخت پروژه

در نهایت فایلهای تولید شده را در پوشهٔ مربوط به پروژهٔ QuestaSim تحت عنوان tsource کپی نمایید.

۷- برای شبیه سازی مطابق شکل پ- ۶، tbleon را کتابخانهٔ work را از library انتخاب کنید.
 آن کلیک راست کرده و Simulate را انتخاب کنید.



شکل پ- ۶ شبیهسازی تنظیم tbleon در

را روی طراحیهای کامپایل QuestaSim بیش از شبیه سازی، QuestaSim سعی می کند بهینه سازی هایی را روی طراحیهای کامپایل شده انجام دهد. اما این بهینه سازی به هشدارهایی می انجامد که در ۲ گروه جای می گیرند:

I. هشدارهای مربوط به نبودن کتابخانهٔ unisim. این کتابخانه به علت استفاده از تکنولوژیهای شرکت FPGA) Xilinx میباشد. این کتابخانه همراه برنامهٔ Xilinx وجود دارد و به طور رایگان در اینترنت نیز وجود دارد. از کل این کتابخانه تنها ۳ فایل زیر لازم هستند:

- unisim\_VPKG.vhd \
- unisim\_VCOMP.vhd 7
  - unisim\_VITAL.vhd "

این کتابخانه باید به پروژه اضافه شده و خطوط زیر به ابتدای فایل (vlib یس از خط vlib) اضافه شوند:

vcom -quiet unisim/unisim\_VPKG.vhd vcom -quiet unisim/unisim\_VCOMP.vhd vcom -quiet unisim/unisim\_VITAL.vhd

در انتها ساختار فایلها در پروژه بایستی به صورت شکل پ- ۷ باشد.



شکل پ- ۷ ساختار نهایی فایلها در پروژهی شبیهسازی

ا این فایلها در پروژه به جای virtex ،vertex نامیده شدهاند!

پيوست ۲

به علاوه خطوط زیر باید در فایلهای پروژه از حالت comment خارج شوند:

خط ۱۰۶۷ و ۱۰۶۷:



خط ۸۸۷ و ۸۸۷ خط ۸۸۷ و ۲۸۸



با انجام این کار و کامپایل مجدد، (با compile.do جدید) اکثر هشدارها از بین می روند.

II. تعدادی هشدار نیز مربوط به نبود واحد FPU میباشند که بایستی با یکپارچهسازی واحد تحمل پذیر اشکال شده این هشدارها نیز از بین بروند. دقت کنید که خود LEON دارای FPU نمیباشد و در یک بستهٔ جداگانه عرضه می شود. به علاوه می توان از FPUهای دیگر نظیر TPU یا Meiko نیز استفاده نمود. برای این کار باید LEON را با دستور xconfig برای این عمل تنظیم نمود.

۹- سیگنالهایی را که میخواهید حین شبیهسازی مشاهده کنید، به پنجرهٔ Wave اضافه کنید.

۱۰- با اجرای شبیه سازی مانند شکل پ- ۸ می توانید اثر اجرای برنامه روی سیگنال های اضافه شده به پنجرهٔ Wave را مشاهده کنید.

پيوست ٢



شکل پ-  $\Lambda$  شمایی از سیگنالهای اضافه شده پس از شبیهسازی



۳ پیوست ۳: اسکریپتها

۱-۳ اسکریپهای صحتسنجی

## ۳-۱-۱ اسکریپت gold.do

این اسکریپت، برای یک آزمون مشخص شده، نسخه Golden تولید می کند و اسکریپت مام آزمونها gold.do را اجرا می کند تا نسخه مرجع برای تمام آزمونها تولید شود. این اسکریپتها در ضمائم یک و دو آمدهاند.

# Copy Test Bench Files to the appropriate place
# \$testAddr is the address of the simulation files
# \$benchAddr is the address of the test bench directory
set benchAddr \$1
set testAddr \$2
file delete -force \$testAddr/tsource
file copy -force \$benchAddr \$testAddr/tsource

```
# Run the simulation
vsim -voptargs=+acc work.tbleon
# Add the processor's pinout signals
add wave sim:/tbleon/tb/p0/leon0/resetn
add wave sim:/tbleon/tb/p0/leon0/clk
add wave sim:/tbleon/tb/p0/leon0/pllref
add wave sim:/tbleon/tb/p0/leon0/plllock
add wave sim:/tbleon/tb/p0/leon0/errorn
add wave sim:/tbleon/tb/p0/leon0/address
add wave sim:/tbleon/tb/p0/leon0/data
add wave sim:/tbleon/tb/p0/leon0/ramsn
add wave sim:/tbleon/tb/p0/leon0/ramoen
add wave sim:/tbleon/tb/p0/leon0/rwen
add wave sim:/tbleon/tb/p0/leon0/romsn
add wave sim:/tbleon/tb/p0/leon0/iosn
add wave sim:/tbleon/tb/p0/leon0/oen
add wave sim:/tbleon/tb/p0/leon0/read
add wave sim:/tbleon/tb/p0/leon0/writen
add wave sim:/tbleon/tb/p0/leon0/brdyn
add wave sim:/tbleon/tb/p0/leon0/bexcn
add wave sim:/tbleon/tb/p0/leon0/sdcke
add wave sim:/tbleon/tb/p0/leon0/sdcsn
add wave sim:/tbleon/tb/p0/leon0/sdwen
add wave sim:/tbleon/tb/p0/leon0/sdrasn
add wave sim:/tbleon/tb/p0/leon0/sdcasn
add wave sim:/tbleon/tb/p0/leon0/sddqm
add wave sim:/tbleon/tb/p0/leon0/sdclk
add wave sim:/tbleon/tb/p0/leon0/sa
add wave sim:/tbleon/tb/p0/leon0/sd
add wave sim:/tbleon/tb/p0/leon0/pio
add wave sim:/tbleon/tb/p0/leon0/wdogn
add wave sim:/tbleon/tb/p0/leon0/dsuen
add wave sim:/tbleon/tb/p0/leon0/dsutx
add wave sim:/tbleon/tb/p0/leon0/dsurx
add wave sim:/tbleon/tb/p0/leon0/dsubre
add wave sim:/tbleon/tb/p0/leon0/dsuact
add wave sim:/tbleon/tb/p0/leon0/test
#add wave -r /*
# To continue script execution
onbreak {
resume
# First run
run -all
# Set onbreak to its default value
onbreak ""
# Save dataset as gold for future reuse
dataset save sim $benchAddr/gold.wlf;
echo Golden Version Made!
#Goodbye!
```

quit -sim;

## allgolds.do اسکریپت

```
set testadr "C:/HW/TestBenches"
set goldadr "C:/HW/HDS/Gold"
set scriptadr "C:/Documents and Settings/LIP/Desktop"

# Compile everything
project calculateorder

do $scriptadr/gold.do "$testadr/basic math" $goldadr
do $scriptadr/gold.do "$testadr/bitcount" $goldadr
do $scriptadr/gold.do "$testadr/bubble" $goldadr
do $scriptadr/gold.do "$testadr/matrix" $goldadr
do $scriptadr/gold.do "$testadr/qtsource" $goldadr
do $scriptadr/gold.do "$testadr/queue" $goldadr
do $scriptadr/gold.do "$testadr/queue" $goldadr
do $scriptadr/gold.do "$testadr/queue" $goldadr
```

## ۳-۱-۳ اسکریپت

اسکریپت check.do نام پروژه، آدرس محل پروژهها، نام آزمون و آدرس محل آزمونها را دریافت و آزمون مربوطه را بر روی پروژه مشخص شده اجرا میکند. نتایج مقایسه در فایلی با پسوند compdiffs.sav برای هر یک از آزمونها ذخیره میشود و در صورت نبود هیچ تفاوتی بین سیگنالها، این فایل نیز به وجود نمی آید. بنابراین حالت درست زمانی است که پس از اجرا هیچ فایلی با پسوند compdiff.sav وجود نداشته باشد.

```
#Copy Test Bench Files to the appropriate place
#$testAddr is the address of the simulation files
#$benchAddr is the address of the test bench directory

set benchRoot $1
set testRoot $2

set testsAddr $3

set benchName $4
set testName $5

#The address in which results should be put
set destAddr $benchRoot
```

```
#Copy test bench specified on command line
file delete -force $testRoot/tsource
file copy -force $benchRoot/$benchName $testRoot/tsource
#Run the simulation
#vsim -coverage work.tbleon -voptargs="+acc +cover=bcesfx"
vsim work.tbleon -voptargs="+acc"
#add processor's pinout signals
add wave sim:/tbleon/tb/p0/leon0/resetn
add wave sim:/tbleon/tb/p0/leon0/clk
add wave sim:/tbleon/tb/p0/leon0/pllref
add wave sim:/tbleon/tb/p0/leon0/plllock
add wave sim:/tbleon/tb/p0/leon0/errorn
add wave sim:/tbleon/tb/p0/leon0/address
add wave sim:/tbleon/tb/p0/leon0/data
add wave sim:/tbleon/tb/p0/leon0/ramsn
add wave sim:/tbleon/tb/p0/leon0/ramoen
add wave sim:/tbleon/tb/p0/leon0/rwen
add wave sim:/tbleon/tb/p0/leon0/romsn
add wave sim:/tbleon/tb/p0/leon0/iosn
add wave sim:/tbleon/tb/p0/leon0/oen
add wave sim:/tbleon/tb/p0/leon0/read
add wave sim:/tbleon/tb/p0/leon0/writen
add wave sim:/tbleon/tb/p0/leon0/brdyn
add wave sim:/tbleon/tb/p0/leon0/bexcn
add wave sim:/tbleon/tb/p0/leon0/sdcke
add wave sim:/tbleon/tb/p0/leon0/sdcsn
add wave sim:/tbleon/tb/p0/leon0/sdwen
add wave sim:/tbleon/tb/p0/leon0/sdrasn
add wave sim:/tbleon/tb/p0/leon0/sdcasn
add wave sim:/tbleon/tb/p0/leon0/sddqm
add wave sim:/tbleon/tb/p0/leon0/sdclk
add wave sim:/tbleon/tb/p0/leon0/sa
add wave sim:/tbleon/tb/p0/leon0/sd
add wave sim:/tbleon/tb/p0/leon0/pio
add wave sim:/tbleon/tb/p0/leon0/wdogn
add wave sim:/tbleon/tb/p0/leon0/dsuen
add wave sim:/tbleon/tb/p0/leon0/dsutx
add wave sim:/tbleon/tb/p0/leon0/dsurx
add wave sim:/tbleon/tb/p0/leon0/dsubre
add wave sim:/tbleon/tb/p0/leon0/dsuact
add wave sim:/tbleon/tb/p0/leon0/test
# To continue script execution
onbreak {
resume
}
# First run
run -all
# Set onbreak to its default value
onbreak""
```

```
# Saving coverage reports
file mkdir $destAddr/RESULTS/$testName/$testName-$benchName
#coverage save $destAddr/RESULTS/$testName/$testName-
$benchName/cover.sav
#coverage save -instance /tbleon/tb/p0/leon0/mcore0/proc0/iu0 -code
bcefst -instance /tbleon/tb/p0/leon0/mcore0/uart2 -code bcefst -instance
/tbleon/tb/p0/leon0/mcore0/uart1 -code bcefst -instance
/tbleon/tb/p0/leon0/mcore0/proc0/wd0 -code bcefst
$destAddr/RESULTS/$testName/$testName-$benchName/cover.sav
#coverage open $destAddr/RESULTS/$testName/$testName-
$benchName/cover.sav cover
#coverage report -html -htmldir $destAddr/RESULTS/$testName/$testName-
$benchName/covereport
#coverage save $destAddr/RESULTS/$testName-$benchName/cover.sav
#dataset close cover
# Open dataset as gold for comparison
dataset open $benchRoot/$benchName/gold.wlf
echo Golden Version Opened for comparison!
# Starting Compare
compare start -maxsignal 10000000 -maxtotal 10000000 gold sim
# add signals for comparison
compare add gold:/tbleon/tb/p0/leon0/resetn
compare add gold:/tbleon/tb/p0/leon0/clk
compare add gold:/tbleon/tb/p0/leon0/pllref
compare add gold:/tbleon/tb/p0/leon0/plllock
compare add gold:/tbleon/tb/p0/leon0/errorn
compare add gold:/tbleon/tb/p0/leon0/address
compare add gold:/tbleon/tb/p0/leon0/data
compare add gold:/tbleon/tb/p0/leon0/ramsn
compare add gold:/tbleon/tb/p0/leon0/ramoen
compare add gold:/tbleon/tb/p0/leon0/rwen
compare add gold:/tbleon/tb/p0/leon0/romsn
compare add gold:/tbleon/tb/p0/leon0/iosn
compare add gold:/tbleon/tb/p0/leon0/oen
compare add gold:/tbleon/tb/p0/leon0/read
compare add gold:/tbleon/tb/p0/leon0/writen
compare add gold:/tbleon/tb/p0/leon0/brdyn
compare add gold:/tbleon/tb/p0/leon0/bexcn
compare add gold:/tbleon/tb/p0/leon0/sdcke
compare add gold:/tbleon/tb/p0/leon0/sdcsn
compare add gold:/tbleon/tb/p0/leon0/sdwen
compare add gold:/tbleon/tb/p0/leon0/sdrasn
compare add gold:/tbleon/tb/p0/leon0/sdcasn
compare add gold:/tbleon/tb/p0/leon0/sddqm
compare add gold:/tbleon/tb/p0/leon0/sdclk
compare add gold:/tbleon/tb/p0/leon0/sa
compare add gold:/tbleon/tb/p0/leon0/sd
compare add gold:/tbleon/tb/p0/leon0/pio
compare add gold:/tbleon/tb/p0/leon0/wdogn
compare add gold:/tbleon/tb/p0/leon0/dsuen
```

compare add gold:/tbleon/tb/p0/leon0/dsutx

```
compare add gold:/tbleon/tb/p0/leon0/dsurx
compare add gold:/tbleon/tb/p0/leon0/dsubre
compare add gold:/tbleon/tb/p0/leon0/dsuact
compare add gold:/tbleon/tb/p0/leon0/test
# Running compare
compare run
# Saving comparison and differences
compare saverules $destAddr/RESULTS/$testName/$testName-
$benchName/comprules.sav
onerror {
echo Hurray! No Differences Found!!;
compare savediffs $destAddr/RESULTS/$testName/$testName-
$benchName/compdiffs.sav
echo Comparison complete!
#Goodbye!
#echo Check Your Results!
quit -sim;
dataset close gold
```

## ۴-۱-۴ اسکریپت ۳-۱-۴

اسکریپت testall.do در هر یک از مراحل به تدریج اضافه شده است و اکنون شامل کد لازم برای آزمون هریک از قطعات یا مراحل مجتمعسازی میباشد. این آزمون اسکریپت check.do را با پارامترهای مناسب برای هریک از برنامههای آزمون برای پروژه تحت آزمون فراخوانی می کند.

```
# Compile all
do lcompile.do

# Call each test

#set projectName "iu"
#set projectName "uart"
#set projectName "regbank"
#set projectName "alu"
#set projectName "regalu"
#set projectName "watchdog"
#set projectName "iu+uart"
#set projectName "iu+uart+reg"
#set projectName "iu+uart+reg+alu"
#set projectName "iu+uart+reg+alu"
#set projectName "iu+uart+reg+alu"
#set projectName "iu+uart+reg+alu"
#set projectName
```

```
do check.do "C:/HW/TestBenches" "C:/HW/HDS/Gold" "C:/HW/HDS" "basic
math" $projectName
do check.do "C:/HW/TestBenches" "C:/HW/HDS/Gold" "C:/HW/HDS" "bitcount"
$projectName
do check.do "C:/HW/TestBenches" "C:/HW/HDS/Gold" "C:/HW/HDS" "bubble"
$projectName
do check.do "C:/HW/TestBenches" "C:/HW/HDS/Gold" "C:/HW/HDS" "matrix"
$projectName
do check.do "C:/HW/TestBenches" "C:/HW/HDS/Gold" "C:/HW/HDS" "original"
$projectName
do check.do "C:/HW/TestBenches" "C:/HW/HDS/Gold" "C:/HW/HDS" "qtsource"
$projectName
do check.do "C:/HW/TestBenches" "C:/HW/HDS/Gold" "C:/HW/HDS" "queue"
$projectName
```

## ۱compile.do اسکریپت ۳-۲

#### این اسکرییت، فایلهای توصیف برنامه به زبان VHDL را به ترتیب کامپایل می کند.

#### vlib work

#Compile the FPU files
vcom -quiet fpu/fpupack.vhd
vcom -quiet fpu/single\_pre.vhd
vcom -quiet fpu/single post.vhd

```
vcom -quiet fpu/pre norm addsub.vhd
vcom -quiet fpu/addsub 28.vhd
vcom -quiet fpu/post norm addsub.vhd
vcom -quiet fpu/pre norm_mul.vhd
vcom -quiet fpu/serial mul.vhd
vcom -quiet fpu/post norm mul.vhd
vcom -quiet fpu/pre norm div.vhd
vcom -quiet fpu/serial div.vhd
vcom -quiet fpu/post norm div.vhd
vcom -quiet fpu/pre norm sqrt.vhd
vcom -quiet fpu/sqrt.vhd
vcom -quiet fpu/post norm sqrt.vhd
vcom -quiet fpu/comppack.vhd
vcom -quiet fpu/convert.vhd
vcom -quiet fpu/cmp.vhd
vcom -quiet fpu/fpu.vhd
#Compiling the unisim library
#vcom -quiet unisim/unisim VPKG.vhd
#vcom -quiet unisim/unisim VCOMP.vhd
#vcom -quiet unisim/unisim VITAL.vhd
#Compiling leon processor codes
vcom -quiet leon/amba.vhd
vcom -quiet leon/target.vhd
vcom -quiet leon/device.vhd
vcom -quiet leon/config.vhd
```

پیوست ۳

```
vcom -quiet leon/mmuconfig.vhd
vcom -quiet leon/sparcv8.vhd
vcom -quiet leon/iface.vhd
vcom -quiet leon/macro.vhd
vcom -quiet leon/debug.vhd
vcom -quiet leon/ambacomp.vhd
vcom -quiet leon/multlib.vhd
vcom -quiet leon/tech generic.vhd
vcom -quiet leon/tech_proasic.vhd
vcom -quiet leon/tech axcel.vhd
vcom -quiet leon/tech atc18.vhd
vcom -quiet leon/tech_tsmc25.vhd
vcom -quiet leon/tech_atc35.vhd
vcom -quiet leon/tech_atc25.vhd
vcom -quiet leon/tech_atc18.vhd
vcom -quiet leon/tech_umc18.vhd
vcom -quiet leon/tech fs90.vhd
vcom -quiet leon/bprom.vhd
vcom -quiet leon/tech virtex.vhd
vcom -quiet leon/tech virtex2.vhd
vcom -quiet leon/tech map.vhd
vcom -quiet leon/fpulib.vhd
vcom -quiet leon/meiko.vhd
vcom -quiet leon/fpu lth.vhd
vcom -quiet leon/fpu core.vhd
vcom -quiet leon/grfpc.vhd
vcom -quiet leon/fpleu.vhd
vcom -quiet leon/mmu icache.vhd
vcom -quiet leon/mmu dcache.vhd
vcom -quiet leon/mmu acache.vhd
vcom -quiet leon/mmutlbcam.vhd
vcom -quiet leon/mmulrue.vhd
vcom -quiet leon/mmulru.vhd
vcom -quiet leon/mmutlb.vhd
vcom -quiet leon/mmutw.vhd
vcom -quiet leon/mmu.vhd
vcom -quiet leon/mmu cache.vhd
###Compiling wd.vhd for adding the watchdog part.
#vcom -quiet leon/wd.vhd
vcom -quiet leon/mul.vhd
vcom -quiet leon/div.vhd
vcom -quiet leon/rstgen.vhd
vcom -quiet leon/iu.vhd
vcom -quiet leon/icache.vhd
vcom -quiet leon/dcache.vhd
vcom -quiet leon/cachemem.vhd
vcom -quiet leon/acache.vhd
vcom -quiet leon/cache.vhd
vcom -quiet leon/proc.vhd
vcom -quiet leon/irqctrl2.vhd
vcom -quiet leon/apbmst.vhd
vcom -quiet leon/ahbarb.vhd
vcom -quiet leon/ahbram.vhd
vcom -quiet leon/lconf.vhd
vcom -quiet leon/wprot.vhd
vcom -quiet leon/ahbtest.vhd
vcom -quiet leon/ahbstat.vhd
vcom -quiet leon/timers.vhd
```

پیوست ۳

```
vcom -quiet leon/irqctrl.vhd
vcom -quiet leon/uart.vhd
vcom -quiet leon/ioport.vhd
vcom -quiet leon/sdmctrl.vhd
vcom -quiet leon/mctrl.vhd
vcom -quiet leon/ahbmst.vhd
vcom -quiet leon/dcom uart.vhd
vcom -quiet leon/dcom.vhd
vcom -quiet leon/dma.vhd
vcom -quiet leon/dsu.vhd
vcom -quiet leon/dsu mem.vhd
vlog -quiet +incdir+leon leon/ethermac.v
vcom -quiet leon/pci arb.vhd
vcom -quiet leon/pci_gr.vhd
vcom -quiet leon/pci.vhd
vcom -quiet leon/eth oc.vhd
vcom -quiet leon/mcore.vhd
vcom -quiet leon/leon.vhd
vcom -quiet leon/leon pci.vhd
vcom -quiet leon/leon eth pci.vhd
vcom -quiet leon/leon eth.vhd
#Compiling the testbench codes
vcom -quiet tbench/leonlib.vhd
vcom -quiet tbench/iram.vhd
vcom -quiet tbench/mt48lc16m16a2.vhd
vcom -quiet tbench/testmod.vhd
vcom -quiet tbench/mspram.vhd
vcom -quiet tbench/bprom.vhd
vcom -quiet tbench/tbgen.vhd
vcom -quiet tbench/tblib.vhd
vcom -quiet tbench/tbdef.vhd
vcom -quiet tbench/tbleon.vhd
vcom -quiet tbench/tb msp.vhd
```

## ۳-۳ اسکریپت تزریق اشکال

این اسکریپت ابتدا شبیهسازی را به مدت ۳۰۰ میکند. سپس دردر زمانی مشخص، (در اینجا را ۲۰۰ میکند. سپس به اندازه عرض یک کلاک اشکال را پایدار نگه میدارد (تا نوع خطا SEU باشد) و سپس اجرا را تا انتها ادامه میدهد. در نهایت مقدار سیگنالها و محتوای حافظه را در فایل ذخیره میکند.

#SEU Injection in Main Core Testbeench Qsort\_Large from MiBench
#Fault Injected in /tbleon/tb/p0/leon0/mcore0/proc0/iu0/dgen/div0/r.X(54)

```
transcript file FI/transcript
vsim work.tbleon
onerror {resume}
```

بيوست ٣

```
set StdArithNoWarnings 1
set NumericStdNoWarnings 1
run @300000 ns
                file FI/FI Results/FI 1000 Result.txt
transcript
run @11569500 ns
variable old value [examine
/tbleon/tb/p0/leon0/mcore0/proc0/iu0/dgen/div0/r.X(54)]
if { $old value == "0"}{
force -freeze /tbleon/tb/p0/leon0/mcore0/proc0/iu0/dgen/div0/r.X(54) 1
      } else {
force -freeze /tbleon/tb/p0/leon0/mcore0/proc0/iu0/dgen/div0/r.X(54) 0
run 20 ns
noforce /tbleon/tb/p0/leon0/mcore0/proc0/iu0/dgen/div0/r.X(54)
run @20500000 ns
transcript file FI/transcript
add list -r sim:/tbleon/tb/p0/leon0/*
write list -events FI/FI Results/FI 1000 list event.txt
#Saving RAMs
mem save -o FI/FI Results/FI 1000 ram00.mem -f mti -data hex -addr hex
/tbleon/tb/ram32d/rambnk__0/ramarr__0/ram0/ram/mema
mem save -o FI/FI_Results/FI_1000_ram01.mem -f mti -data hex -addr hex
/tbleon/tb/ram32d/rambnk__0/ramarr__1/ram0/ram/mema
mem save -o FI/FI_Results/FI_1000_ram02.mem -f mti -data hex -addr hex
/tbleon/tb/ram32d/rambnk__0/ramarr__2/ram0/ram/mema
mem save -o FI/FI_Results/FI_1000_ram03.mem -f mti -data hex -addr hex
/tbleon/tb/ram32d/rambnk__0/ramarr__3/ram0/ram/mema
quit -sim
```

## واژهنامهی انگلیسی به فارسی

ثبات محلى

مبدل Adapter کدهای حسابی **Arithmetic Codes** واحد محاسبه و منطق Arithmetic Logic Unit (ALU) مدل رفتاری Behavioural Model برنامهی محک Benchmark جمع کنندهی پیشگوی رقم نقلی Carry Look-ahead Adder جمع كننده با انتخاب رقم نقلي Carry Select Adder طراحی به کمک کامپیوتر Computer-Aided Design (CAD) Context چرخه Cycle طراحي Design Phase دو تائی Duplication سيستم نهفته **Embedded Systems** Error كدهاى تصحيح خطا **Error Correction Codes** آزمون تشخيص و تصحيح خطا Error Detection and Correction (EDAC) آشفتگی در دنیای خارج External Disturbance Fault اشكال تحمل پذیری اشکال Fault-tolerancy قفل کردن Force ثبات همگانی Global Register نسخهی مرجع Golden Version استفاده مجدد از سختافزار Hardware Reuse ثباتي ورودي Input Register معماري دستورالعمل Instruction-Set Architecture (ISA) مدار مجتمع Integrated Circuits (IC) یکپارچەسازى Integration برنامهي حلقهاي **Iterative Program** 

Local Register

Logging

کدگذاری کمهزینه برای تشخیص خطا Low Cost Error Detection مدلهای مارکوف Markov Model زمان متوسط بین دو خرابی Mean Time Between Failures (MTBF) شبيهسازى آميخته **Mixed Simulation** دادههای کمعرض Narrow-width Values سیستمهای غیرسری-موازی Non-Series-Parallel Systems برنامهسازی N نسخهای **N-Version Programming** معماری باز Open Architecture منبع باز Open Source عملوند Operand **Operational Phase** سیستمهای موازی Parallel Systems زوجيت **Parity** مدلهای پواسون Poisson Model Procedure حالت ريز پردازنده **Processor State** نمونەساز ي Prototype Phase محاسبه مجدد Re-computation افزونگی Redundancy ينجرههاى ثبات **Register Windows** ایمنی Safety زنجيره پيمايش Scan Chain سیستمهای سری Series Systems تزریق اشکال شبیهسازی شده Simulated Fault Injection تزریق اشکال نرمافزاری پیادهسازی شده Software Implemented Fault Injection (SWIFI) States بافر ردیابی Trace Buffer

Triple-Modular Redundancy

Verification

افزونگی سهپیمانهای

صحتسنجي

#### **Abstract**

Embedded systems are used in most of the equipment that are part of our modern life. The importance and pervasiveness of these systems are so much that nearly 99 percent of all the processors produced annually are embedded processors. Due to the criticality of the applications in which embedded systems are used, reliability is one of the most important requirements for most embedded systems. In this thesis, three phases of the design process, namely integration, verification and evaluation of reliability, are performed in order to achieve an embedded fault-tolerant microprocessor. In the integration phase, previously designed fault-tolerant units of a microprocessor (Arithmetic-Logic Unit, Control Unit, Register Bank, and Peripherals) are integrated to form a fault-tolerant microprocessor based on the SPARC v.8 architecture for safety-critical applications. An IEEE-754 compliant floating point unit is also designed and implemented, and techniques have been devised for its fault-tolerance. To verify the correctness of the microprocessor's functionality, standard benchmark programs from the MiBench suit have been used. Finally, the capabilities of the fault-tolerance techniques used in the microprocessor are evaluated using conventional fault injection techniques, such as SEU-based fault injection.

**Keywords:** Fault-tolerance, Fault Injection, Single-Event Upset (SEU), Verification, Integration, Embedded Systems



# Sharif University of Technology Department of Computer Engineering

**B.Sc.** Thesis

## Integration, Verification, and Evaluation of an Embedded Fault-Tolerant Microprocessor

By:

Mohammad Javad Dousti Pooria Joulani

**Supervisor:** 

Seyed-Ghassem Miremadi