# Implementierung eines Mikrorechners in VHDL auf einem FPGA

Von Markus Schneider

# Educational Processing Unit EPU

Von Markus Schneider

# Gliederung

- Beschreibung des Projektes
- Hardwareübersicht
- Umsetzung in VHDL
- EPU-Assembly
- Befehlsaufbau
- Funktionsweise
- Demo

# Beschreibung des Projektes

#### Ziel:

- Entwurf eines funktionsfähigen Mikrorechners
- Von Grund auf selbst erstellt
- Umsetzung des Entwurfes in die Realität

## Umsetzung:

- Hardware ist auf einem FPGA implementiert
- Hardwarebeschreibungssprache VHDL zum Beschreiben der Hardware

#### Was ist ein FPGA?

- "Field Programmable Gate Array"
- Integrierter Schaltkreis
- Besteht aus Funktionsblöcken
- Funktionsblöcke können beliebig zusammengefügt
- Durch Programmierung entsteht die gewünschte Schaltung

## Was ist ein FPGA?



# Hardwareübersicht



# **Umsetzung in VHDL**



# **Umsetzung in VHDL**

#### **Deklaration des 'core'-Moduls**

```
[...]
    PCOp <= PC OP RESET when I CORE Reset = '1' else
        PC OP ASSIGN when SB = '1' and En RegWrite = '1' else
        PC OP INC when En Decode = '1' and DecDone = '0' else
        PC OP NOP;
    PCIn <= StackData when En RegWrite = '1'
        and AluOp(IFO REL OPCODE BEGIN downto IFO REL OPCODE END) = OPCODE RET
        else ADDR INT when En RegWrite = '1'
        and AluOp(IFO REL OPCODE BEGIN downto IFO REL OPCODE END) = OPCODE INT
        else Res;
    uut pc unit : pc unit port map (
        I Clk => I CORE Clk,
        I_Op => PCOp,
        I PC => PCIn,
        O PC => PC
    );
end behav core;
```

# **EPU-Assembly**

#### **Befehlsaufbau**

*Mnemonic*[.Option] [Operand 1][,Operand 2][,Operand 3]

#### **Beispiele**

add.u r2, r3, r4

call.i \$test

load r3, 0xDEAD

R2 = R3 + R4

Rufe Funktion mit dem

Label **test** auf.

R3 = 0xDEAD

# **EPU-Assembly**

# **Assembly**

#### start:

load r4, 0x41

load r5, 0x90

**cmp** r4, r5

jge.i \$start

#### Maschinencode



0000: 3B40 0041

0004: 3B50 0090

0008: 6AE4 50

000B: 7F4E 0000

## Befehlsaufbau



Abbildung 2.3.: Befehlsaufbau

# Befehlsaufbau

#### add.u r2, r3, r4

| Bit     | 0     | 1 | 2 | 3 | 4    | 5 | 6  | 7 |                  |
|---------|-------|---|---|---|------|---|----|---|------------------|
|         | 00001 |   |   |   |      | 0 | 10 |   | Byte 0           |
| 3 bytes | 0010  |   |   |   | 0011 |   |    |   | Byte 1           |
|         | 0100  |   |   |   | 0000 |   |    |   | Byte 2 Version 1 |
| Bit     | 0     | 1 | 2 | 3 | 4    | 5 | 6  | 7 |                  |

Funktionsweise add.u r2, r3, r4





















# **Demo**

# Vielen Dank für ihre Aufmerksamkeit