# Conception de circuits numériques et architecture des ordinateurs

#### Frédéric Pétrot



Année universitaire 2022-2023

| C1         | Codage des nombres en base 2, logique booléenne,  |
|------------|---------------------------------------------------|
|            | portes logiques, circuits combinatoires           |
| C2         | Circuits séquentiels                              |
| <b>C</b> 3 | Construction de circuits complexes                |
| C4         | Micro-architecture et fonctionnement des mémoires |
| <b>C</b> 5 | Machines à état                                   |
| C6         | Synthèse de circuits PC/PO                        |
| <b>C</b> 7 | Optimisation de circuits PC/PO                    |
| C8         | Interprétation d'instructions - 1                 |
| C9         | Interprétation d'instructions - 2                 |
| C10        | Interprétation d'instructions - 3                 |
| C11        | Introduction aux caches                           |

## Intérêt

La description du comportement temporel d'un système nécessite un formalisme précis.

Dans le cas du matériel, on s'attachera à exprimer des séquences d'opérations ordonnées

# Plan détaillé du cours d'aujourd'hui

- Machines avec un nombre fini d'états
  - Définitions
  - Représentations usuelles en matériel
  - Déterminisme
- 2 Implantation matérielle des machines à états
  - Encodages
  - Structure matérielle
- **3** Specifications

## Plan

- Machines avec un nombre fini d'états
  - Définitions
  - Représentations usuelles en matériel
  - Déterminisme
- 2 Implantation matérielle des machines à états
  - Encodages
  - Structure matérielle
- 3 Specifications

Machines avec un nombre fini d'états

\_\_ Définitions

## **Machines à états**

Machine à états (Finite State Machine, FSM)

#### But en matériel :

Décrire de manière synthétique un comportement séquentiel

#### Constituée:

- d'états, en nombre fini un état est représentatif des changements effectués sur les entrées depuis le démarage du système
- de transitions entre états ces transitions sont étiquetées par des conditions calculées à partir des entrées
- d'actions, visibles en sortie
  ces actions peuvent être associées aux états ou aux transitions entre états

L Définitions

## **Machines à états**

#### Plus formellement:

- I est l'alphabet d'entrée
- O est l'alphabet de sortie
- S est un ensemble non vide d'états, et s<sub>0</sub> l'état initial
- ⊖ est la fonction de transition entre états
  - $\Theta: I \times S \rightarrow S$
- Γ est la fonction de sortie

 $\Gamma: S \to O$  pour les machines de *Moore* 

 $\Gamma: I \times S \rightarrow O$  pour les machines de *Mealy* 

Représentations usuelles en matériel

# **Graphe de transitions**

## Représentation graphique

FSM souvent représentées sous la forme d'un Graphe de transitions ou *State Transition Graph (STG)* 

G(V, A) est un graphe orienté

- *v* ∈ *V* est un état, étiqueté avec un nom d'état
- si un ou plusieurs arcs  $(v_i, v_j)$  existent dans G, alors  $a_{ij}^k \in A$  est une transition, k identifiant une transition particulière
- les transitions  $a_{ij}^k$  entre états sont étiquetées par des conditions  $c_{ij}^k = t(I)$  dépendantes des entrées
- valeur de sortie notée dans v<sub>i</sub> pour machines de Moore
- valeur de sortie notée sur a<sup>k</sup><sub>ii</sub> pour machines de Mealy

#### — Machines avec un nombre fini d'états

Représentations usuelles en matériel

## **Exemple de STG**

Compteur/décompteur modulo 4

- entrée :  $I = \{r, i, d\}$  soit rien, incrémente, décrémente
- états :  $S = \{s_0, s_1, s_2, s_3\}$
- sortie :  $O = \{z, u, d, t\}$ , soit zéro, un, deux, et trois



— Machines avec un nombre fini d'états

Représentations usuelles en matériel

## Table de transitions

Table de transitions ou State Transitions Table (STT)

## Représentation tabulaire :

représentation du graphe G(V, A) sous une forme de table

Utile à la synthèse en vue de l'implantation de  $\Theta$  et  $\Gamma$ 

forme générale :

| état courant | entrée | état futur | sortie |
|--------------|--------|------------|--------|
| S0           | 10     | S1         | 00     |
| S0           | l1     | S2         | 03     |

question : est-ce une machine de Moore ou de Mealy?

#### Machines avec un nombre fini d'états

Représentations usuelles en matériel

## **Exemple de STT**

# Compteur/décompteur modulo 4

| état courant                                       | entrée | état futur                                         | sortie |
|----------------------------------------------------|--------|----------------------------------------------------|--------|
| S <sub>0</sub>                                     | r      | s <sub>0</sub>                                     | Z      |
| S <sub>0</sub>                                     | i      | S <sub>1</sub>                                     | Z      |
| S <sub>0</sub>                                     | d      | <b>S</b> <sub>3</sub>                              | Z      |
| S <sub>1</sub>                                     | r      | S <sub>1</sub>                                     | и      |
| S <sub>1</sub><br>S <sub>1</sub>                   | i      | s <sub>2</sub><br>s <sub>0</sub>                   | u      |
| S <sub>1</sub>                                     | d      | s <sub>0</sub>                                     | u      |
| S <sub>2</sub>                                     | r      | S <sub>2</sub>                                     | d      |
| S <sub>2</sub><br>S <sub>2</sub>                   | i      | S <sub>2</sub><br>S <sub>3</sub><br>S <sub>1</sub> | d      |
| S <sub>2</sub>                                     | d      | S <sub>1</sub>                                     | d      |
| <b>S</b> <sub>3</sub>                              | r      | <b>S</b> <sub>3</sub>                              | t      |
| S <sub>3</sub><br>S <sub>3</sub><br>S <sub>3</sub> | i      | S <sub>3</sub><br>S <sub>0</sub><br>S <sub>2</sub> | t      |
| <b>S</b> <sub>3</sub>                              | d      | s <sub>2</sub>                                     | t      |

— Machines avec un nombre fini d'états

<u>Déterminisme</u>

# Déterminisme : complétude et orthogonalité

## Contrainte en matériel :

Les machines à états sont déterministes : pour un état initial donné et une séquence d'entrées donnée, c'est toujours la même séquence de sortie qui est produite

Assuré par deux propriétés sur les arcs sortant d'un état Soit  $Succ_i \subset S$  l'ensemble des successeurs de  $s_i \in S$ 

■ complétude :  $\sum_{s_j \in Succ_i} c_{ij} = 1$ En d'autres termes, le *ou* les conditions sur tous les arcs sortant donnent 1 Cela signifie que, dans l'état courant, pour toutes les configurations d'entrées, l'état futur est connu — Machines avec un nombre fini d'états

\_\_ Déterminisme

# Déterminisme : complétude et orthogonalité

■ orthogonalité: ∀s<sub>j</sub>, s<sub>k</sub> ∈ Succ<sub>i</sub> × Succ<sub>i</sub>, avec j ≠ k, c<sub>ij</sub> · c<sub>ik</sub> = 0 En d'autres termes, il n'y a pas 2 arcs sortants pour lesquels une combinaison des entrées est vraie Cela signifie que pour une configuration des entrées données, un état et un seul est l'état futur

Ces deux propriétés seront forcément imposées par l'implantation

## Plan

- 1 Machines avec un nombre fini d'états
  - Définitions
  - Représentations usuelles en matériel
  - Déterminisme
- 2 Implantation matérielle des machines à états
  - Encodages
  - Structure matérielle
- 3 Specifications

- Encodages

## **Encodages**

## Pourquoi:

Les alphabets d'entrée et de sortie sont des symboles Le matériel manipule des bits, pas des symboles

⇒ nécessité d'encoder ces symboles en chaînes de bits

## Encodage des entrées/sorties

souvent imposé par le matériel utilisé avec la FSM

## Encodage des états

- étant donnés *n* états, comment choisir leur représentation binaire?
- influence majeure sur la complexité de ⊖ et Γ

\_ Encodages

# **Encodage des états**

## Problème:

choisir une injection des états vers une chaîne de bits

- taille b de la représentation binaire :  $\lceil \log_2 n \rceil \le b \le n$
- nombre m d'encodages distincts pour  $b = \lceil \log_2 n \rceil : m = \frac{(2^b 1)!}{(2^b n)!b!} \uparrow m$  croît très vite
- toute injection fait l'affaire
- certaines ont des implantations plus simples que les autres

t. E. J. McCluskey, and S. H. Unger, "A note on the number of internal variable assignments for sequential switching circuits", IRE Trans. on Electronic Computers, vol. EC-8, pp. 439-440, December 1959

Encodages

# **Encodage** 1 **parmi** *n*

Ou encore One-Hot coding : b = nUn état est représenté par un unique bit à 1 On note le bit i de la chaîne de bits  $r_i$ 

- machine dans l'état  $s_i$  si  $r_i = 1$
- machine dans un état et un seul  $\Rightarrow \forall j \neq i, r_i = 0$
- état initial :  $s_k$  pour lequel  $r_k = 1$
- + encodage unique
  - $\Rightarrow$  la permutation des  $r_i$  ne change pas les équations, seulement les noms
- + Θ simple à calculers
  - $\Rightarrow$  soit  $Pred_i \subset S$  l'ensemble des prédécesseurs de  $s_i$ , alors  $r_i = \sum_{s_h \in Pred_i} r_h c_{hi}^k$
- + distance de Hamming  $\Delta_h = 2$
- n bits au lieu de  $\lceil \log_2 n \rceil$

Encodages

# **Encodage logarithmique**

Ou logarithmic encoding, donc  $b = \lceil \log_2 n \rceil$ Un état est représenté par un produit de littéraux  $(r_i \text{ ou } \bar{r_i})$ 

- quelques exemples :
  - ordre naturel:  $s_0 \rightarrow 0, s_1 \rightarrow 1, \dots, s_{n-1} \rightarrow n-1$
  - ordre naturel inverse :  $s_0 \rightarrow n-1, s_1 \rightarrow n-2, \dots, s_{n-1} \rightarrow 0$
  - tirage aléatoire sans remise
- quel encodage minimise les équations logiques?
  - il faut essayer les *m* pour savoir, ...
  - non soluble en temps polynômial
  - on se contentera d'une approche intuitive dans les TDs
- lacksquare  $\Theta$  et  $\Gamma$  sont des fonctions de potentiellement tous les  $r_i$

Structure matérielle

## Structure matérielle

- in : ensemble des signaux encodant les éléments de I
- r: ensemble des registres encodant les éléments de S
- out : ensemble des signaux encodant les éléments de 0

Machine de Moore



Les sorties ne dépendent que de l'état courant

Machine de Mealy



Les sorties dépendent de l'état courant et des entrées

Structure matérielle

# Synthèse de l'automate

## in:

■ fournie par l'extérieur, uniquement utilisée en entrée de ⊖ et Г

#### r

- $q_{b-1\cdots 0}$ , sortie de la bascule b bits code l'état courant
- $d_{b-1\cdots 0}$ , entrée de la bascule b bits code l'état futur

#### out:

- calculée en fonction de l'état courant q<sub>b-1···0</sub>
- in intervient dans les machines de Mealy
- l'état futur  $d_{b-1\cdots 0}$  JAMAIS!

└─ Structure matérielle

# Synthèse de l'automate

Choix des encodages : exemple du compteur modulo 4

■ entrées : 3 valeurs codées sur 2 = [log<sub>2</sub> 3] signaux

$$c = \begin{cases} 1 & \text{compte,} \\ 0 & \text{ne compte pas.} \end{cases} \qquad p = \begin{cases} 1 & \text{incrémente,} \\ 0 & \text{décrémente.} \end{cases}$$

choix arbitraire : dicté par l'« expérience »

- sorties: 4 valeurs codées sur 2 = [log<sub>2</sub> 4] signaux o<sub>1</sub>o<sub>0</sub> {z, u, d, t} = {00, 01, 10, 11} choix arbitraire: dicté par l'« expérience » car c'est directement l'encodage de la valeur voulue
- états : 4 états codées sur  $2 = \lceil \log_2 4 \rceil$  signaux  $\{s_0, s_1, s_2, s_3\} = \{00, 01, 10, 11\}$  choix minimisant la fonction de sortie

Structure matérielle

# Synthèse de l'automate

## Graphe de transitions:



Synthèse one-hot au tableau



— Structure matérielle

# Synthèse de l'automate

## Table de transition:

| état                  |          | entrée |    | état                  |          | sortie |      |
|-----------------------|----------|--------|----|-----------------------|----------|--------|------|
| courant               | $q_1q_0$ |        | ср | futur                 | $d_1d_0$ |        | 0100 |
| S <sub>0</sub>        | 00       | r      | 0- | S <sub>0</sub>        | 00       | Z      | 00   |
| S <sub>0</sub>        | 00       | i      | 11 | S <sub>1</sub>        | 01       | Z      | 00   |
| S <sub>0</sub>        | 00       | d      | 10 | <b>S</b> <sub>3</sub> | 11       | Z      | 00   |
| S <sub>1</sub>        | 01       | r      | 0- | S <sub>1</sub>        | 01       | и      | 01   |
| S <sub>1</sub>        | 01       | i      | 11 | S <sub>2</sub>        | 10       | и      | 01   |
| S <sub>1</sub>        | 01       | d      | 10 | s <sub>0</sub>        | 00       | и      | 01   |
| S <sub>2</sub>        | 10       | r      | 0- | S <sub>2</sub>        | 10       | d      | 10   |
| S <sub>2</sub>        | 10       | i      | 11 | <b>S</b> <sub>3</sub> | 11       | d      | 10   |
| S <sub>2</sub>        | 10       | d      | 10 | S <sub>1</sub>        | 01       | d      | 10   |
| <b>S</b> <sub>3</sub> | 11       | r      | 0- | <b>S</b> <sub>3</sub> | 11       | t      | 11   |
| <b>S</b> <sub>3</sub> | 11       | i      | 11 | S <sub>0</sub>        | 00       | t      | 11   |
| <b>S</b> <sub>3</sub> | 11       | d      | 10 | S <sub>2</sub>        | 10       | t      | 11   |

Structure matérielle

# Synthèse de l'automate

## Exploitation de la table de transitions :

calcul des expressions des  $d_i = t_i(q_{b-1}, q_{b-2}, \dots, q_0, in_{p-1}, in_{p-2}, \dots, in_0)$ , pour  $i = 0, \dots, n-1$ 

Machines de Moore, calcul des expressions des

 $o_i = g_i(q_{b-1}, q_{b-2}, \dots, q_0)$ , pour  $i = 0, \dots, n-1$ Machines de Mealy, calcul des expressions des

$$o_i = g_i(q_{b-1}, q_{b-2}, \dots, q_0, in_{p-1}, in_{p-2}, \dots, in_0)$$
, pour  $i = 0, \dots, n-1$ 

— Structure matérielle

# Synthèse de l'automate

## Mise en œuvre sur l'example :

| $d_0$ | $\bar{q_1}\bar{q_0}$ | $\bar{q}_1q_0$ | $q_{1}q_{0}$ | $q_1 \bar{q_0}$ |
|-------|----------------------|----------------|--------------|-----------------|
| с̄р   |                      | 1              | 1            |                 |
| Ēр    |                      | 1              | 1            |                 |
| ср    | 1                    |                |              | 1               |
| сē    | 1                    |                |              | 1               |

| $d_1$ | $\bar{q}_1\bar{q_0}$ | $\bar{q}_1q_0$ | <b>q</b> 1 <b>q</b> 0 | $q_1\bar{q_0}$ |
|-------|----------------------|----------------|-----------------------|----------------|
| с̄р   |                      |                | 1                     | 1              |
| īср   |                      |                | 1                     | 1              |
| ср    |                      | 1              |                       | 1              |
| сē    | 1                    |                | 1                     |                |

#### Plan

- 1 Machines avec un nombre fini d'états
  - Définitions
  - Représentations usuelles en matériel
  - Déterminisme
- 2 Implantation matérielle des machines à états
  - Encodages
  - Structure matérielle
- **3** Specifications

# Grâce à des diagrammes de temps

## Extraction de l'automate:



# À partir de spécifications textuelles

- on cherche à détecter le passage à 1 d'un signal e
- on cherche à détecter une certaine séquence d'entrée, genre digicode Réponse au tableau