



# درس مدارهای منطقی / سیستمهای دیجیتال ۱ تکلیف کامپیوتری ۳ یبادهسازی واحد تولیدکننده عدد شبهتصادفی

دانشکدگان فنی دانشگاه تهران دانشکده مهندسی برق و کامپیوتر دکتر بیژن علیزاده نیمسال اول سال تحصیلی ۴۰-۱۴۰۳

دستیار آموزشی: محمد حسین نیکخواه قمی، سید صدرا قوامی mhr.nikkhah@gmail.com, sadra.ghavami@gmail.com

#### مقدمه

هدف از این تمرین، آشنایی با حافظههای D-Flip-Flop، D-Latch و رجیسترها و آشنایی با کاربردهای این نوع حافظهها میباشد. در ابتدا، با پیادهسازی D-Latch، ساختار پایه D-Flip-Flop ساخته خواهدشد. در ادامه، به کمک DFF، ماژول Shift-Register را پیادهسازی میشود. در نهایت، با استفاده از این ماژول، ساختاری برای تولید اعداد به صورت تصادفی ارائه میشود.

تولیدکننده اعداد شبه تصادفی (PRNG) به نوعی از الگوریتمها گفته می شود که دنبالهای از اعداد را تولید می کنند که به نظر تصادفی هستند، اما در واقع قطعی بوده و به کمک معادلات ریاضی قابل بیان هستند. این دنباله عددی وابسته به مقدار اولیهای به نام Seed است. به ازای هر Seed، یک دنباله یکتا تولید شده و با تغییر آن، دنباله تغییر می کند. این الگوریتمها به خصوص در رمزنگاری حائز اهمیت هستند و در بسیاری از سیستمها به صورت سختافزاری پیاده سازی می شوند.

یک روش ساختن چنین الگوریتمی به کمک واحدهای سختافزاری، LFSR<sup>2</sup> است. این سختافزار شامل یک شیفت رجیستر، تابع خطی از شیفت رجیستر، تابع خطی از بیتهای شیفت رجیستر در هر لحظه است. معروف ترین عملیات برای تابع خطی، عملیات باین روش از جهت پیاده سازی بسیار ساده بوده و از سرعت بالایی برخوردار است. اما این سادگی باعث می شود از نظر امنیتی قدر تمند نباشد، به طوری که با داشتن بخش نسبتا کمی از این دنباله، می توان به دنباله دست یافت. به همین

Pseudo Random Number Generator (PRNG)

Linear Feedback Shift Register <sup>2</sup>

جهت، نوع پیچیده تری از این واحدها به نام NFSR<sup>3</sup> ارائه شده است. واحد NFSR مشابه NFSR است با این تفاوت که ورودی سریالی شیفت رجیستر، تابع غیرخطی از بیتهای آن است. این ماژولها، مقاومت بیشتری در مقابل حملات رمزگاری نسبت به LFSR از خود نشان داده اند. این در حالی است که طراحی NFSRهای بزرگ با رعایت کردن محدودیتهای زمانی و تاخیر کم، مشکل ساز است. به همین جهت، طراحی یک PRNG به صورتی که از هر دو این روشها بهره بگیرد، بسیار مفید خواهد بود. در این تمرین، نوعی از PRNG به نام PRich است. پیاده سازی می شود، که ترکیبی از دو تولید کننده اعداد تصادفی LFSR و NFSR است.

## روند پیادهسازی

#### **D-Flip-Flop**

- ۱. ابتدا ماژول D-Latch را مشابه شکل ۱ در Verilog پیادهسازی کنید. پیادهسازی شما باید درسطح گیت باشد و شکل مدار را نیز در گزارش خود بیاورید.
- ۲. طراحی انجامشده را با نوشتن یک تستبنچ درستی سنجی کنید. درحالتی که Clock در سطح ۱ و صفر قرار دارد، ورودی ها را تغییر داده و نتیجه شکل موج را در گزارش بیاورید.



Non-Linear Feedback Shift Register <sup>3</sup>

<sup>4</sup> براى اطلاعات بيشتر به مقاله Grain مراجعه كنيد: Grain مراجعه كنيد:

- T. با اتصال دو D-Flip-Flop، ساختار D-Flip-Flop را پیادهسازی کنید.
- ۴. مشابه بخش ۲، تستبنچی بنویسید تا تمامی حالات D-Flip-Flop را بررسی کند. نتیجه شکل موج را
  گزارش کنید.



شكل ۲- ماژول D-Flip-Flop

### **Shift-Register**

۱. از کنار هم قراردادن تعداد کافی از DFF، شیفترجیستر تولید کنید. مطابق شکل ۳، این ماژول علاوه بر Par\_in می ورودی Par\_in برای ذخیره کردن داده n بیتی ورودی Par\_load و یک سیگنال کنترلی clk ورودی Par\_out برای فعال سازی عملیات شیفت می باشد. هم چنین، خروجی n بیتی Par\_out، داده های موجود در شیفت رجیستر را خروجی می دهد.



شکل ۳- ماژول Shift Register

برای اتصال و نمونه گیری از ماژولهای خود، میبایست از بلوک generate در Verilog استفاده کنید. به کمک generate، میتوانید با نوشتن حلقه for، تعدادی اتصال و یا نمونه گیریهای مشابه را بدون احتیاج به تکرار در نوشتن، پیاده سازی کنید. ابتدا با پیاده سازی با تعداد بیت کمتر شروع کنید و از صحت اتصالات خود مطمئن شوید. در نهایت، دو ماژول رجیستر ۸۰ بیتی و ۲۴ بیتی ارائه دهید.

۲. صحت عملکرد این دو ماژول را بررسی کنید. صحت شیفت خوردن داده در هنگام فعال بودن shift\_en
 را بررسی کرده و شکلموجها را گزارش کنید.
 و ذخیرهسازی داده Par\_in در هنگام فعال بودن Par\_load را بررسی کرده و شکلموجها را گزارش کنید.

#### **LFSR**

ماژول LFSR را مطابق شکل ۴ طراحی کنید. این ماژول از یک شیفترجیستر ۸۰ بیتی به همراه تابع خطی f تشکیل شده است:



شکل ۴- ماژول LFSR

همانطور که در شکل مشخص است، مقدار Seed به عنوان داده موازی ورودی به Shift register داده می شود. داده ذخیره شده در این رجیستر از طریق  $Par_out$  قابل دسترسی است. به کمک این خروجی، تابع f را به صورت زیر پیاده کنید:

 $f(X) = X_{62} \oplus X_{51} \oplus X_{38} \oplus X_{23} \oplus X_{13} \oplus X_{0}$ 

که در این تابع، ورودی [79:0] بوده و  $X_i$  بیت i ام از X است.

- ۱. ساختار LSFR را پیادهسازی کنید و با نوشتن تستبنچ، صحت آن را بررسی کنید. میتوانید برای پیادهسازی شیفت رجیستر، از مدل Behavioral نیز استفاده کنید.
- ۲. برای بررسی درستی خروجی، از برنامه محک استفاده کنید. حداقل دو نمونه Seed مختلف را تا ۱۰ بیت
  با خروجی برنامه محک مقایسه کرده و گزارش کنید.

#### **NFSR**

ساختار این ماژول در شکل ۵ نمایش داده شده است. همانطور که دیده می شود ساختار این مدار با LFSR تفاوت چشمگیری ندارد. تنها نقطه تفاوت این دومدار از یکدیگر این است که تابع اعمال شده روی خروجی شیفت رجیستر، یک تابع غیرخطی است. به این معنا که در این تابع علاوه برعملیات جمع که در مدار شما به کمک گیت XOR پیاده سازی می شود، چندین رابطه منطقی غیرخطی مانند AND نیز وجود دارد. تابع g(x) که شما وظیفه پیاده سازی آن را برعهده دارید، منطق زیر را پیاده سازی می کند:

 $g(X) = X_0 \oplus X_5 \oplus X_6 \oplus X_9 \oplus X_{17} \oplus X_{22} \oplus (X_4.X_{13}) \oplus (X_8.X_{16}) \oplus (X_5.X_{11}.X_{14}) \oplus (X_2.X_5.X_8.X_{10})$ 



شكل ۵- ماژول NFSR

- ۱. ساختار NSFR را پیاده سازی کنید و با نوشتن تستبنچ، صحت آن را بررسی کنید. می توانید برای پیاده سازی شیفت رجیستر، از مدل Behavioral نیز استفاده کنید.
- ۲. برای بررسی درستی خروجی، از برنامه محک (در فایل مربوط به تمرین ضمیمه شده است) استفاده کنید.
  حداقل دو نمونه Seed مختلف را تا ۱۰ بیت با خروجی برنامه محک مقایسه کرده و گزارش کنید.

#### Grain

در این بخش با کنار هم قرار دادن دو ماژول LFSR و NFSR می خواهیم ماژول قدر تمندتری برای تولید اعداد تصادفی طراحی کنیم. شکل g(x) نشان دهنده مدار مربوط به این طراحی است. همانطور که مشاهده می شود، ماژول NFSR تغییر جزئی می کند به این صورت که سیگنال تولید شده توسط تابع غیر خطی g(x)، با سیگنال سریال خروجی ماژول LFSR می شده (به کمک یک گیت XOR) و نتیجه به عنوان سریال ورودی به ماژول NFSR داده می شود. به علاوه تابع غیر خطی دیگری نیز به نام g(x) تعریف می شود که خروجی موازی ماژول LFSR و داده می شود. به علاوه تابع غیر خطی دیگری نیز به نام g(x) تعریف می شود که خروجی موازی ماژول RFSR و داده می شود. به علاوه تابع غیر خطی دیگری نیز به نام g(x) سیگنال خروجی تحویل ما می دهد که جمع این سیگنال با سیگنال سریال خروجی NFSR سیگنال خروجی مدار را به ما می دهد:

$$h(X_L, X_N) = X_{L0} \oplus X_{L3} \oplus (X_{L1}, X_{L2}) \oplus X_{N0} \oplus (X_{N1}, X_{L5}) \oplus (X_{N3}, X_{L7})$$
  
$$\oplus (X_{L8}, X_{L13}, X_{N5}) \oplus X_{N2}$$



شكل ۶- ماژول Grain

- ۱. ساختار Grain را به کمک ماژولهای بخشهای قبلی پیادهسازی کنید و با نوشتن تستبنچ، صحت آن را بررسی کنید.
- ۲. برای بررسی درستی خروجی، از برنامه محک استفاده کنید. حداقل دو نمونه Seed مختلف را تا ۳۲ بیت
  با خروجی برنامه محک مقایسه کرده و گزارش کنید.
- ۳. امتیازی: در مورد روشهای نوشتن داده در فایل در Verilog تحقیق کنید. به کمک این روشها، تست بنچ را به گونهای تغییر دهید تا دادههای خروجی این ماژول به ازای ۱۰۰۰ سیکل Clock در یک فایل بنچ را به گونهای تغییر دهید تا دادههای خروجی این ماژول به ازای دو سیکل متوالی)، ۵۱ و 11 را شمارش ذخیره کند، و همچنین تعداد رخدادهای ۵، ۱، ۵۵ (به ازای دو سیکل متوالی)، ۵۱، ۵۱ و 11 را شمارش کند و در نهایت، در فایل تولید شده گزارش کند.

#### بارمبندي سوالات

- پیادهسازی ۱۰ :D-Latch نمره
- پیادهسازی D-Flip-Flop نمره
- پیادهسازی ۱۰ :Shift Register نمره
  - پیادهسازی ۱۵:LFSR نمره

- پیادهسازی NFSR: ۱۵ نمره
- پیادهسازی ۳۰:NFSR نمره
- فرمت صحیح گزارش و پوشهبندی فایلها : ۱۰ نمره

### نكات تحويل تمرين:

۱- پاسخ خود به سوالات را در یک فایل pdf با فرمت DLD\_CA#3\_StudentNumber.pdf تحویل دهید.

۲- توضیح کدهای مربوط به تمامی بخشها، نتایج شبیه سازی ها و همچنین توضیحات مربوط به آنها در
 گزارش بیان شود.

با آرزوی بهترینها برای شما