



## درس مدارهای منطقی و سیستمهای دیجیتال ۱ تکلیف کامپیوتری چهارم: طراحی مدارهای ترتیبی

دانشکدگان فنی دانشگاه تهران دانشکده مهندسی برق و کامپیوتر دکتر بیژن علیزاده نیمسال اول سال تحصیلی ۱۴۰۳-۰۴ دستیاران آموزشی: امیرحسین یاوری خو، آرمین قاسمی armin.ghasemi.2022@gmail.com amirhoseinyavari13@gmail.com

سوال ۱: طراحی ماژول Determinant Calculator \*2 درصد نمره)

در بسیاری از محاسبات سنگین کامپیوتری، از ماتریسهای بزرگ و معکوس آنها استفاده می شود. در این قسمت، می خواهیم با استفاده از مفاهیم ماشین حالت، مسیرداده و مدارهای ترتیبی، مداری طراحی کنیم که دترمینان ماتریس ۲ در ۲ را محاسبه کند. توجه کنید که منظور از مسیرداده بخشی از طراحی است که شامل رجیسترها، مدارهای حسابی (مانند ضرب کننده و تفریق کننده) و سایر بلوکهای ترکیبی مانند مالتی پلکسرها و دیکدرها است. ماتریس ۲ در ۲ به صورت زیر تعریف می شود:

$$A = \begin{pmatrix} a_{11} & a_{12} \\ a_{21} & a_{22} \end{pmatrix}$$

فرض کنید یک واحد حافظه با طول ۱۶ و عرض ۸ بیت (حافظهای با ۱۶ خانه که هر خانه ۸ بیتی است) وجود دارد که اطلاعات یک ماتریس به صورت سطری در این حافظه ذخیره شده است. بلوک دیاگرام ماژول خواسته شده به صورت شکل ۱ است.



شكل ١- بلوك دياگرام ماژول خواستهشده

این ماژول باید حداقل سختافزار را داشته باشد و از لحاظ مساحت بهینه باشد. برای طراحی مدار مورد نظر، ابتدا لازم است مراحل مورد نیاز برای انجام این عملیات را به ترتیب در کنترلر اعمال کنید و برای هر عملیات یک یا چند حالت در نظر بگیرید:

الف) حالت : IDLE در این حالت، تمامی ریستها فعال میشوند. در صورتی که سیگنال Start یک باشد، از این حالت خارج خواهید شد و به حالت بعدی میروید. سیگنال Start به منزلهی valid بودن سیگنالهای ورودی و آماده بودن دادهها برای پردازش است.

ب) خواندن ماتریس: در ابتدا، نیاز است چهار درایهی مورد نظر ماتریس را به ترتیب بخوانید و در رجیسترهای موجود در مسیرداده ذخیره کنید. از آنجایی که واحد حافظه فقط یک پورت خروجی دارد، این عملیات ۴ سیکل متوالی طول می کشد. از آنجایی که چهار درایهی ماتریس به ترتیب در آدرس start\_address تا start\_address تا color کنید و در هر سیکل یک واحد به آن + ذخیره شدهاند، در ابتدا نیاز دارید که این عدد را در یک شمارنده load کنید و در هر سیکل یک واحد به آن اضافه کنید.

ج) عملیات ضرب: با توجه به محدودیت سختافزار در نظر گرفته شده، فقط از یک ماژول ضربکننده و تفریق کننده می توانید استفاده کنید. بعد از خواندن تمامی درایههای ماتریس، در ۲ سیکل متوالی دو عملیات ضرب را انجام دهید. از آنجایی که درایههای متفاوتی را باید به عنوان ورودی به ضربکننده بدهید، باید قبل از هر یک از ورودیهای ضرب کننده از مالتی پلکسر ۲ به ۱ استفاده کنید. نتیجه ی ۲ ضرب متوالی را نیز باید در ۲ رجیستر متفاوت ذخیره کنید. بنابراین نیاز به یک ماژول دی مالتی پلکسر خواهید داشت که مشابه آن را در تمرینهای دستی قبلی دیدهاید. سختافزار مورد نیاز برای این قسمت را به مسیرداده اضافه کنید و حالتهای مورد نیاز برای پیاده سازی این عملیات را به کنترلر اضافه کنید.

د) عملیات تفریق : در مرحله ی آخر، دو عدد ذخیره شده که حاصل ضرب درایه ها هستند را از هم کم کنید. یک تفریق کننده به مسیر داده و یک حالت به ماشین حالت اضافه کنید. توجه داشته باشید در این حالت سیگنال خروجی done نیز باید یک شود.

**ه) درستی سنجی**: در این مرحله با استفاده از تستبنچ و وصل کردن واحد حافظه به ماژول، از صحت عملکرد ماژول مطمئن شوید.

**نکته**: توجه کنید که ماژول حافظه خارج از ساختار طراحی شده قرار داده شود و به هیچوجه واحد حافظه را در مسیرداده قرار ندهید (در تستبنج در نظر گرفته شود).

<sup>1</sup> state

سوال ۲: طراحی ماژول Determinant Calculator \*3 کرصد نمره)

در این سوال قصد داریم با استفاده از ماژول استفاده شده در قسمت قبل، دترمینان یک ماتریس ۳ در ۳ را محاسبه کنیم. برای محاسبه ی دترمینان یک ماتریس ۳ در ۳ به صورت شکل ۲ عمل می کنیم.

$$A = \begin{bmatrix} a & b & c \\ d & e & f \\ g & h & i \end{bmatrix}$$

$$\det \begin{bmatrix} a & b & c \\ d & e & f \\ g & h & i \end{bmatrix} = a \cdot \det \begin{bmatrix} e & f \\ h & i \end{bmatrix} - b \cdot \det \begin{bmatrix} d & f \\ g & i \end{bmatrix} + c \cdot \det \begin{bmatrix} d & e \\ g & h \end{bmatrix}$$

شکل ۲- رابطهی محاسبهی دترمینان ماتریس ۳ در ۳

فرض کنید یک واحد حافظه با طول ۱۶ و عرض ۸ بیت (حافظهای با ۱۶ خانه که هر خانه ۸ بیتی است) وجود دارد که اطلاعات یک ماتریس به صورت سطری در این حافظه ذخیره شده است.

الف) فرض کنید یک ماژول از قسمت قبل داریم. میخواهیم با اضافه کردن جمع اتفریق کننده، مالتی پلکسر، رجیستر و یک ماشین حالت به عنوان کنترلر، دترمینان یک ماتریس سه در سه را حساب کنیم. بدین منظور ماشین حالت شامل مراحل زیر می شود:

- مرحلهی IDLE: مشابه قسمت قبل تمامی رجیسترها و شمارنده ها باید ریست شوند.
  - مرحلهی خواندن داده ها: مطابق قسمت قبل باید داده ها را از حافظه بخوانید.
- مرحلهی دادن داده ها برای محاسبهی د ترمینان: در این قسمت، ماژول قسمت اول انتظار دارد ۴ داده را به ترتیب بخواند. برای این کار شما باید روی آدرسی که این ماژول به شما میدهد عملیاتی انجام دهید (جمع یا تفریق) تا بتوانید ۴ درایهی ماتریس های ۲ در ۲ را برای محاسبهی د ترمینان ماتریس ۳ در ۳ بدهید. برای این کار، از رجیسترهای بخش قبل که دادهها را ذخیره کردهاند، استفاده کنید و آنها را به یک مالتی پلکسر ۹ به ۱ وصل کنید. سپس، برای سیگنال select آدرس تغییر داده شده را بدهید.
- **مرحلهی محاسبه حاصل ضرب:** حاصل ضرب داده و دترمینان ماتریس ۲ در ۲ را حساب کنید و نتیجه را در یک رجیستر ذخیره کنید.
- مرحله جمع و تفریق نهایی: مراحل بالا را ۳ بار انجام دهید و نتایج را مطابق فرمول جمع و تفریق کنید.

ب) مدار طراحی شده ی خود را به ماژول حافظه ی داده شده متصل کنید. با استفاده از تست بنچ مناسب، عملکرد مدار خود را درستی سنجی کنید.

## نكات تحويل:

- ۱. در صورت وجود مشکل یا ابهام به ایمیل دستیاران آموزشی مراجعه کنید.
- گزارش کار به صورت خوانا و یکدست نوشته شود. از مراحل مختلف شبیهسازی و درستیسنجی تصاویر
   کافی قرار دهید و همچنین محاسبات دستی نیز پیوست شود.
  - ۳. در صورت مشاهده هرگونه شباهت در کدها نمره صفر لحاظ می گردد.

با آرزوی بهترینها برای شما