## بسم الله الرحمن الرحيم

شماره دانشجویی:۴۰۲۱۰۶۶۰۴ و۴۰۲۱۰۵۸۱۳

عرفان تیموری و محمدرضا منعمیان



## Practical 3



## گزارش تمرین عملی :

در این تمرین به طراحی یک ALU پرداختیم. عملیات های لازم در قسمت های جداگانه طراحی شدند. در قسمت اصلی یا main با استفاده از یک MUX که سیگنال select آن به aluop متصل است اینکه خروجی کدام قسمت به عنوان جواب در نظر گرفته شود بررسی می شود. همچنین برای هندل کردن سیگنال output\_inverted بین خروجی MUX اصلی و not این خروجی با استفاده از MUX با سیگنال select = inverted انتخاب می کنیم و بین خروجی آن و یکی بیشتر از آن (با adder با سیگنال MUX با سیگنال select = output\_inc انتخاب می کنیم. به این نکته نیز توجه داریم که اگر عملیات inc در ۳۲ بیت پایین carry داد این carry را به ۳۲ بیت بالاتر منتقل کنیم.

برای اینکه در عملیات های ضرب و تقسیم نیز در یک کلاک start=1 شود و بعد start=0 قسمت a,b ملاک a,b طراحی کردیم که با رصد ورودی های a,b هر گاه که این ورودی ها a,b برابر یک شده و اگر a,b رخ نداد صفر می شود.

همچنین عملیات های ضرب و تقسیم با پایان یافتنشان یک سیگنال done خروجی میدهند و با استفاده از MUX با توجه به aluop سیگنال done مدار اصلی بر اساس آنها تعیین میشود.(البته توجه داریم عملیات هایی که یک کلاکه هستند سیگنال done آنها به ۱ متصل است )

در زیر نمای کلی مدار اصلی را مشاهده می کنیم:





حال به توضیح بخش های درونی مدار می پردازیم:

عملیات جمع با استفاده از carry\_select\_adder ای که دارای ۴ قسمت ۸ بیتی است و با استفاده از MUX بین عدد با cin=1 در اصل دوم را not کرده و با دادن cin=1 در اصل مکمل دوم عدد دوم را borrow خروجی داده شده مکمل دوم عدد دوم را با عدد اول جمع می کنیم و همچنین برای ۳۲ بیت بالاتر با توجه به borrow خروجی داده شده عمل می کنیم.



عملیات های منطقی or,and,xor نیز با گیت های خود لاجیسیم طراحی شدند.

برای انجام انواع شیفت ها و rotate از یک ساختار مشخص استفاده کردیم یعنی برای هر کدام شیفت و rotate بیتی و ۲ بیتی و ۲ بیتی و ۴ بیتی و ۴ بیتی و ۱ بیت





برای انجام عملیات CLO ابتدا هر دو بیت متوالی را با یکدیگر and کردیم تا یک بودن دوتای آنها مشخص شود سپس با استفاده از MUX هایی که بیت select آنها خروجی گیت های and است مقدار مناسب را خروجی میدهیم. توجه داریم جواب نهایی از اولین MUX به دست میآید یعنی اگر دو بیت اول یک بودند MUX اول از خروجی MUX بعدی جواب را می گیرد تا الی آخر.

برای انجام عملیات CLZ نیز عدد را نات کرده و از همان CLO استفاده می کنیم تا مقدار صفر های پشت سر هم از راست را به ما بدهد.



برای انجام عملیات ضرب در ۱۶ کلاک با استفاده از carry\_select\_adder ای که طراحی کردیم یک ۳۲ carry\_saved\_adder بیتی ساختیم که همزمان ۳ عدد ۳۲ بیتی را با یکدیگر جمع میکند. حال در هر کلاک ضرب



شونده را یکبار یکی و یکبار دوتا نسبت به قبل و البته با توجه به بیت حال حاضر ضرب شونده شیفت داده و با جواب محاسبه شده تا کنون جمع میکنیم. در هر کلاک ۲ بیت تثبیت میشود بنابراین بعد از ۱۶ کلاک ۳۲ بیت پایینی تثبیت شده و ۳۲ بیت بالایی نیز خروجی CSA است. توجه داریم که با شمارنده ۱۶ کلاکه شدن عملیات را کنترل میکنیم.



برای انجام عملیات تقسیم نیز از همان تقسیم کننده ی تمرین دوم عملی بهره بردیم.

در زیر پاسخی که script تست به ما داده است را مشاهده میکنیم:

```
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating HDL file: /home/mohamamo
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating HDL file: /home/mohamamo
main] WARN com.cburch.logisim.fpga.gui.Reporter - Component "Counter" in circuit "🤈
main] WARN com.cburch.logisim.fpga.gui.Reporter - Component "Register" in circuit
main] WARN com.cburch.logisim.fpga.gui.Reporter - Component "Register" in circuit
main] WARN com.cburch.logisim.fpga.gui.Reporter - Component "Register" in circuit
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating HDL file: /home/mohamamo
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating HDL file: /home/mohamamo
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating HDL file: /home/mohamamo
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating script file: /home/moham
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating script file: /home/mohar
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating script file: /home/moham
main] INFO com.cburch.logisim.fpga.gui.Reporter - Creating script file: /home/moham
W3/tb.v /home/mohamamdreza/logisim evolution workspace/erfan.circ.tmp
CCEPTED
ohamamdreza@mylove:-/CA/SUT_CA_4032_ProfAsadi_Judgement_System-master$
```