# 中国科学技术大学计算机学院《数字电路实验报告》



实验题目: FPGA实验平台及IP核使用

学生姓名: 林宸昊

学生学号: PB20000034

完成日期: 11.25

计算机实验教学中心制

2020年09月

## 【实验题目】FPGA实验平台及IP核使用

## 【实验目的】

- 熟悉FPGAOL在线实验平台的结构和使用
- 掌握FPGA开发各关键环节
- 学会使用IP核

## 【实验环境】

- FPGAOL平台: fpgaol.ustc.edu.cn
- Vivado
- Logisim

## 【实验练习】

## 题目1

- 例化ROM,并将其初始化
  - 。 设置数据位宽及深度



。 设置初始化值 (根据数码管的不同显示计算相应16进制表示)



。 引用例化

```
module EXP1(
   input [3:0] sw,
   output [7:0] led);
   dist_mem_gen_0 rom1(.a(sw),.spo(led));
endmodule
```

#### 。 设置管脚

```
8 #create_clock -add -name sys_clk_pin -period 10.00 -waveform {0 5} [get_ports {CLK100MHZ}];
10
11  ## FPGAOL LED (signle-digit-SEGPLAY)
20 | set_property -dict { PACKAGE_PIN G18 | IOSTANDARD LVCMOS33 } [get_ports { led[7] }];
23 ## FPGAOL SWITCH
24
26 | set_property -dict { PACKAGE_PIN F16 | IOSTANDARD LVCMOS33 } [get_ports { sw[1] }];
30 | set_property -dict { PACKAGE_PIN F13 | IOSTANDARD LVCMOS33 } [get_ports { sw[5] }];
31 | set_property -dict { PACKAGE_PIN G13 | IOSTANDARD LVCMOS33 } [get_ports { sw[6] }];
```

#### • 烧写到平台



### 题目2

- 设计文件
  - 由于同一时刻平台只能够给一个数码管赋值,我们需要借用平台的高时钟频率经过适当降频使 在视觉上同时出现两个数码管。

```
module EXP2(
    input clk,
    input [7:0] sw,
    output reg [2:0] ans,//作为数码管的选择输入
    output reg [3:0] d //作为数码管的数据输入
    );
    reg [9:0] count; //作为降频用的计数器
    wire slowed_pulse; //降频后的信号
```

```
always @ (posedge clk)
       count <= count + 1;</pre>
    assign slowed_pulse = (count >= 9'h1FF); //设定降频信号
    always @ (posedge clk)
        begin
           if(slowed_pulse)
                begin
                   ans <= 3'b000;
                   d <= sw[3:0]; //低四位的输出
                end
           else
               begin
                   ans <= 3'b001;
                   d <= sw[7:4]; //高四位的输出
                end
        end
endmodule
```

#### • 约束文件

• 烧写到平台



## 题目3

- 设计文件
  - 我们知道fpga平台所提供的时钟频率是固定100MHz,则若需以0.1s为周期,即10Hz,则需要延时24'd1000\_0000个原有时钟周期。

```
module EXP3(
input clk,
```

```
input rst,
   output reg [3:0] d,
   output reg [2:0] ans
   );
   parameter MAX = 24'd1000_0000; //作为一个周期结束时计数器的数值
                                 //用于计数,24位足够
   reg [23:0] count;
   reg flag;
                                 //用于判断是否到达一次0.1s
   reg [3:0] cnt1;
                                //储存毫秒位
   reg [3:0] cnt2;
                                 //储存秒个位
   reg [3:0] cnt3;
                                 //储存秒十位
   reg [3:0] cnt4;
                                 //储存分钟位
   reg [5:0] times;
                                 //用于降频输出
   always @ (posedge clk or posedge rst)
       begin
           if(rst)
               begin
                   count <= 0;</pre>
                   flag \ll 0;
               end
           else if (count == MAX)
               begin
                   count <= 0;</pre>
                   flag <= 1;
                                  //到达一个周期,flag置1,否则清0
               end
           else
               begin
                   count <= count + 1'b1;</pre>
                   flag <= 0;
               end
       end
always @ (posedge i or posedge rst)
   begin
       if(rst)
           begin
               cnt1 <= 4;
               cnt2 <= 3;
               cnt3 <= 2;
               cnt4 <= 1;
           end
       else
       begin
           if(cnt1 < 9) //逢10进1
               cnt1 <= cnt1 + 1'b1;</pre>
           else
               begin
                   if(cnt2 < 9) //逢10进1
                       cnt2 <= cnt2 + 1'b1;</pre>
                   else
                       begin
                           if(cnt3 < 5) //逢6进1
                               cnt3 <= cnt3 + 1'b1;
                           else
                               begin
                                   if(cnt4 < 9) //逢10进1
                                       cnt4 <= cnt4 + 1'b1;</pre>
                                   else
                                       cnt4 \ll 0;
```

```
cnt3 <= 0;
                                end
                                cnt2 \ll 0;
                        end
                        cnt1 \ll 0;
                end
        end
    end
    //由于需要对四个数码管进行输出,故单一的SLOWER_PULSE不好控制,我们可以直接将降频计数
器
    //分段并对应输出
    always @(posedge clk)
       begin
            times \ll times +1;
            if(times == 0)
                begin
                    d <= cnt1;</pre>
                    ans \ll 0;
                end
            else if(times == 3'b111)
                begin
                    d <= cnt2;</pre>
                    ans <= 1;
                end
            else if(times == 4'b1111)
                begin
                    d <= cnt3;</pre>
                    ans <= 2;
                end
            else if(times == 5'b11111)
                begin
                    d <= cnt4;
                    ans <= 3;
                end
        end
endmodule
```

- 约束文件同上
- 烧写到平台



## 【总结与思考】

- 实验收获
  - 。 学会使用常用的IP核,如clocking wizard, RAM, ROM;
  - o 了解FPGA平台上数码管的对应管脚如何控制数码管的输出;
  - 。 学会通过降频使得同时出现多个数码管图像。
- 实验难易及任务量

- 较难。主要体现在对实验过程的理解,要求能够对新的工具(IP核)熟练操作并使用,以及能 熟练的进行降频操作来获得目标输出。这就要求细读实验过程并最好能将所有代码按照要求进 行仿真以求加深理解,这样可以极大程度的方便后续实验。同时,多重进位的计数器也是一个 难点。
- 任务量较大,体现在时间方面就是代码的规范以及烧写过程所耗费的大量时间。但其实只要能 提前理解时分复用的含义,总体来说并不难。

#### • 实验建议

也许可以出一些计算题,计算通过某种降频后得到的频率是多少;或者也可以要求用两种及以上的降频方式来达到预期效果,毕竟从老师代码及我个人所写来看,降频方式有多种且效果也有所不同。