#### 1. INTRODUCTION

## 1.1) Big Picture;



#### 1.2) 1.2 Life cycle of 1 instruction

İlk olarak mem\_instr\_mem modülünden PC adresinde bulunan instr. Output olarak mips\_core a verilir. Mips\_core da ilk önce initialize işlemleri yapılır.

Modül içindeki rsadress,rtadress,rdadress,immvalue, sa, jumpadress gibi fieldler initialize edilir.

- 1) ilk olarak opcode değişime uğradığı için ALU\_Control\_Unit devreye girer ve verilen opcode ve funcode a göre mips\_core da bulunan sig\_mem\_write ve signal\_reg\_write sinyalleri set edilir.
- 2) Hemen ardından Mips\_core içinde, rs ve rt adressleri mips\_register modulune parametre olarak verildiği için bu blok initialize edilmek üzere çalışır. Burada rsadress ve rtadress

- lerindeki register contentleri ,rscontent ve rtcontent olarak output olarak mips\_core modülüne gönderilir.
- 3) Mips\_core içerisinde ALU\_Rtype ve ALU\_Itype modüllerine, rscontent ve rtcontent parametreleri verildiği için bu modüllerde bulunan always blokları ,değişiklik olması sebebiyle çalışır. Opcode a bakarak if case leri içinde hangisi opcode ile aynı ise o bloğun içerisine girer ve instr. için gerekli Rtype ve Itype olmalarına göre gerekli işlemler yapılır. ALU\_Rtype için sonuç resultRtpe , ALU\_Itype için sonuç resultItype ile mips\_core içerisinde tutulur.
- 4) Mips\_core da <u>resultItype</u> **mips\_data\_mem** modülüne parametre olarak gönderildiği ve değişikliğe uğradığı için modulun initialize kısmı çalışır ve assign ile datadaki resultItype adresinde bulunan datayı read mem data olarak mips core da tutar.
  - \*Bu kısımdan sonra Mips\_core içindeki always bloğunda yapılmış olan işlemler anlatılacaktır. Diğer modüllerin işlemleri tamamlanmıştır.
- 5) Mips\_core daki submodullerin işlemlerini bittikten sonra mips\_coreda bulunan always bloğu resultRtype ve resultItype ın değişimine bağlı olarak çalışacaktır.Burada eğer instr. **Rtype** ise mips\_registerin writeadress =rdadress , writedata=resultRtype olarak set edilecektir. Ardından posedge clock zamanında mips\_register içindeki always bloğu tekrar çalışacak ve sig\_reg\_write ALU\_Control\_unit modulunde set edildiği için rd adresine resultRtype datası register arrayıne yazılacaktır .**I type** içinse eğer load veya store instr. değil iseler write adress olarak rtadress ,writedata olarak resultItype olarak seçilecektir. Ve clock posedge zamanında register bloğundaki always clockdan dolayı tekrar çalışıp sig\_reg\_write set edilmiş olması sebebiyle rtadressine resultItype ı yazacaktır.
- 5.madde de belirtildiği gibi eğer instr. itype ve Load instructionu ise; mips\_core'un always bloğunda, Önceden 4.maddede alınmış olan read\_mem\_data datasından **lbu** instructionu için sadece son 8 biti alınıp geri kalan kısımlara unsigned extend yapılarak **writedata'a** aktarılır. Ihu inst. İçin read\_mem\_data'nın son 16 bit'i alınıp ,unsigned extend yapılarak writedata'ya aktarılır. En son lw için tüm read\_mem\_data writedata 'ya aktarılarak register modulunde posedge clock olduğu zaman register bloğuna yazılma işlemi yapılır.
- 7) 5.madde de belirtildiği gibi eğer inst.itype ve store instr. ise mip\_core 'un always bloğu içinde bir işlem yapılmaz fakat posedge clock zamanı mips\_data\_mem içindeki always bloğunda store tipine göre (half,Word,byte) şeklinde dataya rtcontentinin belirtilmiş bölümü yazılır.

#### NOT:

Sc instructionu Alp hocaya final günü sorulmuş ve gerekli olmadığını söylediği için implement edilmemiştir.

<sup>\*</sup>Jump instructionu için mips\_core içinde sadece PC 'ın set edildiği always bloğu içinde eğer opcode olarak eşit olursa Pc offset ile set edilecektir.

<sup>\*</sup>Jal instruction için Control unitte sig\_reg\_write set edildiği için writeadress=11111 olarak belirlenip ,writedatası ise Pc+1 şeklinde 31.registera yazılır. En son Pc always bloğunda offset ile set edilir.

<sup>\*</sup>Jr için Rtype da yapılan işlemler yapılır ardından , Pc rscontent ile set edilir.

#### 2. METHOD

Moduller içerisinde always blokları bulunmaktadır. Always blokları içindeki parametreye bağlı olarak bir modulun çıkış parametresi diğer modulun always bloğunu tetiklemektedir. Bu olay akışını kullanarak modülleri birbirine bağlama işlemini yaptım her bir parametrenin değişimi onunla alaklı diğer modülü çağırarak gerekli işlemleri yaptırmaktadır. Memory ve Register içine yazdırma işlemleri always bloğunda posedge clock içerisinde yapılmıştır. Clock negatif durumundayken, okuma ve hesaplama işlemleri ALU\_rtype, ALU\_ltype ve Mips\_core tarafından yaptırılır. Ardından positif kısımda sadece yazma işlemi yapılmaktadır.

Birbirlerine bağlı modüller;

#### 2.1)For Step1;



#### 2.2) For Step 2;



### 2.3) For Step 3;

```
mips_data_mem.v
  assign read data= data mem[mem address];
  eg [31:0] tempreg;
□ always @ ( posedge clock ) begin
    if (sig mem write==1'b1)
    begin
       if(opcode==6'b101000)//sb
       begin
          tempreg =data_mem[$signed(mem_address)];
           tempreg[7:0]=write data[7:0];
          data_mem[$signed(mem_address)] <= tempreg;</pre>
       else if (opcode==6'bl01001) //sh
       begin
              tempreg[31:0] = data_mem[$signed(mem_address)][31:0];
              tempreg[15:0]=write data[15:0];
              data_mem[mem_address] = tempreg;
       end
       else <mark>//sw</mark>
       begin
          data mem[mem address] = write data[31:0];
       $writememb("res_data.mem",data_mem);
    end
```

Tüm modüller aritmetik işlemlerini bitirir ve clock posedge durumuna geçer bu durumda sadece register ve dataya yazılma işlemi yapılır.

Posedge clock zamanında store type a göre rt content memory e yazılma işlemi yapılır.

#### 3. RESULT

#### 3.1 Testbench Results

Test olarak vermiş olduğunuz 11 tane instruction örneği denenmiştir.

Sonuçlar testsonuclari klasörü altında bulunmaktadır. Ayrıntılı bakalirsiniz.

Monitor çıktısı;

```
funcode: 32, , resultRtype=000000000000000000001110000 , sig_write_reg=1
funcode: 32, , resultRtype=000000000000000000000000100001, sig write reg=1
# rscontent: 00000000000000000000000000010011 , rtcontent : 0000000000000000000000000010011 , opcode: 001000 ,
funcode: 1, , resultRtype=00000000000000000000000100001 , sig_write_reg=1
signextend: 00000000000000010, , resultItype=00000000000000000000000010010
read mem data=0000000000000000000000000010010, sig write mem=0,sig write reg=1
# rscontent: 0000000000000000000000000000010001, rtcontent: 0000000000000000000011110000, opcode: 100101,
signextend: 00000000000000100, , resultItype=00000000000000000000000010101
read mem data=0000000000000000000000000010101, sig write mem=0,sig write reg=1,
# rscontent: 000000000000000000000000000010100 , rtcontent : 0000000000000000000000000010101 , opcode: 000000 ,
signextend: 0101100000101010, , resultItype=00000000000000000000000010101
read mem data=00000000000000000000000010101, sig write mem=0,sig write reg=1
# rscontent: 000000000000000000000000000010110, rtcontent: 000000000000000000000000100000, opcode: 001010,
funcode: 16, , resultRtype=000000000000000000000000001, sig write reg=1
# rscontent: 00000000000000000000000000010111, rtcontent: 000000000000000000000000001001, opcode: 101000,
signextend: 0000000000100000, , resultItype=0000000000000000000000110111
read mem data=00000000000000000000000010111, sig write mem=1,sig write reg=0,
# rscontent: 00000000000000000000000000011000 , rtcontent : 000000000000000000000000011001 , opcode: 101001 ,
signextend:000000010000000..resultltype=000000000000000000000011000
signextend: 100100000100010, , resultItype=00000000000000000000010011000
read mem data=xxxxxxxxxxxxxxx000000000011001, sig write mem=0,sig write reg=1
```

# Debug Çıktısı;



## 3.2 ANALYSIS

Tüm instructionlar doğru şekilde çalışmış olup , doğru sonuçlar vermiştir. Denenmeyen diğer instructionlar implement edilirken test edilmiştir. Ve bu instructionlara benzer olduğu için ayrıca test dosyası konulmamıştır.