# 計算機方式論

第3章 命令形式と CISC/RISC

1

## 命令語の構成

命令コード アドレス部

AR 0,1

AR 0

命令コード

命令の動作の種類を指定

S 2,512(3)

アドレス部(オペランド)A A \*\*\* ないようで、 ちのおよう

S 2 512 3

命令対象となる**データの指定 主記憶**のアドレス

**レジスタ**のアドレス

これ自身がデータ(即値,immediate address)

+

インデックス修飾指定 ベース修飾指定

間接修飾指定

2

## アドレス部の数:オペランド方式

3オペランド方式 A op B→ C

OP A B C

**4オペランド方式** A op B→ C, D:次の番地

OP A B C D

2オペランド方式 A op B→ A

OP A B

1オペランド方式 A op Acc→ Acc: Accumulator, 累算器

OP A

OP

**0オペランド方式** 専用のプッシュダウンスタック上の

**データ**に対し**演算op**を施す

3

## 命令語の長さ

## 固定語長

すべての命令の長さが同じ 命令語の**構成が簡単** 命令語の種類で**ビットが余る** 

## 可変語長

各命令で長さが異なる 平均的に**命令語長を短くできる** 長さの解析に**デコード時間がかかる** 

4

```
命令の種類
一般命令:一般利用者が使える命令
  単純命令
    演算命令
      四則演算…加減乗除等
      論理演算…ビットごとの演算
    分岐命令
      無条件分岐命令
      条件分岐命令
    データ転送命令
      ロード・ストア命令
      主記憶間データ転送命令
    プロセス同期命令
    スーパバイザコール命令
  複合命令
    変換命令
特権命令:制御プログラムが使う命令
  入出力命令
  構成制御命令
                              5
```























#### 一般命令

単純命令

複合命令

#### 特権命令

入出力命令:入出力装置は共有資源のため

入出力開始命令 SIO

٠ 5

構成制御命令 停止命令

HALT

PSWロード命令

LPSW

オペレーテイングシステムが使う命令 直接に一般利用者プログラムが使えない

17

## CISCの欠点

- 複雑になった命令セット: 実際に使われるものがそれ程多くない 高機能命令も要求される機能と一致しない
- 命令セットの複雑化⇒ CPUの制御部が複雑⇒ デコードに時間がかかる
- CISCは布線論理で実現すると、開発コストがかかるのでマイクロプログラムで実現する ⇒ 速度が遅い
- [例] モトローラのM68000,M68020,M68030,M68040 M68020は、M68000に比べて、命令数が2倍以上、アドレッ シング法が11多い
- [例] インテルの8086,80286(16ビットの命令セット), 80386, Pentium(32ビットのIA-32(X86)命令セット)

19

## **CISC** \( \text{RISC}

「命令という観点から」 見たコンピュータ

命令セットアーキテクチャの複雑化… Intel,AMD:CISC ARM, A,M:RISC
 コンピュータのファミリー化による上位互換性 プログラミング言語レベルに命令を高機能化

Û

CISC(Complex Instruction Set Computer)

18

## RISC

・命令セットの簡単化

Д

RISC(Reduced Instruction Set Computer)

〔例〕 IBMの801

カリフォルニア大のRISC I,RISC II スタンフォード大のMIPS Apple,IBM,モトローラのPowerPC サン・マイクロシステムズのSPARC

ARM, Apple A,M

20

## RISCの特長

### 特長

単一サイクル操作(1演算/クロックのためパイプライン処理に適す)ロード/ストア設計(ロード/ストア以外メモリアクセス命令がない)
少数命令(命令数が少ない)

固定長命令形式

布線論理(wired logic)(高速制御)

[例] RISC I: 1981年 31命令 2アドレッシング法 M68000:1980年 61命令 14アドレッシング法

21

## その後

#### • CISC

インテルは、IA-32(32ビット拡張X86)命令セットの80386, 80486,Pentiumや、Intel 64(X86-64)命令セットのCore 2,Core i7等では、

マシン命令をプリフェッチし、制御記憶からマイクロ命令(μOPs)を予め読み出すことで、マイクロ命令の実質的フェッチ時間を無視でき、効率を上げている。

#### RISC

ARMもファミリー化が進み、命令の追加等で、その長所が薄れてきている。

22