# 計算機方式論

第13章 キャッシュ

1

### 仮想記憶とキャッシュの共通点-参照局所性

• 全体から<mark>必要な一部</mark>だけ取出し、プログラム実行/データアクセス

#### 効率の論拠…プログラムの参照局所性

プログラム実行の殆ど(90%)が、命令の僅かな部分(10%)で行われ、データ参照でも局所性があることが実験的に確かめられている。

#### • 空間的参照局所性

- 一度アクセスされた番地に**近接する番地**は、近いうち(そのプログラムの実行中)にアクセスされる可能性が高い。
- ・・アクセスされる番地の偏在性
- 時間的参照局所性
- 一度**アクセスされた番地は、近い時間**(そのプログラムの実行中) に再びアクセスされる可能性が高い。
- …アクセスされる時間の偏在性

3

#### 仮想記憶方式とキャッシュメモリ方式 CPU • 仮想記憶方式 (プロセッサ) 命令 仮想空間 または データ キャッシュ 介ブロック↓ 主記憶 主記憶装置 …空間性能の改善 (メインメモリ) • キャッシュメモリ方式 主記憶 想プロック問 補助記憶装置 介ライン⇩ キャッシュ …時間性能の改善

## キャッシュメモリーヒット

- 主記憶アクセスの時間的性能の改善、 即ち、CPU内のレジスタと主記憶との アクセス速度の差をうめる。
- 主記憶とキャッシュメモリを一定の大き さのブロック(ラインとよぶ)に区切る。
- 主記憶ラインを高速なキャッシュメモリ (キャッシュ)のラインにコピー。
- 主記憶ライン中の対象(命令・データ) の番地をアクセスするとき、 キャッシュ内に対応するラインが存在す

**れば(ヒット**とよぶ)、キャッシュライン中の対象をアクセスする。

CPU (プロセッサ)
キャッシューイン
・または
データ
・主記憶装置
(メインメモリ)

4









## Intel Core i7-4770 specifications

• Core i7, 4core, 3.4GHz, 32GB

```
L1キャッシュ
命令キャッシュ4x32KB, 8way set associative
データキャッシュ4x32KB, 8way set associative
L2キャッシュ 4x256KB, 8way set associative
L3キャッシュ 8MB, 16way set associative
ラインの大きさ 64B
```

9