

Lehrstuhl für Rechnerarchitektur & Parallele Systeme Prof. Dr. Martin Schulz Dominic Prinz Jakob Schäffeler Lehrstuhl für Design Automation Prof. Dr.-Ing. Robert Wille Stefan Engels

# Einführung in die Rechnerarchitektur

Wintersemester 2024/2025

Übungsblatt 5: Caching

18.11.2024 - 22.11.2024

## 1 Speicherzugriffszeit

Gegeben sei ein Programm mit  $3 \cdot 10^9$  Instruktionen, das Sie auf einem in-order execution Prozessor mit einer Frequenz von 1.0 GHz ausführen. Dieses Programm läuft auf diesem Prozessor mit durchschnittlich 2 Zyklen pro Instruktion (CPI), exklusive Speicherzugriffe. Jede Instruktion generiere dabei durchschnittlich 1.33 Speicherzugriffe.

a) Wie groß ist die durchschnittliche Speicherzugriffszeit (Average Memory Access Time), wenn das Programm eine Ausführungszeit von 66 Sekunden hat?

CPUTIME = 
$$10^{9}$$
 CPI The Market Access AMAT

$$66 s = 3 \cdot 10^{9} \text{ ins}$$

$$\frac{2^{\frac{\text{cyclos}}{\text{fas}}}}{1 \cdot 16^{9} \frac{\text{cyclos}}{\text{s}}} + 1_{1}^{33} \frac{\text{Rum Access}}{\text{lust}} \cdot \text{AMAT}$$

$$66 s = \frac{6 \cdot 10^{9}}{1 \cdot 10^{9}} \frac{\text{cyclos}}{\text{s}} + \frac{3 \cdot 10^{9} \text{ ins}}{\text{lust}} \cdot \frac{1}{\text{lust}} \cdot \frac{\text{AMAT}}{\text{lust}}$$

$$66 s = \frac{6}{5} \cdot \frac{1}{5} \cdot \frac{1}{5} \cdot \frac{1}{5} \cdot \frac{1}{5} \cdot \frac{1}{5} \cdot \frac{\text{Rum Access}}{\text{lust}} \cdot \frac{1}{\text{lust}} \cdot \frac{1}{$$

Der Speicher eines Computers sei wie folgt aufgebaut:



b) Berechnen Sie Hit-Latency, Miss Penalty, Miss-Latency und Miss-Rate.

Hit-Lamey: 3 + 2 + 5 = 10 nsMiss-Lat: 10 + 10 + 20 + 30 = 20 nsMiss-Penalty: 10 + 20 + 20 = 60 ns

c) Ein\*e Programmierer\*in optimiert das Programm um die Hit-Rate im Cache zu maximieren. Dadurch senkt sich die durchschnittliche Speicherzugriffszeit um  $\frac{1}{3} = 33.33\%$ . Dennoch erhöht sich die Ausführungszeit. Woran könnte das liegen?

Folgade Personter Colon still verschalt hat

- Pela levels chittle de Golden/ hat

- Nela Speilor zgiffe Master

d) Angenommen neben der um <sup>1</sup>/<sub>3</sub> reduzierten durchschnittlichen Speicherzugriffszeit verändert sich durch die Optimierung nur die Anzahl an Instruktionen. Wie sehr muss sich die Anzahl an Instruktionen relativ verändern, damit sich die Laufzeit nicht verbessert?

Ansatz: Stellen Sie Formel für CPU Time nach IC um und setzen Sie einmal die reguläre Average Memory Access Time und dann die verkürzte Average Memory Access Time ein. Um die relative Abweichung zu berechnen, teilen Sie dann die beiden Instruction Counts durcheinander.



e) Was sind Gründe, weshalb sich die Laufzeiten eines Programms heutzutage nicht mehr so einfach wie oben berechnen lassen?

## Vergleich der Cachearten

Gegeben sei eine 16-Bit Architektur mit byte-adressierbarem Speicher. Zudem ist ein 256 Byte großer Cache mit 2 Byte langen Cachezeilen gegeben. Vergleichen Sie in den folgenden Teilaufgaben die verschiedenen Cache-Typen, indem Sie die Fragen jeweils für einen direct mapped Cache, einen 4-fach assoziativen Cache und einen voll-assoziativen Cache beantworten.

a) In wie viele unterschiedliche Cachezeilen kann ein Byte aus dem Speicher potentiell ge-

b) Es wird auf das Byte an der Adresse OxABCD zugegriffen. Wie viele unterschiedliche Cachezeilen müssen überprüft werden, um festzustellen, ob das Datum an der Adresse bereits gecached ist? Geben Sie zudem an, welcher Vergleich stattfindet, um festzustellen,

ob der Wert bereits gecached ist.

Ox Ab(0) = Ob loss 10 M MOO MON

Uill-ausoz: Offset-Dits: A ludex: O Taghits: 
$$16-11=19$$

U-fach-anoz: Offset-Dits: A ludex: Tag Dits:  $16-7-1=8$ 

Cachestruktur und Cachemisses

# 3 Cachestruktur und Cachemisses

3

Für die folgenden Fragen wird ein System betrachtet, das nur einen Rechenkern mit einem Cache besitzt. Dieser Cache sei 2-fach assoziativ, habe 4 Cachezeilenmengen (Cache Sets) und eine Cachezeilenlänge von 32 Byte. Die Architektur sei eine reine 32-Bit Architektur und alle Zugriffe 32 Bit breit. Der Speicher sei wie üblich Byte-adressierbar.

a) Wie viele Cachezeilen hat der Cache?

b) Wie viele Bits benötigt man für Offset, Index und Tag?

c) Gegeben sei folgender Ausschnitt eines C-Programms:

Nehmen Sie an, dass nur das Array im Speicher liegt und alle anderen Werte in Registern gehalten werden. Der Cache sei zu Beginn leer. Gehen Sie davon aus, dass ein int 32-Bit groß ist und stets vollständig in einer Cachezeile liegt.

i) Wie viele "Capacity Misses" sind in den beiden Abschnitten zu erwarten?

Abschrift 1: O Capacity Paisses
Abschrift 2: 16 CM

ii) Wie viele "Cold Misses" sind zu erwarten?

Ansatz: Betrachten Sie die Adressen der einzelnen Array-Elemente.

Abschrift 1: 16 Cold Plices
Abschrift 2: 16 Cold Migres

#### 4 Ersetzungsstategien

Gegeben sei ein 4-fach assoziativer Cache mit 16 Cachezeilen. Pro Cachezeile werden 4 Byte abgespeichert. In den folgenden Tabellen ist jeweils das Cache Set 0 angegeben. Cachen sie die folgenden Werte jeweils einmal mit LFU und LRU als Ersetzungsstategie und füllen sie in den Tabellen aus. Als Vereinfachung wird von jeder Adresse nur das Tag angegeben und Index und Offset werden in dieser Aufgabe ignoriert. Falls die Ersetzungsstrategie zu keinem eindeutigen Ergebnis führt ersetzen Sie immer die niederwertigere Cacheline mit dem neuen Tag.

a) Tragen Sie in die Tabelle die für die Blöcke gespeicherten Tags mit LRU als Ersetzungsstategie ein.

Beispiel: In Zeitschritt 1 wird die Adresse mit dem Tag 12 gecached. Da das Datum an der Adresse noch nicht im Cache vorhanden ist handelt es sich um ein Miss. Der Wert wird in Cachezeile 1 und der letzte Access in Last Use von Cachezeile 1 gespeichert.

| Time | Tag | Line 0 |                        | Line 1 |            | Line 2 |        | Line 3   |     | Hit/Miss |  |
|------|-----|--------|------------------------|--------|------------|--------|--------|----------|-----|----------|--|
|      |     | Tag    | LU                     | Tag    | LU         | Tag    | LU     | Tag      | LU  | ,        |  |
| 1    | 12  | 12     | 1                      |        | 7          | · - (  |        | <u> </u> | 977 | Miss     |  |
| 2    | 20  | 12     | A                      | 200    | 32         | 5      | ) ^    | (C)      |     | Nisy     |  |
| 3    | 12  | 12     | ) ,                    | 00     | 4          | 2      | 10     | <b>Y</b> |     | Hit      |  |
| 4    | 12  | 2/2    | 90                     | 20     | 120,       |        | 1      |          |     | Hit      |  |
| 5    | 28  | 12     | 4                      | 20     | 2 ^        | 281    | 5      |          |     | Mics     |  |
| 0    | 20  | 7.     | $\mathcal{L}^{\prime}$ | 2.6    | 200        | 28     | 5      | 32       | 6   | (Zis)    |  |
| 6    | 32  | 12     | 4                      | 20     |            | 2.8    | 5      | 32       | 6   | Miss     |  |
| 7    | 38  | 12     | 4                      | 386    | <i>,</i> + |        | ,<br>5 | 32       | 6   | Keiss    |  |
| 8    | 25  | 25     | 8                      | 38     | 7          | 20     |        |          |     | لوزدن    |  |
| 9    | 12  | 25     | 8                      | 38     | 7          | 12 "   | 1      | 32       | ے   | ( (2)    |  |
| 10   | 32  | 25     | l                      | 34     | 7          | 12     | 9      | 32       | 10  | 47       |  |

b) Tragen Sie in die Tabelle die für die Blöcke gespeicherten Tags mit LFU als Ersetzungsstategie ein.

Beispiel: In Zeitschritt 1 wird die Adresse mit dem Tag 12 gecached. Da das Datum an der Adresse noch nicht im Cache vorhanden ist handelt es sich um ein Miss. Der Wert wird in Cachezeile 1 gespeichert und der Counter auf 1 gesetzt.

| Time | Tag | Line 0 |       | Line 1 |       | Line 2 |       | Line 3 |       | Hit/Miss   |
|------|-----|--------|-------|--------|-------|--------|-------|--------|-------|------------|
|      |     | Tag    | Count | Tag    | Count | Tag    | Count | Tag    | Count |            |
| 1    | 12  | 12     | 1     | _      | _     | _      | _     | _      | _     | Miss       |
| 2    | 20  | 12     | 1     | 20     | 1     |        |       |        |       | Diss       |
| 3    | 12  | 12     | 2     | 20     | 1     |        |       |        |       | Hit<br>Hit |
| 4    | 12  | 12     | 3     | 20     |       | 28     | 1     |        |       | Mics       |
| 5    | 28  | 12     | 7     | 20     | 1     | 28     |       | 32     | 1     | Kiss       |
| 6    | 32  | 12     | 3     | 70     | 71    |        |       | 72     | 1     | Pris       |
| 7    | 38  | 12     | 3     | 38     | 1     |        | 1     | 32     |       | Mis        |
| 8    | 25  | 12     | 3     |        | 1     | Z8     |       | 33     |       | Hit        |
| 9    | 12  | 12     | 4     | 25     |       | - •    | 1     | 3      | 2 2   | 14:4       |
| 10   | 32  | 12     | 4     | 29     | 1     | 28     | J     | 5      |       | (1)        |

c) Vergleichen Sie die Ersetzungsstategien. Was sind Vor- und Nachteile der jeweiligen Strategien?

LRU: Schning an implemention; which the sufilling other construct again

# 5 Cache-Simulation (Hausaufgabe 5)

Bearbeitung und Abgabe der Hausaufgabe 5 auf https://artemis.in.tum.de/courses/401 bis Sonntag, den 24.11.2024, 23:59 Uhr.