## PROVA SCRITTA DI RETI LOGICHE E CALCOLATORI DEL 20/06/2016 – TRACCIA A

## **ESERCIZIO 1**:

Si realizzi una rete sequenziale sincrona R con un ingresso X ed una uscita Z. La rete riconosce sequenze del tipo **1(10)**<sup>n</sup>**0**, dove n è un numero intero maggiore di 0 e multiplo di 4. Quindi i valori ammissibili per n sono nell'insieme {4,8,12,16,20,...}. Non appena la rete riconosce una sequenza valida, restituisce 1 e riprende il proprio funzionamento dal principio. Si guardi l'esempio per maggiore chiarezza.

| t: | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23      |
|----|---|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|----|----|----|----|---------|
| X: | 0 | 1 | 1 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1  | 1  | 1  | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 0  | 0  | 0  | <u></u> |
| Z: | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |         |

Nell'esempio, la rete riceve la prima sequenza valida a partire dall'istante t=11, infatti in tale istante di tempo la rete riceve la sequenza di start "1", negli istanti da 12 a 19 riceve quattro volte consecutive la sequenza "10" e nell'istante 20 riceve la sequenza di stop "0". Quindi all'istante t=21 riprende il proprio funzionamento. Si noti che la sequenza "1101" ricevuta negli istanti da 1 a 4 non rappresenta una sequenza valida in quanto in questo caso n=1.



## PROVA SCRITTA DI RETI LOGICHE E CALCOLATORI DEL 20/06/2016 – TRACCIA A

**ESERCIZIO 2**: Estendere il set di istruzioni della macchina ad accumulatore con l'operazione **SUMH X**, definita come segue.

A partire dalla locazione X+1 della RAM è memorizzato un vettore V di L elementi, dove L è contenuto in M[X] ed è un numero pari.

L'istruzione modificherà il vettore come segue: per ogni elemento V[i] della prima metà del vettore (tale che i=0,...,n/2-1), V[i] viene posto a V[i]+V[n/2+i] se la condizione V[i]>V[n/2+i] è vera, mentre V[i] viene posto a 0 se la predetta condizione è falsa.

Al termine dell'istruzione la dimensione del vettore memorizzata in M[X] dovrà essere posta uguale a n/2 e l'accumulatore dovrà contenere il numero di elementi per cui la condizione è stata soddisfatta.



La figura sulla destra mostra un esempio dello stato della memoria e dei registri prima e dopo l'esecuzione dell'istruzione.

```
IR<sub>x</sub> \rightarrow IND1, 0 \rightarrow AC;
\mu_1
         IND₁ → MAR, INC(IND1) → IND1; //IND1: puntatore al primo elemento
\mu_2
         M[MAR] \rightarrow MBR, IND1 \rightarrow B;
μз
         MBR \rightarrow T1;
\mu_4
         SHR(T1) \rightarrow T1;
                                    //T1: la lunghezza di metà array
\mu_5
\mu_6
         T1 \rightarrow A;
         A + B \rightarrow IND2;
                                                       //IND2: puntatore all'elemento centrale
\mu_7
    1: if(OR(T1) = 1) then
                                                       // fin quando non ho raggiunto metà vettore
             IND2 → MAR;
\mu_8
             M[MAR] \rightarrow MBR, IND1 \rightarrow MAR;
\mu_9
             MBR \rightarrow A, M[MAR] \rightarrow MBR;
                                                       // A contiente V[i+n/2]
\mu_{10}
                                                       // B contiente V[i], IND1 resta in MAR
             MBR \rightarrow B;
\mu_{11}
             A - B \rightarrow T2;
\mu_{12}
             if (T2_{31} = 1) then
                                                       // se V[i+n/2] < V[i], ossia A - B < 0
                 A + B \rightarrow MBR, INC(AC) \rightarrow AC;
\mu_{13}
             else
                 0 \rightarrow MBR;
\mu_{14}
             MBR → M[MAR], INC(IND1) → IND1, INC(IND2) → IND2, DEC(T1) → T1, qoto 1;
\mu_{15}
         else
             ф;
\mu_0
         fi
```

## PROVA SCRITTA DI RETI LOGICHE E CALCOLATORI DEL 20/06/2016 – TRACCIA A

**ESERCIZIO 3**: Scrivere una procedura assembly che riceve due vettori **V** e **W** composti entrambi da n elementi, con n pari, e modifica l'array **W** come di seguito specificato:

- a) per ogni elemento W[i] della prima metà del vettore (tale che i=0, ...,n/2-1), W[i] viene posto a W[i]+V[n/2+i] se la condizione W[i]>V[n/2+i] è vera, mentre W[i] viene posto a 0 se la predetta condizione è falsa.
- b) per ogni elemento W[i] della seconda metà del vettore (tale che i=n/2,...,n-1), W[i] viene posto a W[i]+V[i-n/2] se la condizione W[i]>V[i-n/2] è vera, mentre W[i] viene posto a 0 se la predetta condizione è falsa.

Scrivere inoltre il programma principale che invoca opportunamente la procedura descritta.

```
%include "utils.nasm"
section .data
  v dw 2, 6, 9, 4, 10, 9, 1, 2, 4, 11
w dw 8, 3, 6, 5, 9, 5, 3, 2, 10, 12
  n = qu (\$-w)/2
section .text
global _start
extern somma
start:
  push n
  push w
  push v
  call somma
  xor esi, esi
ciclo:
  cmp esi, n
  jge esci
  printw word [w+esi*2]
  inc esi
  jmp ciclo
esci:
  exit 0
```

```
PRIMA
                              DOPO
   V
               W
                             ٧
                                         W
   2
            0
                8
                          0
                             2
                                     0
                                         0
   6
                3
                              6
            1
                          1
                                         4
2
   9
            2
                6
                          2
                              9
                                     2
                                         8
   4
            3
                          3
                              4
                                         9
3
                                     3
   10
                9
                             10
                                      4
                                         0
                                         7
   9
            5
                5
                          5
                              9
                                     5
   1
            6
                3
                          6
                             1
                                     6
                                         0
   2
                2
                              2
                                         0
            7
                          7
                                     7
8
   4
            8
               10
                          8
                             4
                                     8
                                        14
   11
               12
                             11
                                     9
                                         22
```

```
%include "utils.nasm"
\textbf{section} \cdot \texttt{.} \texttt{data}
  V equ 8
  W equ 12
 n equ 16
section .text
global somma
somma:
  push ebp
  mov ebp, esp
  pushad
  ;prima metà
  \quad \  \  \text{mov eax, } \ [\, \textbf{ebp} + \, \! \, \! \, \! \, \! \, ]
  mov ebx, [ebp+W]
                          ; edi = n
 mov edi, [ebp+n]
  add eax, edi
                          ; V+n/2*2
  shr edi, 1
                          ; edi = n/2
  xor esi, esi
ciclo_1:
  cmp esi, edi
                          ; (i < n/2)?
  jge fine_ciclo_1
  mov cx, [ebx+esi*2] ; cx = W[i]
                        ; bx = V[n/2+i]
 mov dx, [eax+esi*2] cmp cx, dx
                          ; (W[i] > V[n/2+i])?
  jle cond_falsa_1
  add cx, dx
                          x = W[i] + V[n/2+i]
  jmp avanti_1
cond_falsa_1:
                          ; x = 0
 xor cx, cx
avanti 1:
 mov [ebx+esi*2], cx ; W[i] = x
  inc esi
  jmp ciclo_1
fine_ciclo_1:
  ; seconda metà
 mov eax, [ebp+V]
  lea ebx, [ebx+edi*2] ; W+n/2*2
                          ; i = 0
  xor esi, esi
ciclo 2:
  cmp esi, edi
                          ; (i < n/2) ?
  jge fine_ciclo 2
  mov cx, [ebx+esi*2]; cx = V[i]
  mov dx, [eax+esi*2]; dx = W[i+n/2]
  cmp cx, dx
                         ; (W[i+n/2] > V[i])?
  jle cond_falsa_2
  add cx, dx
                          ; x = W[i+n/2] + V[i]
  jmp avanti_2
cond_falsa_2:
  xor CX, CX
                          ; x = 0
avanti 2:
  mov [ebx+2*esi], cx ; W[i] = x
  inc esi
  jmp ciclo_2
fine_ciclo_2:
 popad
  pop ebp
  ret 12
```