

به نام خدا

دانشگاه تهران

پردیس دانشکدههای فنی

دانشکده مهندسی برق و کامپیوتر



#### درس:

## آزمایشگاه سیستمهای دیجیتال ۲

عنوان آزمایش:

# - ARM استفاده از حافظه نهان (Cache) در پردازنده جلسه هفتم

نام و نام خانوادگی اعضای گروه: محمد مهدی معینی منش – ۸۱۰۱۹۸۴۷۵ امیررضا غلامی – ۸۱۰۱۹۸۴۴۶

### ۱- پیش گزارش : ساختار RTL ماژول Cache و Cache Controller



شکل ۱: ساختار اصلی Cache و Logic برای تشخیص hit و خروجی دادن داده توسط Cache Controller



شكل ۲: ماژول های Logic توليد كننده LRU و Data و Tag های جديد

### ۲- نتایج اجرای برنامه روی برد و بررسی کارایی

۱-۲- حالت اول: حافظه داخلی برای حافظه داده



شکل ۳: نتایج روی برد در حالت حافظه داخلی

$$Performance = \frac{1}{Execution Time} = \frac{1}{384 * 40 ns}$$

۲-۲- حالت دوم: حافظه SRAM برای حافظه داده



شکل ۴: نتایج روی برد در حالت SRAM

$$performance = \frac{1}{Execution \, Time} = \frac{1}{832 * 40 \, ns}$$

#### ۳-۲- حالت سوم: حافظه Cache به همراه حافظه ۳-۲-



شکل ۵: نتایج روی برد در حالت با Cache و با

$$performance = \frac{1}{Execution Time} = \frac{1}{610 * 40 ns}$$



شکل ۶: نتایج روی برد در حالت با Cache و بدون Forwarding

$$performance = \frac{1}{Execution \ Time} = \frac{1}{Cycles*clock\ period} = \frac{1}{780*40\ ns}$$

همانطور که دیده می شود، در حالت حافظه داخلی و بدون SRAM برنامه در بهترین حالت خود اجرا می شود، چون و بیشترین Performance را در این حالت داریم زیرا به تمام حافظه در یک سیکل می توان دسترسی پیدا کرد ولی این موضوع در واقعیت تحقق نمی یابد زیرا حافظه اصلی در بیرون CPU است. در حالت دوم که با حافظه SRAM به عنوان حافظه داده پیاده سازی شده است، دیده می شود که کمترین Performance را خواهیم داشت زیرا برای هر دسترسی به حافظه باید 6 سیکل Stall داشته باشیم و این امر منجر به افزایش زیاد زمان اجرا می شود. پس به سراغ کمد در این حالت زمان اجرا به مقدار تقریبی ۲۰۰ سیکل بهتر می شود و Performance افزایش می یابد که در واقع به جای دسترسی همیشگی به SRAM از Cache استفاده می شود که در همان زمان به آن داده را تحویل می دهد.

تا به حال تمام حالات در حالت با Forwarding بود ولی در اخر در حالت با Cache و بدون Forwarding حدودا ۱۷۰ سیکل زمان اجرا افزایش و Performance نسبت به حالت با Forwarding کم می شود.

#### ۳- نتایج سنتز و هزینه سخت افزاری

#### ۳-۱- حالت اول: حافظه داخلی برای حافظه داده



شکل ۷: نتایج سنتز در حالت حافظه داخلی

Total Logic Elements (without SRAM) = 23%

Total Registers (without SRAM) = 5465



شکل ۸: نتایج سنتز در حالت SRAM

Total Logic Elements (without SRAM) = 15%Total Registers (without SRAM) = 3421

#### ۳-۳- حالت سوم: حافظه Cache به همراه حافظه ۳-۳-



شکل ۹: نتایج سنتز در حالت با Cache

# Total Logic Elements (without SRAM) = 44% Total Registers (without SRAM) = 10573

همانطور که دیده می شود در حالت SRAM تنها ، منابع سخت افزاری کمتری نسبت به حالات دیگر مصرف می شود ولی در حالت حافظه داخلی، چون حافظه در داخل پردازنده است، رجیستر ها و Logic بیشتری مصرف می شود و در حالت با Cache به دلیل حجم بالای Cache و همینطور Logic ای که برای مقایسه و hit و دریافت داده از Cache تخصیص داده می شود، شود، باعث مصرف منابع سخت افزاری زیادی می شود.

#### Hit rate - 4

با توجه به نتیجه زیر از ۶۳ دسترسی که به حافظه برای نوشتن و خواندن انجام می شود، 37 hit رخ می دهد که پس

$$hit\ rate = \frac{37}{63} = 0.59$$



که این موضوع به سریع تر شدن برنامه نسبت به حالت SRAM که برای دسترسی به حافظه برای نوشتن و خواندن ۶ سیکل طول می کشد، بسیار سریعتر است.